一种基于FPGA的3G-SDI数据流转换方法与流程

文档序号:19183875发布日期:2019-11-20 01:17阅读:1728来源:国知局
一种基于FPGA的3G-SDI数据流转换方法与流程

本发明涉及12g-sdi数据流处理与提取技术领域,特别是一种基于fpga的3g-sdi数据流转换方法。



背景技术:

sdi是串行数字接口,被用来传送无压缩的数字视频信号。3g-sdi中的3g是指sdi信号的数据传输率为2.97gbit每秒。由于hdtv可以支持每秒30帧的逐行扫描1920x1080的分辨率格式,而3g能够支持比hd视频信号最高帧扫描频率高一倍的频率,即3g可以支持每秒60帧的fhd信号,这在观看动态视频时的差别是很大的。

smpte424m定义了3g-sdi的物理层及这类电信号的特征性能。传送的信号应该有800mv的电压摆幅,上升和下降时间必须小于135ps,允许有一些过冲的存在,但不可以超过10%,即80mv。

sdi转hdmi以及hdmi转sdi双向转换是专业级广播设备的视频传输过程中的重要组成,而如何更加高效、快速地处理sd或hd格式、多速率3g-sdi输入和输出、a级和b级设备接口兼容是专业级广播设备在视频图像传输过程中的重难问题。



技术实现要素:

有鉴于此,本发明的目的是提出一种基于fpga的3g-sdi数据流转换方法,解决了某些设备无法对levelb-dl进行处理的问题,为后端编解码提供方便。

本发明采用以下方案实现:一种基于fpga的3g-sdi数据流转换方法,包括以下步骤:

采集levelb-dl中的4个音视频数据流;

对4个levelb-dl音视频数据流进行数据处理,形成新的低占存符合levela标准的四种数据流,分别为数据流1至数据流4;

将四个数据流分为两组,分别输入到两个独立的fifo存储器中进行存储;

控制两个fifo存储器交替行输出,形成新的levela数据流。

进一步地,采用3g-sdi接口采集levelb-dl中的4个音视频数据流。

进一步地,所述对4个levelb-dl音视频数据流进行数据处理具体为:分别进行行号替换、sav替换和eav替换。

进一步地,所述控制两个fifo存储器交替行输出具体为:根据smpte372m标准,设计一个数据流控制器,控制两个fifo存储器交替行输出,依据同步头来精准控制数据流的输出为固定一行的长度。

进一步地,根据smpte425标准,形成新的levela数据流。

本发明还提供了一种计算机存储介质,包括计算机指令,当所述计算机指令在电子设备上运行时,使得电子设备执行如上文所述的基于fpga的3g-sdi数据流转换方法。

本发明还提供了一种电子设备,包括一个或多个处理器、一个或多个存储器、一个或多个程序,当一个或多个程序被所述处理器执行时,使得所述电子设备执行如上文所述的基于fpga的3g-sdi数据流转换方法。

与现有技术相比,本发明有以下有益效果:本发明基于smpte-372m和smpte425标准,将前端输出为3g-sdilevelb-dl数据流转化成为levela数据流,从而解决了某些设备无法对levelb-dl进行处理的问题,为后端编解码提供方便。

附图说明

图1为本发明实施例的原理流程图。

具体实施方式

下面结合附图及实施例对本发明做进一步说明。

应该指出,以下详细说明都是示例性的,旨在对本申请提供进一步的说明。除非另有指明,本文使用的所有技术和科学术语具有与本申请所属技术领域的普通技术人员通常理解的相同含义。

需要注意的是,这里所使用的术语仅是为了描述具体实施方式,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。

本实施例提供了一种基于fpga的3g-sdi数据流转换方法,包括以下步骤:

采集levelb-dl中的4个音视频数据流;

对4个levelb-dl音视频数据流进行数据处理,形成新的低占存符合levela标准的四种数据流,分别为数据流1至数据流4;

将四个数据流分为两组,分别输入到两个独立的fifo存储器中进行存储;

控制两个fifo存储器交替行输出,形成新的levela数据流。

在本实施例中,采用3g-sdi接口采集levelb-dl中的4个音视频数据流。

在本实施例中,所述对4个levelb-dl音视频数据流进行数据处理具体为:分别进行行号替换、sav替换和eav替换。

在本实施例中,所述控制两个fifo存储器交替行输出具体为:根据smpte372m标准,设计一个数据流控制器,控制两个fifo存储器交替行输出,依据同步头来精准控制数据流的输出为固定一行的长度。

在本实施例中,根据smpte425标准,形成新的levela数据流。

本实施例还提供了一种计算机存储介质,包括计算机指令,当所述计算机指令在电子设备上运行时,使得电子设备执行如上文所述的基于fpga的3g-sdi数据流转换方法。

本实施例还提供了一种电子设备,包括一个或多个处理器、一个或多个存储器、一个或多个程序,当一个或多个程序被所述处理器执行时,使得所述电子设备执行如上文所述的基于fpga的3g-sdi数据流转换方法。

如图1所示,本实施例的具体过程为:

1、使用3g-sdi接口对levelb-dl中4个音视频数据流的进行采集;

2、对4个levelb-dl音视频数据流进行数据处理,分别进行行号替换、sav替换和eav替换,形成新的低占存符合levela标准的四种数字信号流;

3、将数据流1和数据流2的数字信号输入一个独立的fifo存储器中,设为fifo1;

4、将数据流3和数据流4的数字信号输入另一个fifo存储器中,设为fifo2;

5、根据smpte372m标准,设计一个数据流控制器,控制fifo1和fifo2交替行输出,依据同步头来精准控制数据流输出的固定为一行的长度。

6、根据smpte425标准,形成新的levela数据流;

7、输出levela数据流。转成levela形式的数据流也便于后端对音频数据的提取。

本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、cd-rom、光学存储器等)上实施的计算机程序产品的形式。

本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。

这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。

这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。

以上所述,仅是本发明的较佳实施例而已,并非是对本发明作其它形式的限制,任何熟悉本专业的技术人员可能利用上述揭示的技术内容加以变更或改型为等同变化的等效实施例。但是凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与改型,仍属于本发明技术方案的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1