一种射频前端设备的制作方法

文档序号:18877676发布日期:2019-10-15 18:19阅读:262来源:国知局
一种射频前端设备的制作方法

本实用新型涉及通信技术领域,尤其涉及一种射频前端设备。



背景技术:

射频前端控制接口RFFE协议是一种适用于收发器、天线开关、滤波器等各种射频前端设备的总线接口标准,使得射频芯片可以更方便地控制这些设备。随着射频设备使用越来越多的RFFE接口,其传输可靠性变得越发重要。

现在射频前端设备接口大多采用CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)结构。如图1所示,为RFFE主设备与RFFE从设备信息交互的示意图。对于RFFE主设备而言,时序要求必须输入/输出IO设备先上电,处理器Core后上电,这样就会导致IO上电后到Core上电前,RFFE接口状态不是固定的,很可能出现毛刺等现象。同时,RFFE协议规定,RFFE从设备复位要在基准电压上升到1.6V的200ms之前完成,这样就会造成复位在毛刺出现之前完成,该毛刺就有可能导致RFFE从设备中的移动产业处理接口(Mobile Industry Processor Interface,简称MIPI)出现误判,引起设备识别问题。



技术实现要素:

本实用新型实施例提供了一种射频前端设备,以解决现有技术中因IO上电后到Core上电前RFFE接口状态不稳定而出现的毛刺,引起设备识别有误的问题。

为了解决上述技术问题,本实用新型采用如下技术方案:

本实用新型实施例提供了一种射频前端设备,包括:

时钟信号接口电路,与所述时钟信号接口电路电连接的第一滤波电路;

基准电压信号接口电路,与所述基准电压信号接口电路电连接的第二滤波电路;

所述时钟信号接口电路与所述第一滤波电路之间设置有第一毛刺影响消除电路,和/或,所述基准电压信号接口电路与所述第二滤波电路之间设置有第二毛刺影响消除电路。

本实用新型实施例中,通过在时钟信号接口电路和/或基准电压信号接口电路的后面增加一毛刺影响消除电路,以消除毛刺对射频前端设备的后端电路逻辑判断的影响,从而规避因不可控的RFFE接口毛刺导致的设备识别问题。

附图说明

图1表示本实用新型实施例提供的RFFE主设备与RFFE从设备信息交互的示意图;

图2表示本实用新型实施例提供的射频前端设备的电路结构的框图之一;

图3表示本实用新型实施例提供的射频前端设备的电路结构的框图之二;

图4表示本实用新型实施例提供的射频前端设备的电路结构的框图之三;

图5表示本实用新型实施例提供的射频前端设备的电路结构示意图之一;

图6表示本实用新型实施例提供的射频前端设备的电路结构示意图之二;

图7表示本实用新型实施例提供的射频前端设备的电路结构示意图之三;

图8表示本实用新型实施例提供的信号曲线示意图之一;

图9表示本实用新型实施例提供的信号曲线示意图之二;

图10表示本实用新型实施例提供的信号曲线示意图之三。

具体实施方式

为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本实用新型进行详细描述。

本实用新型实施例提供了一种射频前端设备。如图2至图4所示,该射频前端设备100包括:时钟信号接口电路101、与时钟信号接口电路101电连接的第一滤波电路201、基准电压信号接口电路102、与基准电压信号接口电路102电连接的第二滤波电路202。

时钟信号接口电路101和基准电压信号接口电路102均为RFFE接口。本实用新型实施例中,在时钟信号接口电路101与第一滤波电路201之间设置有第一毛刺影响消除电路301,和/或,在基准电压信号接口电路102与第二滤波电路202之间设置有第二毛刺影响消除电路302。也就是,可以仅在时钟信号接口电路101与第一滤波电路201之间设置有第一毛刺影响消除电路301,也可以仅在基准电压信号接口电路102与第二滤波电路202之间设置有第二毛刺影响消除电路302,还可以既在时钟信号接口电路101与第一滤波电路201之间设置有第一毛刺影响消除电路301,又在基准电压信号接口电路102与第二滤波电路202之间设置有第二毛刺影响消除电路302。

本实用新型实施例中,通过在时钟信号接口电路101和/或基准电压信号接口电路102的后面增加毛刺影响消除电路,用于消除毛刺对射频前端设备100的后端电路逻辑判断的影响,从而规避因不可控的RFFE接口毛刺导致的设备识别问题。

具体地,如图5所示,该第一毛刺影响消除电路301包括:分别与时钟信号接口电路101和第一滤波电路201电连接的下拉电阻3011。

其中,该下拉电阻3011的第一端分别与时钟信号接口电路101和第一滤波电路2电连接,该下拉电阻3011的第二端接地。

本实用新型实施例中,通过在时钟信号接口电路101后面增加下拉电阻3011,可以使RFFE接口毛刺具有一个放电路径,毛刺的电平会很快被拉下来,从而保证RFFE从设备在复位之后,毛刺电平达不到后端电路中的施密特触发器4的触发电平,以保证后端电路逻辑判断的正确性。

优选地,第一滤波电路201为输入滤波电路,主要用于抑制传导干扰和辐射干扰,同时具备共模和差模抑制能力。

具体地,如图6所示,该第二毛刺影响消除电路302包括:分别与基准电压信号接口电路102和第二滤波电路202电连接的延时电路3021。

本实用新型实施例中,通过在基准电压信号接口电路102后面增加延时电路3021,可以将RFFE从设备的复位时间尽量往后延迟,使得复位在RFFE接口毛刺出现之后完成复位,以保证后端电路逻辑判断的正确性。

优选地,如图6所示,该延时电路3021为RC延时电路,包括:延时电阻30211和延时电容30212。

该延时电阻30211的第一端与基准电压信号接口电路102电连接,该延时电阻30211的第二端与第二滤波电路电连接。

该延时电容30212的第一端分别与延时电阻30211的第二端和第二滤波电路电连接,该延时电容30212的第二端接地。

优选地,该第二滤波电路202包括:静电阻抗器或噪声滤波器,以抑制噪声信号。

在此需要说明的是,本实用新型实施例中,对于射频前端设备,可以如图5所示,仅在时钟信号接口电路101后面增加下拉电阻3011;也可以如图6所示,仅在基准电压信号接口电路102后面增加延时电路3021;还可以如图7所示,既在时钟信号接口电路101后面增加下拉电阻3011,又在基准电压信号接口电路102后面增加延时电路3021,以提高毛刺影响消除的效果。具体情况,可根据实际需求设计。

为了更好的理解本实用新型实施例提供的上述技术方案,下面以示例进行进一步地解释说明。

假设在该示例中,既在时钟信号接口电路101后面增加了下拉电阻301,又在基准电压信号接口电路102后面增加了延时电路3021,在该示例中,延时电路3021为RC延时电路。

如图7所示,该射频前端设备还包括:分别与第一滤波电路201和第二滤波电路202电连接的施密特输入缓冲器4、分别与第二滤波电路202和该施密特输入缓冲器4电连接的移动产业处理接口5、分别与第二滤波电路202和该移动产业处理接口5电连接的复位电路6以及分别与第二滤波电路202、移动产业处理接口5和该复位电路6电连接的熔丝阵列7。

其中,该移动产业处理接口5包括:D触发器501和与该D触发器501电连接的熔断状态机502。该D触发器501还分别与施密特输入缓冲器4和复位电路6电连接。该熔断状态机502还与施密特输入缓冲器4电连接。

如图8所示,在没有毛刺时,D触发器501在复位信号的上升沿,状态由0变为1,后在时钟信号的下降沿,状态由1变为0。熔断状态机502根据D触发器501在时钟信号的上升沿时的状态,进行设备识别。在D触发器501此时的状态为1时,熔断状态机502识别为1,表示设备识别正常,设备读取成功。

如图9所示,当产生毛刺,且毛刺的下降沿出现在复位信号之后,且毛刺的电平达到后端施密特输入缓冲器4的判断门限时,毛刺会被误识为第一个时钟信号。D触发器501在复位信号的上升沿,状态由0变为1,后在被误识为时钟信号的毛刺的下降沿,状态由1变为0。熔断状态机502根据D触发器501在真正的时钟信号的上升沿的状态,进行设备识别。若D触发器501此时的状态为0,熔断状态机502识别为0,表示设备识别异常,设备读取失败。

如图10所示,该示例中,在时钟信号接口电路101后面增加了下拉电阻3011,以及在基准电压信号接口电路102后面增加RC延时电路后,可以将毛刺的电平尽快拉低,而RFFE从设备复位时间尽量退后,使得毛刺出现在复位完成之前,规避了因毛刺导致的设备读取问题。其中,在图10中,信号曲线的实线部分表示增加下拉电阻3011和RC延时电路后的信号情况,信号曲线的虚拟部分表示未增加下拉电阻3011和RC延时电路前的信号情况。

综上所述,本实用新型实施例中,通过在时钟信号接口电路和/或基准电压信号接口电路的后面增加毛刺影响消除电路,以消除毛刺对射频前端设备的后端电路逻辑判断的影响,从而规避因不可控的RFFE接口毛刺导致的设备识别问题。

在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。

此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。

在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接或可以互相通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。

在本实用新型中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。

本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。

尽管已描述了本实用新型实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本实用新型实施例范围的所有变更和修改。

最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1