波形头的采样点的存取方法、装置、存取设备和通信系统与流程

文档序号:28943039发布日期:2022-02-19 07:32阅读:96来源:国知局
波形头的采样点的存取方法、装置、存取设备和通信系统与流程

1.本技术涉及信号处理技术领域,特别是涉及一种波形头的采样点的存取方法、装置、信号存取设备、通信系统和存储介质。


背景技术:

2.目前,短波通信系统的快速建链和智能选频都是通过可编程逻辑芯片的并行处理能力,对各种波形或者某种波形并行多路捕获来实现。而对波形的并行多路捕获可以通过捕获算法(如快速傅里叶变换)进行,具体地,捕获算法从存储单元中读取波形的相关样点,并对选取的相关样点进行计算,以完成快速建链和智能选频。如果读取样点的效率低下,则会延长快速建链和智能选频的时间;可见,如何进一步提高读取样点的效率是有必要解决的问题。


技术实现要素:

3.基于此,有必要针对上述技术问题,提供一种波形头的采样点的存取方法、装置、信号存取设备、通信系统和存储介质。
4.一种波形头的采样点的存取方法,所述方法包括:
5.分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;
6.将所述各波形符号分别具有的所述多个第一采样点中对应于同一过采样倍数的第二采样点,依照所述各波形符号在所述波形头中的顺序存储在各预设存储单元的存储位置;所述各波形符号的数量与所述各预设存储单元的数量具有整数倍关系;
7.在从所述存储位置读取所述第二采样点时,采用与所述整数倍关系对应的读取次数读取所述第二采样点。
8.一种波形头的采样点的存取装置,所述装置包括:
9.过采样处理模块,用于分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;
10.采样点存储模块,用于将所述各波形符号分别具有的所述多个第一采样点中对应于同一过采样倍数的第二采样点,依照所述各波形符号在所述波形头中的顺序存储在各预设存储单元的存储位置;所述各波形符号的数量与所述各预设存储单元的数量具有整数倍关系;
11.采样点读取模块,用于在从所述存储位置读取所述第二采样点时,采用与所述整数倍关系对应的读取次数读取所述第二采样点。
12.一种信号存取设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行上述方法的步骤。
13.一种通信系统,包括信号存取设备,所述信号存取单元包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行上述方法的步骤。
14.一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行上述方法的步骤。
15.上述波形头的采样点的存取方法、装置、信号存取设备、通信系统和存储介质,信号存取设备分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;将各波形符号分别具有的多个第一采样点中对应于同一过采样倍数的第二采样点,依照各波形符号在波形头中的顺序存储在各预设存储单元的存储位置;各波形符号的数量与各预设存储单元的数量具有整数倍关系;在从存储位置读取第二采样点时,采用与整数倍关系对应的读取次数读取第二采样点。信号存取设备在经过不同过采样倍数的过采样处理后,将各波形符号的多个采样点,并将对应同一个过采样倍数的采样点按波形符号在波形头中的顺序存入预设存储单元,预设存储单元的数量与波形符号的数量具有整数倍关系,进而信号存取设备在读取采样点的时候,可以经过整数倍关系对应的读取次数得到具有同一个过采样倍数的采样点提高采样点的读取效率。
附图说明
16.图1为一个实施例中信号存取设备的内部结构图;
17.图2为一个实施例中波形头的采样点的存取方法的流程示意图;
18.图3为另一个实施例中波形头的采样点的存取方法的流程示意图;
19.图4为一个实施例中对波形头的波形符号进行过采样的示意图;
20.图5为一个实施例中预设存储单元存储采样点的示意图;
21.图6为一个实施例中读写采样点的示意图;
22.图7为一个实施例中读取采样点的示意图;
23.图8为一个实施例中波形头的采样点的存取装置的结构框图。
具体实施方式
24.为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。
25.在本技术中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本技术的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本技术所描述的实施例可以与其它实施例相结合。
26.本技术提供的波形头的采样点的存取方法,可以应用于信号存取设备中,该信号存取设备的内部结构图可以如图1所示。该信号存取设备包括通过系统总线连接的处理器、存储器和网络接口。其中,该信号存取设备的处理器用于提供计算和控制能力。该信号存取设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该信号存取设备的数据库用于存储波形头的采样点的存取数据。该信号存取设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种波形头的采样点的存取方法。
27.本领域技术人员可以理解,图1中示出的结构,仅仅是与本技术方案相关的部分结构的框图,并不构成对本技术方案所应用于其上的信号存取设备的限定,具体的信号存取设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
28.在一个实施例中,如图2所示,提供了一种波形头的采样点的存取方法,以该方法应用于图1中的信号存取设备为例进行说明,包括以下步骤:
29.步骤s201,信号存取设备分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点。
30.通信系统在进行信号处理时,需要兼容多种体制的波形,多种波形的波形头可以不同;每个波形头可以包括多个波形符号,波形符号的数量可以根据实际波形的种类确定;在对波形头进行检测时,检测长度取决于波形头包括的波形符号数量,例如设置为波形符号的数量;示例性地,图4示出一种包括256个波形符号的波形头,波形符号分别是:#1、#2、#3、
……
、#256,对应地,检测该波形头的检测长度为256。
31.其中,信号存取设备可以根据预设的多个过采样倍数对波形符号进行过采样,得到对应的第一采样点;以波形头中的波形符号#1且预设的过采样倍数为4个为例,介绍信号存取设备对波形符号的过采样:信号存取设备基于4个不同的过采样倍数,对波形符号#1进行过采样,得到4个第一采样点(#11、#12、#13和#14)。因此,信号存取设备在对256个波形符号进行过采样后,可以得到如图4所示的256个波形符号的第一采样点(以下将每个波形符号对应的多个第一采样点看作是一个第一采样点组),即256个第一采样点组,且每个第一采样点组中具有第一采样点分别对应4个过采样倍数。
32.步骤s202,信号存取设备将各波形符号分别具有的多个第一采样点中对应于同一过采样倍数的第二采样点,依照各波形符号在波形头中的顺序存储在各预设存储单元的存储位置;各波形符号的数量与各预设存储单元的数量具有整数倍关系。
33.信号存取设备在得到256个第一采样点组后,从256个第一采样点组中获取对应同一个过采样倍数的第二采样点,如#11、#21、#31、
……
、#2561。
34.其中,预设存储单元(也可称为存储单元)的数量与波形符号的数量之间具有整数倍关系,例如,波形符号为256个,那么预设存储单元的数量可以是2个、4个、8个,也就是说,对应的整数倍分别是128、64和32;又例如,波形符号为270个,那么预设存储单元的数量可以是3个、6个、9个,也就是说,对应的整数倍分别是90、45和30。
35.各预设存储单元具有的存储位置的数量相同,且在同一预设存储单元中的各存储位置纵向排列;不同预设存储单元中的各存储位置横向并列,形成与每一预设存储单元具有的存储位置的数量相同的多个第一存储行,在多个第一存储行中,用于存储第二采样点的第二存储行的数量与整数倍一致;各第二存储行具有的存储位置的数量与各波形符号的数量具有整数倍关系。
36.各存储单元可以包括多个存储位置,各个存储位置可以用于存储一个采样点;且各存储单元包括的存储位置的数量相同,示例性地,参考图5,存储单元1至4具有256个存储位置;各存储单元可以具有相同的存储结构,示例性地,参考图5,存储单元1至4的存储位置纵向排列,因此,存储单元的存储结构是列结构;各存储单元可以是横向并列,因此,不同存储单元的存储位置也具有横向并列的关系,在各存储结构中具有同一个列结构排布位置的
存储位置横向并列,形成一个存储行(可以理解的是,在多个存储行中部分存储行用于存储第二采样点,因此,可以分别用第一存储行和第二存储行进行区分)。如图5所示,存储单元1至4的第一个存储位置横向并列,形成一个存储行,因此,图5示出的存储单元中,4个存储单元的256个存储位置,共形成256个存储行。
37.在多个第一存储行中,用于存储第二采样点的第二存储行的数量可以与波形符号的数量之间具有上述的整数倍关系,且各第二存储行具有的存储位置的数量与各波形符号的数量具有整数倍关系。以预设存储单元为4个,且存在256个第一存储行为例,由于第一存储行是由4个预设存储单元的对应存储位置横向并列构成的,因此,每个第一存储行中包括的存储位置的数量与预设存储单元的数量一致,即为4个;由于一个存储行的4个存储位置与256个波形符合在数量上具有64倍的关系;在256个第一存储行中,用于存储#11至#2561的第二采样点的第二存储行的行数为64行,也就是说,第二存储行的数量为上述的整数倍对应,即为64行。
38.各第二存储行的存储位置用于依照第二采样点对应的波形符号在波形头中的顺序存储第二采样点;在各第二存储行的相邻存储行之间,在其中一个第二存储行的最后一个存储位置与另一个第二存储行的第一个存储位置分别用于存储两个在顺序中为相邻的波形符号的第二采样点。
39.示例性地,第二采样点#11、#21、#31和#41对应的波形符号在波形头中的顺序为#1、#2、#3和#4,因此,在第一个第二存储行的存储位置中,依照上述顺序存储第二采样点#11、#21、#31和#41。
40.如图5所示,第二存储行的相邻存储行可以理解为:在用于存储第二采样点的多个第二存储行中,可以包括第1个第二存储行、第5个第二存储行和第9个第二存储行,第1个第二存储行和第5个第二存储行可以看做是相邻存储行,第5个第二存储行和第9个第二存储行也可以看做是相邻存储行。
41.以相邻存储行为第1个第二存储行和第5个第二存储行为例介绍:第1个存储行的最后一个存储位置用于存储#41,第5个存储行的第一个存储位置用于存储#51,#41和#51对应的波形符号#4、#5在波形头之间为相邻的波形符号;同理,第5个第二存储行的最后一个存储位置用于存储#81,第9个第二存储行的第一个存储位置用于存储#91,对应的波形符号#8和#9也为相邻的波形符号。
42.也就是说,信号存取设备在存储第二采样点时,可以按照各波形符号在波形头中的顺序依次将对应的第二采样点存入其中一个存储行的各存储位置,在该其中一个存储行的存储位置存满后,转入该其中一个存储行结构的下一个存储行进行存储,直至具有同一过采样倍数的第二采样点全部存入。
43.步骤s203,信号存取设备在从存储位置读取第二采样点时,采用与整数倍关系对应的读取次数读取第二采样点。
44.信号存取设备在将具有同一个过采样倍数的第二采样点全部存入后,在进行计算时,可以从存储位置读取第二采样点;示例性地,若上述的整数倍关系为64倍,如有256个波形符号和4个预设存储单元,那么存储有第二采样点的存储行为64个,由于信号存取设备一次读取可以将位于同一个存储行的第二采样点读取出来,因此,信号存取设备进行64次读取即可取出具有同一个过采样倍数的全部的第二采样点。
45.上述波形头的采样点的存取方法中,信号存取设备分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;将各波形符号分别具有的多个第一采样点中对应于同一过采样倍数的第二采样点,依照各波形符号在波形头中的顺序存储在各预设存储单元的存储位置;各波形符号的数量与各预设存储单元的数量具有整数倍关系;在从存储位置读取第二采样点时,采用与整数倍关系对应的读取次数读取第二采样点。信号存取设备在经过不同过采样倍数的过采样处理后,将各波形符号的多个采样点,并将对应同一个过采样倍数的采样点按波形符号在波形头中的顺序存入预设存储单元,预设存储单元的数量与波形符号的数量具有整数倍关系,进而信号存取设备在读取采样点的时候,可以经过整数倍关系对应的读取次数得到具有同一个过采样倍数的采样点提高采样点的读取效率。
46.在一个实施例中,为了提高采样点读取效率,各波形符号包括第一波形符号和第二波形符号,第一波形符号与第二波形符号之间的顺序差值与各预设存储单元的数量一致;第一波形符号的第二采样点和第二波形符号的第二采样点分别存储在同一预设存储单元的第一存储位置和第二存储位置,第一存储位置和第二存储位置分别对应一次的读取次数。
47.进一步地,在同一预设存储单元中位于第一存储位置和第二存储位置之间的多个存储位置对应存储第一波形符号的多个第一采样点中除第二采样点外的其他采样点。
48.以第一波形符号为#1和第二波形符号为#5,且具有4个预设存储单元为例介绍,#1和#5在波形头中按照#1、#2、#3、#4、#5的顺序排列,因此,二者之间的顺序差值为4,与预设存储单元的数量一致;#1的4个采样点(#11、#12、#13和#14),以及#5的4个采样点(#51、#52、#53和#54)中,如图5所示,具有同一个过采样倍数的采样点存储在同一个预设存储单元中,如#11和#51分别存储在预设存储单元1中;进一步地,若#11和#51分别存储在预设存储单元1的第1个存储位置和第5个存储位置,那么在第1个存储位置和第5个存储位置之间的存储位置可以用于存储#12、#13和#14。
49.在一个实施例中,信号存取设备在存储具有同一过采样倍数的第二采样点时,存储的轮次为至少一轮,其中,在进行每轮的存储时的第二采样点的数量为预设存储数量。
50.示例性地,如果预设存储数量为8,那么信号存取设备可以先将#11至#81先分别存入第1个存储行和第5个存储行;接着,信号存取设备获取#91至#141,并分别存入第9个存储行和第13个存储行,以此类推,将256个具有相同过采样倍数的第二采样点存入预设存储单元。
51.按照上述方法存储,信号存取设备需要预留一定的缓存空间,用于存储当前轮次写入的最后一个第二采样点的存储位置,以便在进行下一轮存储时可以确定下一轮开始的存储位置;因此,为了节省缓存空间,预设存储数量可以为各波形符号的数量,也就是说,将当前写入的样点数据作为相关数据的最后一个,不需要缓存同步头长度的额外样点,对于多路信号的存储来说,可以节省缓存空间。
52.在一个实施例中,在步骤s203中,信号存取设备在读取第二采样点时,可以执行以下步骤:在进行与第一存储位置对应的一次读取时,确定其他预设存储单元中与第一存储位置之间的步进值为过采样倍数的个数的存储位置;读取存储在第一存储位置以及在其他预设存储单元中所确定的存储位置的第二采样点。
53.示例性地,如图7所示,在读取第一个存储行的第二采样点时,第一个存储行的第一个存储位置至第4个存储位置分别存储#11、#21、#31和#41。由于在#11和#21之间间隔存储#12、#13和#14,因此,信号存取设备可以将#21的存储位置确定为#11的存储位置+步进值(即过采样倍数的个数4),如#11的存储位置为addr,那么#21的存储位置为addr+4。
54.进一步地,信号存取设备在读取存储在第一存储位置以及在其他预设存储单元中所确定的存储位置的第二采样点时,还可以执行如下步骤:确定一次读取时从各预设存储单元的存储位置中读取第二采样点的读取顺序;基于读取顺序,依次读取对应的预设存储单元的存储位置中存储的第二采样点。
55.示例性地,如果当前读取的读取顺序是预设存储单元2-3-1-4,那么信号存取设备可以按照该读取顺序,在读取第一个存储行的第二采样点后,得到的第二采样点的排序为#21、#31、#11和#41。
56.在一个实施例中,如图3所示,本技术提供的信号存取方法,可以应用于信号存取设备上,信号存取设备可以执行以下步骤:
57.步骤s301,信号存取设备分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;
58.步骤s302,信号存取设备将各波形符号分别具有的多个第一采样点中对应于同一过采样倍数的第二采样点,依照各波形符号在波形头中的顺序存储在各预设存储单元的存储位置;各波形符号的数量与各预设存储单元的数量具有整数倍关系;
59.步骤s303,信号存取设备在从存储位置读取第二采样点时,采用与整数倍关系对应的读取次数读取第二采样点;
60.步骤s304,信号存取设备在进行与第一存储位置对应的一次读取时,确定其他预设存储单元中与第一存储位置之间的步进值为过采样倍数的个数的存储位置;
61.步骤s305,信号存取设备确定一次读取时从各预设存储单元的存储位置中读取第二采样点的读取顺序;基于读取顺序,依次读取对应的预设存储单元的存储位置中存储的第二采样点。
62.上述实施例中,信号存取设备在经过不同过采样倍数的过采样处理后,将各波形符号的多个采样点,并将对应同一个过采样倍数的采样点按波形符号在波形头中的顺序存入预设存储单元,预设存储单元的数量与波形符号的数量具有整数倍关系,进而信号存取设备在读取采样点的时候,可以经过整数倍关系对应的读取次数得到具有同一个过采样倍数的采样点提高采样点的读取效率。
63.为了更好地理解上述方法,以下详细阐述一个本技术波形头的采样点的存取方法的应用实例。其中,本技术提供的方法可以应用于短波波段通信系统的快速建链、智能选频,可以由通信系统的业务单元(具有信号存储功能,也可称为信号存取设备)。
64.目前,短波通信系统的快速建链和智能选频都是通过可编程逻辑芯片的并行处理能力,对各种波形或者某种波形并行多路捕获来实现。由于通信系统需要兼容多种体制的波形,而多种波形的波形头和捕获算法各有差异,同一种波形的多路并行捕获也受限于波形头的长度而影响复用效率,导致对硬件资源的需求依赖度过高,对系统功耗的增加和系统稳定性风险带来很大不确定因素。对于小功率电台,很多都是通过降低建链时间要求和选频性能来平衡功耗和系统的稳定性。
65.由此可见,传统的处理方法中,对于硬件逻辑资源依赖度过高,在固定的硬件平台下建链扫描时间过长,要么靠增加成本和功耗来维持性能;并且,对不同波形的支持,依赖于资源堆砌,存储资源和逻辑运算资源比例失调。
66.基于此,本技术提供的方法中,通过对需要捕获的iq数据(in-phase-quadrature,同相-正交数据)进行折叠处理,通过将缓存整体数据的单个block ram(块ram,块存储单元)分成4个(拿4个进行阐述说明,也可根据实际需求更改为2个,8个等2的整数次幂)block ram进行处理,可通过同时读取多个block ram的iq数据来节省时间,使得存储读取数据提高4倍,这样可以通过相同的运算资源可以被更多的信号捕获复用。
67.本应用实例中,基于短波频段信号捕获算法需求,整体性能最优的相关fft(快速傅里叶变换)的算法利用256点可满足相关体制标准,本应用实例以256点fft计算为例进行介绍。
68.本应用实例中折叠数据的策略、方法通过波形头的检测长度为256,4倍过采样为依据进行阐述讲解。与每个符号的四个采样点相关的的采样点数共为256*4=1024个,采样点数的计数规则是从#11依次计数到#2564然后又从#11开始循环计数,现在以正好写入第#2561到#2564个样点时相关样点的缓存规则,折叠写入的四个block ram分别为ram_00(存储单元1),ram_01(存储单元2),ram_10(存储单元3),ram_11(存储单元4)。
69.基于以上折叠存储规则,继续以第#2561个样点,第#2561和第#2564个样点的写入时刻,对应的读取规律如下图所示。如图6所示,在写入第#2561个样点时,所需读的相关的样点数为从#11到#2561,步进为4的规律,选取的都是间隔为过采样倍数,长度为波形头的数据,即#11、#21、#31、#41、
……
、#2561;写入第#2564个样点时,所需读的相关的样点数为从#14到#2564,步进为4的规律,选取的都是间隔同样为过采样倍数,长度为同样为波形头的数据,即#14、#24、#34、#44、
……
、#2564。
70.基于上述实例,进一步阐述通用的折叠写入方法。同步头长度为pn_len,过采样倍数为n_samp,样点的缓存地址依次为0~pn_len*n_samp-1循环,设当前样点缓存地址为addr,则折叠后的四个ram读写地址映射规则如图7所示。
71.针对不同波形头长度的波形,也可以利用图7所示的规则进行复用,每个样点可以支持不同波形的切换。
72.可见,在本应用实例中,利用折叠写入的方法来减小正交数据缓存读取的时间,使得超过256的同步头长度的波形也可以在快速傅里叶变换的时间内完成数据读取;并且当前写入的样点数据作为相关数据的最后一个,不需要缓存同步头长度的额外样点,对于多路信号节省缓存空间;此外,写入地址依次增加,读取地址规则有两个层次需统一协调,第一是地址累加起始和步长值,第二则是ram选择的规则。
73.需要说明的是,上述实例中,可以利用别的对应模块替代快速傅里叶变换的计算,且可以利用外部扩展ddr(double data rate,双倍速率同步动态随机存储器)等存储设备替代内部block ram。
74.本应用实例的方法可以实现:(1)对于波形头长度超过256的复用度大大提高,譬如现在产品应用的640长度的波行头复用率提高2.5倍。对于极低速波形,复用率会提高更大倍数;(2)对于不同类型的波形复用率,复用倍数便是波形类型数目;(3)在相对较小功耗情况下,通过上述实例提供的方法,可大大提高快速建链的速度和智能选频的效果。
75.应该理解的是,虽然图2-图7的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图2-图7中的至少一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
76.在一个实施例中,如图8所示,提供了一种波形头的采样点的存取装置,包括:
77.过采样处理模块801,用于分别对波形头的各波形符号进行不同过采样倍数的过采样处理,得到对应不同过采样倍数的多个第一采样点;
78.采样点存储模块802,用于将各波形符号分别具有的多个第一采样点中对应于同一过采样倍数的第二采样点,依照各波形符号在波形头中的顺序存储在各预设存储单元的存储位置;各波形符号的数量与各预设存储单元的数量具有整数倍关系;
79.采样点读取模块803,用于在从存储位置读取第二采样点时,采用与整数倍关系对应的读取次数读取第二采样点。
80.在一个实施例中,各波形符号包括第一波形符号和第二波形符号,第一波形符号与第二波形符号之间间隔有与各预设存储单元的数量一致的波形符号;第一波形符号的第二采样点和第二波形符号的第二采样点分别存储在同一预设存储单元的第一存储位置和第二存储位置,第一存储位置和第二存储位置分别对应一次的读取次数。
81.在一个实施例中,在同一预设存储单元中位于第一存储位置和第二存储位置之间的多个存储位置对应存储第一波形符号的多个第一采样点中除第二采样点外的其他采样点。
82.在一个实施例中,采样点读取模块803,还用于在进行与第一存储位置对应的一次读取时,确定其他预设存储单元中与第一存储位置之间的步进值为过采样倍数的个数的存储位置;读取存储在第一存储位置以及在其他预设存储单元中所确定的存储位置的第二采样点。
83.在一个实施例中,采样点读取模块803,还用于确定一次读取时从各预设存储单元的存储位置中读取第二采样点的读取顺序;基于读取顺序,依次读取对应的预设存储单元的存储位置中存储的第二采样点。
84.在一个实施例中,存储的轮次为至少一轮,其中,在进行每轮的存储时的第二采样点的数量为预设存储数量。
85.在一个实施例中,预设存储数量为各波形符号的数量。
86.关于波形头的采样点的存取装置的具体限定可以参见上文中对于波形头的采样点的存取方法的限定,在此不再赘述。上述波形头的采样点的存取装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于信号存取设备中的处理器中,也可以以软件形式存储于信号存取设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
87.在一个实施例中,提供了一种信号存取设备,包括存储器和处理器,存储器存储有计算机程序,处理器执行计算机程序时实现上述各个方法实施例中的步骤。
88.在一个实施例中,提供了一种通信系统,上述通信系统包括信号存取设备,进一步地,信号存取设备包括存储器和处理器,存储器存储有计算机程序,处理器执行计算机程序时实现上述各个方法实施例中的步骤。
89.在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述各个方法实施例中的步骤。
90.本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,上述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本技术所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(read-only memory,rom)、磁带、软盘、闪存或光存储器等。易失性存储器可包括随机存取存储器(random access memory,ram)或外部高速缓冲存储器。作为说明而非局限,ram可以是多种形式,比如静态随机存取存储器(static random access memory,sram)或动态随机存取存储器(dynamic random access memory,dram)等。
91.以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
92.以上的实施例仅表达了本技术的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本技术构思的前提下,还可以做出若干变形和改进,这些都属于本技术的保护范围。因此,本技术专利的保护范围应以所附权利要求为准。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1