数据接收器接口电路的制作方法

文档序号:7560176阅读:154来源:国知局
专利名称:数据接收器接口电路的制作方法
技术领域
本发明一般涉及一种数据接收器接口电路,特别是涉及一种用来接收在所预定的标准范围里的正确成帧的串行数据的方法和装置。
许多数据传送系统发送和接收成帧的串行数据。每个数据帧是由一个从前面的数据帧中分离出来的帧脉冲来识别的。这个帧的边缘可用来校直所传送的数据。例如,在一个多通道装置中传送一毕特(Bits)流时,每个通道具有十个毕特,其中第一个毕特表示通道1的毕特1,第二个毕特表示通道1的毕特2,……,第10个毕特表示通道1的毕特10和第11个毕特表示通道2的毕特1。每个通道的第一个毕特是一个帧脉冲,毕特2至毕特10构成了典型的数据毕特,但是在某些情况下也可以用每个相应通道的毕特2来进行奇偶校验。为了使数据毕特与它的相应的通道对准,接收器利用帧脉冲来接收其串行毕特流。因此帧脉冲是用来对数据组的边缘划界并提供具有帧标记的接收器。
在Stephen C.Dunning等人的4,323,790号美国专利中所披露的一种用于电话开关系统的弹性存贮电路表明了这种成帧数据的传送。这种电路使用了一种用来检测由于该数据的频度经常的增加或减少而使先入先出(FIFO)存贮器产生溢出或下溢的装置。该FIFO存贮器暂时存贮了由帧脉冲成帧的串行数据流部分。该电路没有提供监督数据讹误的装置。
当在连续帧脉冲对之间的时钟周期数等于一个预定数时,数据被认为是正确成帧的。但是在一传送系统的一个节点上讹误的数据被接收并不是罕见的,导致数据讹误的原因可能是时钟源不稳定,系统中的噪声,不良的连接或其它的种种原因。经常可以发现在一个系统中的两个连续帧脉冲之间出现了多余的时钟周期或不足的时钟周期,在那里该帧脉冲系列应该是周期性的,因而在它的每一对之间具有一预定的时钟周期数。如果这种情况未被检测,那么在误差控制装置有能力检测这个问题和开始正确的工作之前,接收器可能已接收了大量讹误的数据。大多数公知的数据接收器采用了一种包含有一个通常为FIFO形式的弹性缓冲器的输入级。目前,可使用的商品FIFO通常只给出先入先出-满和先入先出-空来表明溢出和下溢状态以及读出和写入指示字。但是,它不能利用读出和写入指示字来监控该FIFO的内容,因为对该器件来说它们是内部的。
本发明的一个目的是根据一种新颖的电路和方法用来接收当两个连续帧脉冲之间的时钟周期等于一预定的数时所被检测的正确成帧的数据,以及用来接收当时钟周期数等于该预定数时的数据。
根据本发明所提供的接收正确成帧数据的方法包括有在一存贮装置中存贮该数据的步骤,对在连续帧脉冲之间出现的时钟周期数进行计数的步骤,以及如果该时钟周期数等于一预定数时接收该被存贮数据的步骤。
另一方面,本发明提供了一种用来接收正确成帧数据的电路。一个存贮装置接收和存贮进入的数据,而一个计数装置响应于该被接收的数据以提供一个相应于每个连续帧脉冲对之间的毕特数的计数。一控制电路按一预定数对此计数比较和依据它的相互关系提供一个输出信号。然后在存贮装置中的数据被送至一数据接收器。
现在结合附图来说明本发明的一个实施例。


图1是本发明的数据接收电路的方框图,和附图2A和2B分别为图1电路中所示的读-写有限状态时序机(R/W-FSM)和复位有限状态时序机(R-FSM)的状态图。
参见附图1,连路接口电路(link-interfase circuit)1具有一个用来从一数据连路接收一输入信号的数据输入端2。该输入信号是一个在连续帧脉冲中具有周期性成帧数据的双相编码信号。众所周知,一个双相编码信号对数据,成帧信息和时钟信息编码都可以被复原。该编码可以这样来进行逻辑1被编码为0,1,逻辑0被编码为1,0和一个表示一帧脉冲的双相扰动被编码为三个连续的1或0。因为连路输入信号通常是一个由数据毕特和帧毕特串联组合而成的串行数据流,因而有必要将该数据毕特和该帧毕特分开。在众所周知的本技术领域中和在4,323,790美国专利的例证中,图1所示的接口电路1提供了一种用来接收连路数据输入信号和用来单独地复原数据、时钟和成帧信息的装置。该连路接口电路1具有一个用来提供连路数据信号的第一输出端3,一个用来提供连路时钟信号的第二输出端4和一个用来提供连路帧信号的第三输出端5。这三个信号来自于复合连路输入信号。
数据接收器40准同步地读出数据。在接收器和发送器中准同步装置具有相同频率的时钟信号,然而在发送器和接收器之间的通信是异步的。通常,在一个异步通信装置中,一种诸如先入先出缓冲器的弹性缓冲器被用来暂时存贮数据。
先入先出缓冲器(FIFO)10具有一个与接口电路1的输出端3相连接的输入端6并用来暂时存贮一部分连路数据信号,然后该连路数据信号可在7端被输出到数据接收器40。对于这种器件,通常FIFO10具有一个先入先出-满端8和一个先入先出-空端9,一个复位端11,一个读出端R和一个写入端W。控制电路30根据来自接口电路1,计数电路装置20和FIFO10的信号控制FIFO10的工作。该控制电路30与接口电路1的输出端4和5相连接用来分别接收分流的连路时钟信号和分流的连路帧信号。为了使该数据接收器40具有本发明电路的功能,它提供给控制电路30一个具有相同频率的系统时钟信号作为连路时钟信号和一个具有相同频率的系统帧信号作为连路帧信号。
当预定的输入信号被认定时,控制电路30基本上是一个连到预置控制信号的输出端的逻辑门网络,该控制电路30因此可以被认为是一个有限状态时序机(FSM)。实际上该控制电路30可以被逻辑地分为如图1可示的读/写状态时序机(R/W-FSM)和复位状态机器(R-FSM)。
计数路电装置20具有第一和第二计数器25和26,用来对在任何给定的数据帧内的时钟周期进行计数。第一计数器25响应线21上的连路时钟信号和在第一清零线22上的延迟连路帧信号,以产生一个表示在连路输入信号中帧脉冲之间时钟周期数的连路帧计数。与此相似,第二计数器26响应输送线23上的系统时钟信号和在输入线24上的延迟系统帧信号,以产生一个表示在系统帧信号中系统帧脉冲之间存在的系统时钟信号数的系统帧计数。该延迟连路帧信号和延迟系统帧信号都分别来自于控制电路30中的连路帧信号和系统帧信号,并且由于它们位移是一个时钟周期,所以它们与各自的原始信号合拍。计数器25和26提供它们各自的输出信号到控制电路30。
计数器26和相关的电路系统用来监视数据接收器40和FIFO10之间的工作关系,以确保接收器能够正确地读出其FIFO的内容。
在运行时,连路接口电路1接收连路输入信号,如前面所论述的,该连路输入信号是一个包括数据毕特和帧毕特以及时钟信号的复合串行信号。接口电路1将所接收的信号解码为连路数据信号,连路时钟信号和连路帧信号。控制电路30接收连路时钟信号,连路帧信号,系统时钟信号,系统帧信号,先入先出-满信号,先入先出-空信号,连路和系统帧计数,并且按照所接收信号的状态产生写,读或复位信号送到FIFO10中。当写信号被确认时,FIFO10接收连路数据信号并按顺序存贮数据毕特直至读信号或复位信号被确认。当读信号被确认时,FIFO10的数据毕特由数据接收器40读出。当控制电路30判断出该数据是正确地成帧时,FIFO10作为一个暂时的缓冲器来存贮该数据。当复位信号被确认时,FIFO10清洗掉所有它的数据。这个清洗过程可以用复位在FIFO10中的读和写指示字来简单地实现,以代替现行的删除被存贮数据的过程。
第一和第二计数器25和26以相同的方式来工作,但具有不同的输入和输出信号。第一计数器25的计数是由连路时钟信号来增加并且当由控制电路30所产生的延迟连路帧信号确认时该计数被复位,控制电路30响应于连路帧信号,将由该连路帧计数所表示的计数与一个预定的数相比较。如果该计数等于该预定的数,则控制电路30依据系统时钟信号和系统帧信号被确认而产生读信号,并且存贮在FIFO10中的数据可以被读出。第二计数器26的计数由系统时钟信号来增加并且当延迟的系统帧信号确认时该第二计数器被复位。产生该读信号之前,系统一帧信号的完整性由测定在连续帧脉冲之间该系统一帧信号是否具有正确的时钟周期数来检验。如果在帧脉冲之间,该时钟周期数不正确,则控制电路30产生复位信号去清除FIFO10中的内容。
结合说明R/W-FSM作用的图2A和说明R-FSM作用的图2B可以更好地了解下面有关操作的说明。
下面的伪码用来表示R/W-FSM的操作状态0读信号未产生写信号未产生读数=错误的如果没有复位存在如果连路-帧信号存在转到状态1否则到状态0状态1读信号未产生写信号产生读数=错误的如果没有复位存在如果系统-帧信号存在转到状态2否则空闲等待系统-帧信号否则转到状态0状态2读信号产生写信号产生读数=正确如果没有复位存在转到状态2否则转到状态0在状态0,复位信号被确认以后直到连路-帧信号出现,读/写FSM将处于等待。当第一连路-帧脉冲出现时,R/W-FSM将确认写信号并且数据将写入FIFO。如果系统-帧信号产生,则根据状态1执行状态2,并且FIFO被读出。
下面的伪码是表示复位FSM操作状态0如果读数=正确,并且先入先出-空被确认则转至状态3如果先入先出-满转至状态3如果连路-帧信号存在转至状态1如果系统-帧信号存在转至状态2转至状态0状态1如果连路-帧计数不等于预定值这时转至状态3否则转至状态0状态2如果系统-帧计数不等于预定值时转至状态3否则转至状态0状态3复位读/写-FSM=正确转至状态4状态4复位位信号=正确转至状态5状态5复位信号=错误转至状态6状态6复位读/写-FSM=错误转至状态7状态7如果连路-帧信号存在转至状态8否则转至状态7
状态8如果系统-帧信号存在转至状态0否则至状态8状态0是空闲状态,其中该R-FSM是来监视满或空状态的。如果连路帧计数不等于预定值时,状态1和2转至状态3。状态3和6是错误状态。复位读/写FSM信号首先复位R/W-FSM,而该复位信号的确认复位该FIFO。在返回到空闲状态0复位读/写FSM信号首先复位R/W-FSM,而该复位信号的确认复位该FIFO。在返回到空闲状态0之前,状态7和8等待到下一帧开始。
利用一个或多个适宜构成R/W-FSM和R-FSM的功能的可编程逻辑阵列可以方便地实现控制电路30。相类似地,计数器25和26也可以利用相同的或其他的可编程逻辑阵列来实现。
本发明的电路也允许数据连路接口电路使用可买到的商品单片FIFO来接收正确的成帧的数据。
在一种常规的数据接收器接口电路上附加了最低数量的电路,本发明提供了一种排除由于不正确的成帧面引起的讹误数据的经济和有效的途径。
权利要求
1.一种在一对连续帧脉冲之间接收正确成帧的数据的方法,该帧脉冲对被多个时钟周期分隔开,该方法包括步骤a)在一存贮装置中存贮该数据;b)对在连续帧脉冲对之间出现的时钟周期进行计数;和c)如果该被计数的时钟周期等于一预定数时,接收该存贮的数据。
2.一种如权利要求1所规定的方法,其中所述的接收步骤包括允许被存贮的数据溢出该存贮装置的步骤。
3.一种如权利要求1所规定的方法,其中所述的存贮步骤包括将数据毕特写入存贮装置和保存该毕特的次序的步骤。
4.在一用来传送成帧的串行数据的传送系统中每一对连续帧脉冲由多个毕特组成,每个毕特相应于一个时钟脉冲,该系统包括有一个适用于从该串行数据中提取时钟和帧信息的接口电路的数据接收机,一种仅仅接收正确成帧的数据的方法包括在一个存贮装置中存贮多个毕特中的每个毕特的步骤,对相应于多个毕特的被提取的时钟周期进行计数的步骤以及仅仅当时钟周期的计数等于一个预定数时接收该存贮数据的步骤。
5.如权利要求4所规定的方法,其中所述的接收步骤包括允许被存贮的数据自存贮装置中读出的步骤。
6.如权利要求4所规定的方法进一步包括当时钟周期的计数不等于预定数时,用下面的多个毕特在存贮装置中重写该数据的步骤。
7.如权利要求5所规定的方法进一步包括当接收器时钟周期的计数与所提取的时钟周期的计数不符合时,对在每一对该接收器所接收的成帧脉冲之间的时钟周期进行计数并阻止存贮装置中的数据读出的步骤。
8.一种在一对连续帧脉冲之间接收成帧的数据的电路,每对帧脉冲可分离为多个数据毕特,每个数据毕特相应于一个时钟周期,该电路包括有一个用来暂时存贮该数据的存贮装置;一个响应于控制信号,用来对连续帧脉冲之间的时钟周期进行计数的计数装置;和一个产生用来对该数据毕特进行存贮和计数进行控制的信号以及当被计数的时钟周期与预定数相符合时允许被存贮在存贮装置中的数据被读出的信号的控制电路。
9.一种如权利要求8所规定的用来接收数据的电路,其中的计数装置包括一个二进制计数器。
10.一种如权利要求8所规定的用来接收数据的电路,其中的存贮装置是一个先入先出缓冲器。
11.一种如权利要求8所规定的用来接收数据的电路,其中的控制电路是一个适合于编程的可编程阵列逻辑装置。
12.一种如权利要求10所规定的电路,其中的先入先出缓冲器是一种商品单片器件。
13.一种用来将具有成帧的数据的串行数据连路连接到数据接收器的接口电路,该接口电路包括有用来从串行数据中恢复时钟和帧信息以及用来提供相应于被恢复的时钟和帧信息的连路-时钟信号和连路-帧信号的电路装置,该接口电路包括有一个用来只产生被该接收器所接收的正确成帧的数据的电路,该电路包括一个用来存贮被接收数据的存贮装置,该存贮装置适于存贮至少一适量的对应于正确成帧数据的一帧的数据;响应于被恢复的时钟和帧信号,用来提供一个相应于每对被接收的帧毕特之间的毕特数的计数信号的计数器装置;和用来控制该数据毕特的存贮和计数并且仅仅当该计数信号与相应于一个预定数的存贮数据有关时才允许该存贮装置中存贮的数据被读出的控制电路。
14.一种如权利要求13所规定的电路,其中该计数器装置还响应于来自该接收器的时钟和帧信号以提供一个与来自该接收器的被接收的每对帧毕特之间的毕特数相应的计数信号,该控制电路进一步包括用来证实接收器的定时相应于该串行数据连路上信号的装置。
全文摘要
一种数据接收器接口电路具有一用来接收正确成帧的数据的电路。当帧脉冲之间所出现的时钟周期数据被检测为一有效数时,在一对帧脉冲之间的多个数据毕特被暂时存贮起来。如果在一对连续帧脉冲之间所出现的时钟周期数是一个有效数时,则该数据被接收机接收。
文档编号H04L1/00GK1050959SQ90108569
公开日1991年4月24日 申请日期1990年9月13日 优先权日1989年9月13日
发明者马塞尔·谢尼埃, 布赖恩·韦尔 申请人:北方电信有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1