记录和重放设备的制作方法

文档序号:7564086阅读:151来源:国知局
专利名称:记录和重放设备的制作方法
技术领域
本发明涉及记录和重放设备,适合于例如当记录视频数据时检测记录误差的记录和重放设备。
作为这这种记录和重放设备,如

图1所示的数字视频磁带记录器(DVTR)。即,在图1中,1总的表示DVTR,从预定视频信号产生单元输入的输入数字视频信S1被输入到混合电路2。混合电路2将作为数字视频信号输入的数字视频数据分成每场4行×8列的离散余弦变换(DCT)字组,然后从屏幕中分离部分集合10个这样DCT字组,并将他们作为混合数据S2传送到后面的DCT变换电路3。
DCT变换电路3在每个DCT字组数据上完成离散余弦变换,然后作为DCT数据S3传送到后面的量化电路4。
量化电路4校检量化电平,用于根据从可变长度编码电路5反馈的数据长度信息获得压缩的目标速率,根据量化电平,由量化DCT数据S3压缩信息量,然后将这些作为量化数据S4传送到后面的可变长度编码电路5。可变长度编码电路5可变长度编码量化数据S4,产生一个已固定字组格式的可变长度编码数据S5,并把这些传送到误差校正外码电路6和延迟存贮器12。
误差纠正外编码加到误差纠正外码电路6,用于校正产生在突发脉冲形式的误差,此外,在随后的误差纠正内码电路7中,增加用于校正一个随机误差的误差校正内码,同步图形,ID编码。然后,8比特并行数据变换成一个具有8倍于并行数据的时钟频率的1比特串行数据,并且传送到记录电路8,产生一个记录数据S8,记录电流经过旋转变压器9加到安装在旋转磁鼓上的记录磁头10,并且把记录数据S8记录在磁带11上。
如图2中所示,在旋转磁鼓28中,一对重放磁头15与一对记录磁头10分别相隔90度安置。当磁带11由输入磁带导向杆29A和输出磁带导向杆29b导向时,旋转磁鼓28由箭头“a"所示的方向旋转,磁带由箭头“b”所示的方向运行,以便磁带11能够在旋转磁鼓28配置记录磁头10和重放磁头15的侧面滑动。
而且在重放系统中,记录和重放能够直接由重放磁头15重放记录在磁带11上的记录数据S8来同时完成。即,经过重放磁头15得到的重放数据S15经过旋转磁鼓16和重放均衡器17被输入到PLL电路18。在时钟产生之后,在随后的同步(SYWC)检测电路19中,重放字组图形,把1比特串行数据返回到具有1/8倍的时钟频率的8比特并行数据,并将这些传送到随后的内码校正电路20。
在内码纠正电路20中,随机误差用内码纠正,在随后的外码校正电路21中,突发误差用外码纠正。然后,从外码校正电路21输出的校正数据S21传送到记录保证比较器13和可变长度解码电路22。
在可变长度解码电路22中,从校正数据S21得到可变长度解码数据S22,并把这个传送到反量化电路23,以便完成反量化处理,反量化数据S23被传送到反离散余弦变换(IDCT)电路24,以便响应于在DCT变换电路3中进行的离散余弦变换而进行反离散余弦变换处理。以这种方式得到的IDCT数据S24被传送到随后的去混合电路25,以便以扫描次序安置DCT字组,作为去混合数据S25,传送到误差纠正电路26。如果产生超过误差纠正码的误差纠正极限的误差,则误差在误差校正电路26中被校正,因此,得到一个重放数字视频信号S26。
图3A至3E表示在DVTR1中的信号处理的时间图。对在时间点t1与垂直同步信号SV同步的每场输入的输入数字视频信号S1(图3A),在时间点t2上作为记录数据S8(图3C)被记录,时间点t2在混合电路2、DCT变换电路3、量化电路4、可变长度编码电路5、误差校正外编码电路6、误差校正内编码电路7和记录电路8中作为信号处理时间,被延迟1+1/3场的延迟时间T1。
另一方面,因为在旋转磁鼓28分别相隔90度安装一对重放磁头15和记录磁头10,在同时进行记录和重放操作时,经过重放磁头15获得重放数据S15,在时间点t3,从重放磁头15输出,时间点t3从记录数据S8延迟1/6场延迟时间T2,如图3D中所表示的。
而且,在时间点t4从误差纠正电路26输出重放数字视频信号S26,时间点t4是从重放数据S15的输出时间点t3延迟1+1/2场的延迟时间T3,作为重放系统的信号处理时间。这意味着从向记录系统输入数字视频信号S1的时间点t1延迟输出视频信号S26三场的延迟时间T4,并且从重放系统输出。
这样,在DVTR1中,数据延迟了记录系统和重放系统的各信号处理电路的信号处理时间部分。因此,从可变长度编码电路5输出到延迟存贮器12的可变长度编码数据S5在延迟存贮器12中被延迟从记录系统的误差校正外码电路6到重放系统的外码校正电路21用于信号处理所需要的延迟时间部分,并传送到记录保证比较器13。
因此,记录保证比较器13输入从可变长度编码电路5输出的可变长度编码数据S5,校正数据S21与其中可变长度编码数据S5一起,同时记录到磁带11并从磁带11重放,以及从外码校正电路21输出,并将可变长度编码数据S5与校正数据S21比较。这里,如果记录和重放系统正常运行,并且在校正数据S21中不产生超过误差校正码的误差校正极限的误差,则可变长度编码数据S5和校正数据S21将是相同的。
因此,将可变长度编码数据S5与校正数据S21逐一进行比较,记录保证比较器13能够完成记录保证,比如在记录和重放系统中校验运行的状态,如果校验的结果没有异常发生则继续记录工作。
在这样具有DVTR1的结构中,几场需要一个存贮元件,如延迟存贮13那样。例如,对于3场的部分需要一个大约5兆比特的大容量存贮器。
而且,由于大容量存贮器高速度的写入和读出的需要,所以电路元件数量及电路板面积增加,由于高速度运行,高速存贮元件的数量和功率消耗也增加了。此外,因为有许多元件与许多电路连接,也存在电线断裂等不可避免的问题。
鉴于上述情况,本发明的目的是提供一种记录和重放设备,该设备能形成容量更小的延迟存贮器。
本发明上述的目的和另外的目的,由所提供的记录和重放设备来实现,其中,记录数据S5被输入到预定的记录和重放装置6、7、10、11、15、20和21,并作为重放数据S21输出,记录和重放设备30将在记录和重放装置6、7、10、11、15、20和21中延迟处理时间的部分的记录数据S5与重放数据S21比较,来检测重放数据S21的误差,包括一个误差检测编码计算装置31,用于根据记录数据S5,计算误差检测码S31;一个延迟存贮器32,用于把从误差检测码计算装置31输出的误差检测码S31延迟记录和重放装置6、7、10、11、15、20和21中处理时间的部分;以及一个比较装置33,用于将从延迟存贮器32输出的误差校正码S31与根据重放数据S21计算的误差检测码进行比较。
此外,在本发明中,记录数据S5包含预定输入数据S1是可变长度编码的数据。
延迟存储器32的容量能够通过向延迟存贮器32输入大信息量的记录数据S5并用在误差检测编码计算装置31中具备较少的信息量的误差检测码S31来代替它,因此容量可大大减小。
根据本发明,记录数据输入到预定的记录和重放装置,当记录保证由记录数据与重放数据比较来进行时,在记录和重放设备中,作为重放数据输出,计算误差检测码,用于记录数据,误差检测码与由预定比较装置从重放数据得到的误差检测码比较,因此,从记录系统到比较装置传送的信息总量能够大大地降低。因此,用于把从记录数据计算的误差检测码延迟记录和重放装置的处理时间的部分的延迟存贮器的容量能大大地降低。
当阅读附图时,从随后详细描述中,本发明的性质、原理和使用变得更显而易见,其中,相同的参数与符号表示相同的部分。
在附图中;
图1是表示通常的记录和重放设备的方块图;
图2是旋转磁鼓的示意图;
图3A-3E是记录和重放设备的信号处理过程的信号波形图;
图4表示根据本发明的记录和重放设备的一个实施例的方块图;
图5是校验码电路的结构方块图;
图6是误差检测码字组的示意图;和图7是校验码电路的另一个实施例方块图。
结合附图来描述本发明的优选实施例在图4的DVTR30中,与图1中相应的部分给出相同的数字,在记录系统中,从可变长度编码电路5输出的可变长度编码数据S5被输入到检验码电路31,对每个可变长度编码数据字组单元,在DCT字组单元经可变长度编码的可变长度编码数据S5被变换成8比特CRCC(循环冗余校验码),并且CRCC数据S31被传送到延迟存贮器32。
延迟存贮器32把CRCC数据S31延迟从记录系统中误差校正外码电路6到重放系统中外码校正电路21信号处理所需要的延迟时间的部分,并将它传送到记录保证比较器33。
而且,在记录保证比较器33中,输入从重放系统中外码校正电路21输出的校正数据S21,在数据字组单元中,从校正数据S21计算8比特CRCC。
这样,在记录保证比较器33中,根据可变长度编码数据S5计算的CRCC数据S31与根据校正数据S21计算的CRCC数据比较,其中,上述可变长度编码数据S5被记录在磁带11上同时对从磁带11重放,并从外码校正电路21输出。这里,如果记录和重放系统工常工作,则在校正数据S21中不产生超过误差校正码的误差校正限度的误差,从可变长度编码数据S5计算的CRCC数据S31和从校正数据S21计算的CRCC数据将是相同的。
因此,记录保证比较器33能够由从可变长度编码数据S5计算的CRCC数据S31与从校正数据S21计算的CRCC数据逐一比较来保证记录,校验在记录和重放系统中的运行状态,如果在校验结果中没有异常发生,则记录操作继续进行。
在此,图5表示校验码电路31的结构。校验码电路31包含8比特寄存器31A-31H和“异-或”门31J、31K、31L和31M。在数据字组单元中得到的可变长度编码数据S5输入到“异或”门31M,然后与寄存器31H的输出作“异或”运算。运算结果分别输入到寄存器31A和异或门31J、31K和31L。
寄存器31A把异或门31M的输出延迟预定的一段时间而传送到寄存器31B。寄存器31B进一步延迟它预定的一段时间而传送至异或门31J。异或门31J对寄存器31B和异或门31M的输出作异或运算,并将运算结果传送到寄存器31C。寄存器31C延迟异或门31J的输出一段预定时间,并将它传送到异或门31K。异或门31K运算寄存器31C和异或门31M的输出,并将运算的结果传送到寄存器31D。
此外,寄存器31D延迟异或门31K的输出一段预定时间赠将它传送到异或门31L。异或门31L对寄存器31D和异或门31M的输出作对异或运算,并将运算结果传送到寄存器31E。寄存器31E延迟异或门31L的输出一段预定的时间,并将它传送到寄存器31F。寄存器31F延迟寄存器31E的输出一段预定的时间,并将它传送到寄存器31G。寄存器31G延迟寄存器31F的输出一段预定的时间,并将它传送到寄存器31H。寄存器31H延迟寄存器31G的输出一段预定时间,并将这些传送到异或门31M。
这样,分别从8比特寄存器31A到31H获得输出数据D1到D8,从输出数据D1到D8的每一个数据组产生8比特CRCC数据S31。
而且,在记录保证比较器33中,根据从外码校正电路21输入的校正数据S21计算CRCC数据的电路的构成类似于图5中表示的电路。
在上述构成中,在DVTR30中,延迟存贮器32对在每个数据字组单元中的数据延迟8比特CRCC数据S31,其方法是用校验码电路31中的8比特CRCC数据S31代替数据字组单元中的可变长度编码数据S5,该数据是从可变长度码电路5输出的。
因此,甚至在需要几场作为记录系统中的误差校正外码电路6到重放系统中外码校正电路21的信号处理所需的延迟时间的情况下,通过输入具有大的信息总量的可变长度编码数据S5和用校验码电路31中具有小的信息量的CRCC数据S31代替它,能够使得延迟存贮器32的容量大大减小。
在上述构成中,当记录保证是由记录数据与重放数据比较而执行时,用CRCC数据S31代替从记录系统到重放系统被传送的可变长度编码数据S5而使待传送的信息总量能够大大地降低。因此,在延迟存贮器32中,在保持相同功能情况下,容量能够降低。
而且,校验码电路31被构成在记录一侧的信号处理集成电路,延迟存贮器32和记录保证比较器33被构成在重放一侧的信号处理集成电路,因此,允许大大降低零件数量并且可使电路板面积做得很小。
此外,在CRCC数据S31被传送到记录保证比较器33的情况下,8比特数据需要作为每个数据字组被传送。因此,CRCC数据S31能够在足够低的速率,即使传输线数量是1时,都能传送,因为传输线数量的降低,因此发生断线的概率等能够大大降低。
此外,在上述说明的实施例中,CRCC数据S31被计算以传送到记录保证比较器33。然而,本发明不仅限于这些,它能够是误差校正码或总和校验等。即,它能是一个结构的误差检测码,其中校验字PA加到信息字DATA上,如在图6中所示的那样。
此外,在上述说明的实施例中,在图5表示的串联电路结构的CRCC算法电路用作一个校验码电路31。然而,本发明不仅限于这些,例如,如图7所示,可以采用含有8比特寄存器41B到41I和数十个异或门的逻辑门电路41A并联电路结构的CRCC算法电路41。
此外,在上述说明的实施例中,为每个数据字组产生8比特CRCC数据S31。然而,本发明不仅限于这些,信息字长度和校验字长度的各种类型,根据电路的规模等可用作校验码。
此外,在上述所说明的实施例中,本发明适用于通过执行DCT变换、量化及可变长度编码而记录输入数字视频信号的DVTR。然而,本发明不仅限于这些,它可以广泛地和方便地应用结构不同的各种类型的记录和重放设备。
在已经结合本发明的优选实施例的描述时,本领域中的技术人员显然可作各种变化和改进,因此,在附加的权利要求中覆盖了所有这种变化和改进,使它们都落在本发明的精神和范围之中。
权利要求
1.一种用于记录和重放数据的设备。其特征在于包括记录和重放装置用于输入一个输入数据并将该输入数据记录在记录介质上,以及从所述记录介质重放记录的数据;计算装置用于根据所述输入数据计算误差检测码;延迟装置,当从所述计算装置输出输入数据的误差检测码时,延迟装置用于把输入数据的误差检测码延迟相应于所述记录和重放装置的数据处理时间;比较装置,用于将根据从所述记录和重放装置输出的重放数据计算的重放数据的误差检测码与从所述延迟装置输出的延迟输入数据的误差检测码进行比较。
2.根据权利要求1的用于记录和重放的设备,其特征在于所述误差检测码是从所述输入数据得到输入数据的冗余字。
3.根据权利要求2的用于记录和重放的装置,其特征在于所述输入数据具有字组结构;和所述计算装置在每个字组中,将所述输入数据变换成循环冗余校验码,并输出循环冗余校验码。
4.根据权利要求1的用于记录和重放的装置,其特征在于所述输入数据是可变长度编码图象数据的数据。
5.一种用于记录和重放的装置,用于将记录数据输入预定的记录和重放装置,将它作为重放数据输出,以及通过把记录数据延迟所述记录和重放装置中处理时间的部分和将它与所述重放数据比较而检测重放数据的误差,其特征在于包括误差检测码计算装置,用于根据所述记录数据计算误差检测码;延迟存储器,用于把从所述误差检测码计算装置输出的误差检测码延迟所述记录和重放装置中处理时间的部分;和比较装置,用于将从所述延迟存贮器输出的误差检测码与根据所述重放数据计算的误差检测码进行比较。
6.根据权利要求5的用于记录和重放的装置,其特征在于所述记录数据由其中预定的输入数据经可变长度编码的数据组成。
全文摘要
在记录和重放设备中,用于将输入记录数据进入预定的记录和重放装置,作为重放数据输出,当记录保证是由比较记录数据与重放数据进行时,误差检测码是用于记录数据计算的,以及误差检测码是比较从预定的比较装置重放数据获得的误差检测码,因此使从记录系统到比较装置被传送的信息量能大大降低。因此在记录和重放装置中,从用于处理时间的部分的记录数据计算的用于延迟误差检测码延迟存贮器的容量能够大大地降低。
文档编号H04N5/926GK1099505SQ9410527
公开日1995年3月1日 申请日期1994年4月1日 优先权日1993年4月2日
发明者上田卫 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1