数据通信通道及公务通道保护设备的制作方法

文档序号:7577686阅读:202来源:国知局
专利名称:数据通信通道及公务通道保护设备的制作方法
技术领域
本发明属于通信领域,更确切地说,涉及一种SDH传输系统中的数据通信通道(以下简称DCC)及公务通道保护设备。
SDH的STM-1帧结构中,有81个开销字节,其中D1~D12共12个字节作为数据通信通道用,E1、E2字节提供网元间的公务语声通信。通过DCC,网元间建立了数据通信的桥梁,网管系统可以通过DCC对各网元及子网网元进行配置、性能监视和告警处理等操作。一般的应用中,只使用D1~D3三个字节即可满足DCC的通信需求,用来在网元间交流运行、管理和维护(即OAM)信息。这81个开销字节,由本地的群路单元从线路上终结下来后,重新组成一个重复频率为8KHZ的开销帧结构,以串行方式输出,速率为5.184Mbit/s。群路单元将开销数据和相应的时钟及帧定位信号送给主控单元和公务单元进行处理,主控单元根据D1、D2、D3的时间位置取出DCC数据,并按一定数据规程进行处理或转发;公务单元同样从E1、E2的时间位置取出公务数据进行本地处理或者转发操作。
SDH传输网中,如果某一站的主控单元或者公务单元发生故障,从邻站来需要通过本站转发的数据就不能发送出去,从而造成网元间DCC通信或公务通信的中断。一些厂家为了避免这种情况,采用主备用方式以解决主控单元或公务单元出现故障时DCC通信或公务通信中断的问题,但这种方法成本太高。
本发明的目的就是提供一种克服了上述缺点、成本低、电路简单的数据通信通道及公务通道保护设备。
本发明的目的是这样实现的;包括将从线路上终结下来的开销串行数据中的数据通信通道字节和公务字节由收端的定时时序调整至发端的定时时序的调整电路,以及与所述调整电路相连、从分别来自所述调整电路以及本地公务单元和主控单元的数据通信通道数据和公务数据中选择一路作为输出的选择电路。
所述调整电路(103A)包括分别产生写使能信号和读使能信号的写定时电路(204)和读定时电路(205);与所述写定时电路(204)相连、存储写使能信号的第一存储器(201B);与所述第一存储器(201B)的输入、输出端相连,选择一路输出的第一选择器(202B);存储来自群路单元的从线路上终结下来的开销字节的第二存储器(201A);与所述第二存储器(201A)的输入、输出端相连,选择一路输出的第二选择器(202A) 与所述第一存储器(201B)、所述第二存储器(201A)及所述读定时电路(205)相连,在写时钟和所述第一选择器(202B)输出的写使能信号控制下写入所述第二选择器(202A)输出的开销字节中数据通信通道字节和公务字节,在读时钟以及读使能信号控制下读出数据通信通道字节和公务字节的存储单元(203);与所述第一选择器(202B)及所述读定时电路(205)相连,比较送给所述存储单元(203)的写使能信号及读使能信号的相位的鉴相器(206);与所述鉴相器(206)相连,产生所述第一选择器(202B)及所述第二选择器(202A)所需控制信号的翻转电路(207)。
所述第一存储器(201B)和所述第二存储器(201A)为移位寄存器。
所述第一存储器(201B)和所述第二存储器(201A)为8比特移位寄存器。
所述存储单元(203)为一缓存器。
所述鉴相器(206)为一与门。
所述翻转电路(207)为一脉冲检测电路。
所述调整电路包括分别产生写使能信号和读使能信号的写定时电路(204)和读定时电路(205);与所述写定时电路(204)相连、在写时钟和所述写定时电路(204)输出的写使能信号控制下写入从线路上终结下来的开销串行数据中的数据通信通道字节和公务字节,在读时钟以及所述读定时电路(205)输出的读使能信号控制下读出数据通信通道字节和公务字节的FIFO寄存器(301);与所述FIFO寄存器(301)的EF端口和FF端口相连、产生所述FIFO寄存器(301)复位信号的控制电路(302)。
所述控制电路(302)为一个信号沿检测器。
本发明在工作机制上类似于帧调整电路,但此处是字节调整,每次调整只损伤一个或几个字节(视所述第一存储器和所述第二存储器的容量而定)。因为DCC采用高级数据链路规程来传送数据,如果这种损伤落入某一个DCC数据包中,由于收端有CRC校验及重传请求机制,重新传递这一数据包,对通信效率不会有什么影响。这种损伤对公务语声通信的影响几乎感觉不到。
因此,本发明在不采用主备用方式、节约资源的情况下实现了对DCC通信及公务通信的保护,从而大大降低了成本;此外本发明的实现方式简明,便于电路的设计和实现。
现参照附图详细描述本发明的实施例,


如下图1为本发明数据通信通道及公务通道保护设备实施例的结构框图;图2为图1中所示调整电路101A的一种电路图;图3为图1中所示调整电路101A的另一种电路图;图4A-图4D分别为图2中所示缓存器203的读写操作不发生冲突时图2中第一选择器202B输出的写使能信号WEN2、读定时电路输出的读使能信号REN以及鉴相器206和翻转电路207输出端的波形图;图5A-图5E分别为图2中所示缓存器203的读写操作发生冲突时图2中第一选择器202B输出的写使能信号WEN2、读定时电路输出的读使能信号REN、调整后的写使能信号WEN2以及鉴相器206和翻转电路207输出端的波形图。
如图1所示,SDH设备在分插复用器ADM方式下包括两个完全对称的群路单元以处理两个方向的数据,为区别起见,分别称之为设备群路单元101和对偶群路单元102,以下以一个方向的数据处理为例描述本实施例。本发明数据通信通道及公务通道保护设备103为群路单元中的一部分(群路单元101、102的其他部分电路未示出),包括调整电路103A和与之相连的选择电路103B。设备群路单元从线路上终结下来的开销数据以及相应的写时钟信号WCK和写帧定位信号送给主控单元及公务单元104,主控单元及公务单元104分别取出DCC数据和公务数据进行本地处理或转发;同时开销数据以及相应的时钟WCK和帧定位信号也被送给对偶群路单元102中的调整电路103A,调整电路103A将设备群路单元101从线路上终结下来的开销串行数据中的DCC数据及公务数据由收端的定时时序调整至发端的定时时序,其输出的DCC数据及公务数据以及主控单元和公务单元102需要发送的DCC数据及公务数据同时送给选择电路102B,当主控单元和公务单元102正常工作时,选择单元输出来自主控单元及公务单元102的DCC数据及公务数据,反之则输出来自调整电路101A的DCC数据及公务数据。
图2示出图1中所示调整电路103A一种实现方案的电路框图。如图所示,开销数据Da同时送给8比特的第二移位寄存器201A和第二选择器202A,第二选择器202A的另一输入端与第二移位寄存器201A的输出端相连,在翻转电路207的输出信号SEL控制下,第二选择器202A选择一路输出送给缓存器203;写定时电路204在写时钟信号WCK和写帧定位信号WFR的控制下产生写使能信号WEN1送给8比特的第一移位寄存器201B,第一选择器202B与第一移位寄存器201B的输入、输出端相连,在翻转电路207的输出信号SEL控制下选择与第二选择器的输出相应的一路输出作为缓存器的写使能信号WEN2,即第一、第二选择器同时选择第一、第二移位寄存器的输入端或输出端信号作为输出;写时钟信号也送给缓存器203,在第一选择器202B输出的写使能信号WEN2的控制下,第二选择器202A输出的开销数据Da-入中的D1~D3字节和E1、E2字节被写入缓存器203;读定时电路205在本地节点产生的读时钟信号RCK和读帧定位信号RFR的控制下产生读使能信号REN,缓存器203在读时钟信号RCK以及读使能信号REN的控制下依次读出缓存器203中的数据。鉴相器206为一与门,输入端为写使能信号WEN2和读使能信号REN,如果对缓存器203的读写操作正常,鉴相器206输出为“0”,翻转电路207的输出SEL为“0”(参见图4),两个选择器仍选择原来的一路作为其输出;如读写发生了冲突,读使能信号REN和写使能信号WEN2相位有重叠,鉴相器206输出一正脉冲。翻转电路207为一脉冲检测电路,检测到鉴相器206输出的正脉冲时立即翻转到“1”状态(参加图5),此信号控制两个选择器选择另一路输入信号作为其输出。
图3示出图1中所示调整电路101A另一种实现方案的电路图。如图3所示,写定时电路和读定时电路都与图2中的写定时电路和读定时电路相同,但图2中的其他电路被FIFO寄存器301和控制电路302代替。写定时电路产生的写使能信号WEN直接送给FIFO寄存器301,和图2中的调整电路一样,开销数据Da中的DCC字节和公务字节被写入FIFO寄存器301;同样地,在读时钟信号RCK和读使能信号REN的控制下,数据Da-出从FIFO寄存器301的另一端读出。FIFO寄存器301有两个管脚分别输出寄存器“满”信号FF和寄存器“空”信号EF,这两个信号送给控制电路302,控制电路302为一个信号沿检测器,在检测到信号EF或FF发生跳变时,输出一复位脉冲RES将FIFO寄存器301重新复位,对FIFO寄存器的读写操作重新开始。
权利要求
1.一种数据通信通道及公务通道保护设备,其特征在于包括将从线路上终结下来的开销串行数据中的数据通信通道字节和公务字节由收端的定时时序调整至发端的定时时序的调整电路(103A),以及与所述调整电路(103A)相连、从分别来自所述调整电路(103A)以及本地公务单元和主控单元的数据通信通道数据和公务数据中选择一路作为输出的选择电路(103B)。
2.如权利要求1所述的数据通信通道及公务通道保护设备,其特征在于所述调整电路(103A)包括分别产生写使能信号和读使能信号的写定时电路(204)和读定时电路(205) 与所述写定时电路(204)相连、存储写使能信号的第一存储器(201B);与所述第一存储器(201B)的输入、输出端相连,选择一路输出的第一选择器(202B);存储来自群路单元的从线路上终结下来的开销字节的第二存储器(201A);与所述第二存储器(201A)的输入、输出端相连,选择一路输出的第二选择器(202A);与所述第一存储器(201B)、所述第二存储器(201A)及所述读定时电路(205)相连,在写时钟和所述第一选择器(202B)输出的写使能信号控制下写入所述第二选择器(202A)输出的开销字节中数据通信通道字节和公务字节,在读时钟以及读使能信号控制下读出数据通信通道字节和公务字节的存储单元(203);与所述第一选择器(202B)及所述读定时电路(205)相连,比较送给所述存储单元(203)的写使能信号及读使能信号的相位的鉴相器(206);与所述鉴相器(206)相连,产生所述第一选择器(202B)及所述第二选择器(202A)所需控制信号的翻转电路(207)。
3.如权利要求2所述的数据通信通道及公务通道保护设备,其特征在于所述第一存储器(201B)和所述第二存储器(201A)为移位寄存器。
4.如权利要求3所述的数据通信通道及公务通道保护设备,其特征在于所述第一存储器(201B)和所述第二存储器(201A)为8比特移位寄存器。
5.如权利要求2所述的数据通信通道及公务通道保护设备,其特征在于所述存储单元(203)为一缓存器。
6.如权利要求2所述的数据通信通道及公务通道保护设备,其特征在于所述鉴相器(206)为一与门。
7.如权利要求2所述的数据通信通道及公务通道保护设备,其特征在于所述翻转电路(207)为一脉冲检测电路。
8.如权利要求1所述的数据通信通道及公务通道保护设备,其特征在于所述调整电路包括分别产生写使能信号和读使能信号的写定时电路(204)和读定时电路(205);与所述写定时电路(204)相连、在写时钟和所述写定时电路(204)输出的写使能信号控制下写入从线路上终结下来的开销串行数据中的数据通信通道字节和公务字节,在读时钟以及所述读定时电路(205)输出的读使能信号控制下读出数据通信通道字节和公务字节的FIFO寄存器(301);与所述FIFO寄存器(301)的EF端口和FF端口相连、产生所述FIFO寄存器(301)复位信号的控制电路(302)。
9.如权利要求8所述的数据通信通道及公务通道保护设备,其特征在于所述控制电路(302)为一个信号沿检测器。
全文摘要
一种数据通信通道字节及公务通道保护设备,包括将从线路上终结下来的开销串行数据中的数据通信通道字节和公务字节由收端的定时时序调整至发端的定时时序的调整电路,以及与调整电路相连、从分别来自调整电路以及本地公务单元和主控单元的数据通信通道数据和公务数据中选择一路作为输出的选择电路。本发明设备成本低、易于实现,在本地主控单元或公务单元发生故障时能保证网元间正常的DCC通信以及公务通信。
文档编号H04L1/22GK1208291SQ9811732
公开日1999年2月17日 申请日期1998年8月17日 优先权日1998年8月17日
发明者邹世敏 申请人:深圳市华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1