一种发送机自动增益控制方法及系统的制作方法

文档序号:9711179阅读:262来源:国知局
一种发送机自动增益控制方法及系统的制作方法
【技术领域】
[0001]本发明涉及自动增益控制技术领域,特别是涉及一种发送机自动增益控制方法。本发明还涉及一种发送机自动增益控制系统。
【背景技术】
[0002]随着通信技术的发展,当前社会对于发送机中的功率放大电路的静态工作点提出了更高的要求,由于功率放大电路位于射频链路的后级链路中,功率放大电路的静态工作点由射频链路的输出信号的电平直接决定,故一般都要求射频链路能够具有自动控制增益的功能,使射频链路输出信号的电平保持稳定,从而避免由于输出信号的电平波动过大而对功率放大电路的正常工作造成影响。
[0003]现有的方法多采用单片机来控制衰减单元从而对射频链路的输出信号的电平进行控制,但采用单片机的话对衰减单元的控制不够迅速。
[0004]因此,如何提供一种控制速度快的发送机自动增益控制方法及系统是本领域技术人员目前需要解决的问题。

【发明内容】

[0005]本发明的目的是提供一种发送机自动增益控制方法,采用FPGA控制单元来控制发送机的输出信号的增益,控制速度更快,且能够保证射频链路的输出信号的电平保持稳定,从而避免了对后级链路中的功率放大电路的正常工作造成影响;本发明的另一目的是提供一种发送机自动增益控制系统。
[0006]为解决上述技术问题,本发明提供了一种发送机自动增益控制方法,包括:
[0007]采集发送机的射频链路中的衰减单元输出的信号;
[0008]对所述射频链路中采集到的信号进行检波处理和模数转换处理,并将处理后的信号发送至FPGA控制单元;
[0009]所述FPGA控制单元将所述处理后的信号与预设阈值进行比较,根据比较结果发送衰减控制信号至所述衰减单元;
[0010]所述衰减单元根据所述衰减控制信号对输入所述衰减单元的信号进行增益控制处理。
[0011]优选地,所述根据比较结果发送衰减控制信号至所述衰减单元;所述衰减单元根据所述衰减控制信号对输入所述衰减单元的信号进行增益控制处理的过程具体为:
[0012]当所述处理后的信号大于所述预设阈值时,发送第一衰减控制信号至所述衰减单元;
[0013]所述衰减单元接收到所述第一衰减控制信号后,在当前的衰减值上增加预设衰减量,并根据增加后的衰减值对输入所述衰减单元的信号进行增益控制处理;
[0014]当所述处理后的信号小于所述预设阈值时,发送第二衰减控制信号至所述衰减单元;
[0015]所述衰减单元接收到所述第二衰减控制信号后,在当前的衰减值上减少预设衰减量,并根据减少后的衰减值对输入所述衰减单元的信号进行增益控制处理。
[0016]优选地,所述预设衰减量为ldB。
[0017]优选地,该方法还包括:
[0018]对所述衰减单元输出的信号进行滤波处理,并将滤波后的信号发送至后级链路。
[0019]优选地,该方法还包括:
[0020]在当所述射频链路中的信号输入所述衰减单元之前,对所述信号进行放大处理。
[0021]为解决上述技术问题,本发明还提供了一种发送机自动增益控制系统,包括:
[0022]采集单元,用于采集发送机的射频链路中的衰减单元输出的信号;
[0023]信号处理单元,用于对所述射频链路中采集到的信号进行检波处理和模数转换处理,并将处理后的信号发送至FPGA控制单元;
[0024]所述FPGA控制单元,用于将所述处理后的信号与预设阈值进行比较,根据比较结果发送衰减控制信号至所述衰减单元;
[0025]所述衰减单元,用于根据所述衰减控制信号对输入所述衰减单元的信号进行增益控制处理。
[0026]优选地,所述发送机为采用二次变频的发送机。
[0027]优选地,该系统还包括:
[0028]滤波器,用于对所述衰减单元输出的信号进行滤波处理,并将滤波后的信号发送至后级链路。
[0029]优选地,该系统还包括:
[0030]放大器,用于在当所述射频链路中的信号输入所述衰减单元之前,对所述信号进行放大处理。
[0031]本发明提供了一种发送机自动增益控制方法及系统,将发送机的射频链路中的衰减单元输出的信号发送至FPGA控制单元,由FPGA控制单元根据该信号与预设阈值的比较结果发送衰减控制信号来控制衰减单元的衰减值,FPGA控制单元相比单片机来说,控制速度更快;且该方法能够使射频链路的输出信号等于预设阈值,保证了射频链路的输出信号的电平能够保持稳定,从而避免了对后级链路中的功率放大电路的正常工作造成影响。
【附图说明】
[0032]为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0033]图1为本发明提供的一种发送机自动增益控制方法的过程的流程图;
[0034]图2为本发明提供的另一种发送机自动增益控制方法的过程的流程图;
[0035]图3为本发明提供的一种发送机自动增益控制系统的结构示意图。
【具体实施方式】
[0036]本发明的核心是提供发送机自动增益控制方法,采用FPGA控制单元来控制发送机的输出信号的增益,控制速度更快,且能够保证射频链路的输出信号的电平保持稳定,从而避免了对后级链路中的功率放大电路的正常工作造成影响;本发明的另一目的是提供一种发送机自动增益控制系统。
[0037]为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0038]实施例一
[0039]本发明提供了一种发送机自动增益控制方法,参见图1所示,图1为本发明提供的一种发送机自动增益控制方法的过程的流程图;该方法包括:
[0040]步骤slOl:采集发送机的射频链路中的衰减单元输出的信号;
[0041]步骤sl02:对射频链路中采集到的信号进行检波处理和模数转换处理,并将处理后的信号发送至FPGA(Field—Programmable Gate Array,现场可编程门阵列)控制单元;
[0042]步骤sl03:FPGA控制单元将处理后的信号与预设阈值进行比较,根据比较结果发送衰减控制信号至衰减单元;
[0043]步骤sl04:衰减单元根据衰减控制信号对输入衰减单元的信号进行增益控制处理。
[0044]本发明提供了一种发送机自动增益控制方法,将发送机的射频链路中的衰减单元输出的信号发送至FPGA控制单元,由FPGA控制单元根据该信号与预设阈值的比较结果发送衰减控制信号来控制衰减单元的衰减值,FPGA控制单元相比单片机来说,控制速度更快;且该方法能够使射频链路的输出信号等于预设阈值,保证了射频链路的输出信号的电平能够保持稳定,从而避免了对后级链路中的功率放大电路的正常工作造成影响。
[0045]实施例二
[0046]本发明还提供了另一种发送机自动增益控制方法,参见图2示,图2为本发明提供的另一种发送机自动增益控制方法的过程的流程图;该方法包括:
[0047]步骤s201:在当射频链路中的信号输入衰减单元之前,对信号进行放大处理;
[0048]步骤S202:采集发送机的射频链路中的衰减单元输出的信号;
[0049]步骤s203:对射频链路中采集到的信号进行检波处理和模数转换处理,并将处理后的信号发送至FPGA控制单元;
[0050]步骤s204:FPGA控制单元将处理后的信号与预设阈值进行比较,当处理后的信号大于预设阈值时,发送第一衰减控制信号至衰减单元;当处理后的信号小于预设阈值时,发送第二衰减控制信号至衰减单元;
[0051]其中,这里的预设阈值可根据实际情况自行设定,本发明对此不作特别限定。
[0052]步骤s205:衰减单元接收到第一衰减控制信号后,在当前的衰减值上增加预设衰减量,并根据增加后的衰减值对输入衰减单元的信号进行增益控制处理;衰减单元接收到第二衰减控制信号后,在当前的衰减值上减少预设衰减量,并根据减少后的衰减值对输入衰减单元的信号进行增益控制处理;
[0053]步骤s206:对衰减单元输出的信号进行滤波处理,并将滤波后的信号发送至后级链路。
[0054]其中,这里的预设衰减量可以为ldB。
[0055]这里的预设衰减量时根据控制输出电平动态指标来自行设定的,本发明并不限定对预设衰减量的具体数值。
[0056]可以理解的是,首先进行放大处理是为了便于对信号进行后续处理,对信号进行增益控制处理后再对信号进行滤波处理是为了使输出至后级链路中
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1