低温多晶硅tft阵列基板的制作方法

文档序号:9889922阅读:226来源:国知局
低温多晶硅tft阵列基板的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种低温多晶硅TFT阵列基板的制作方法。
【背景技术】
[0002]薄膜晶体管(ThinFilm Transistor,TFT)是目前液晶显示装置(Liquid CrystalDisplay,IXD)和有源矩阵驱动式有机电致发光显示装置(Active Matrix Organic Light-Emitting Di ode, AMO LED)中的主要驱动元件,直接关系平板显示装置的显示性能。
[0003]薄膜晶体管具有多种结构,制备相应结构的薄膜晶体管的材料也具有多种,低温多晶娃(Low Temperature Poly_silicon,LTPS)材料是其中较为优选的一种,由于低温多晶硅的原子规则排列,载流子迀移率高,对电压驱动式的液晶显示装置而言,低温多晶硅薄膜晶体管由于其具有较高的迀移率,可以使用体积较小的薄膜晶体管实现对液晶分子的偏转驱动,在很大程度上缩小了薄膜晶体管所占的体积,增加透光面积,得到更高的亮度和解析度;对于电流驱动式的有源矩阵驱动式有机电致发光显示装置而言,低温多晶硅薄膜晶体管可以更好的满足驱动电流要求。
[0004]不论是IXD还是AMOLED均包括一 TFT阵列基板。
[0005]现有的低温多晶硅TFT阵列基板的制作过程通常为:在衬底基板上从下至上依次制作遮光层、绝缘缓冲层、低温多晶硅半导体层、栅极绝缘层、栅极、层间绝缘层、源/漏极、平坦层、底层电极、保护层、和顶层电极。其中,低温多晶硅半导体层又包括位于中间的对应于栅极的沟道区、和位于两端的对应于源/漏极的离子掺杂区。
[0006]制作离子掺杂区的具体过程为:首先在低温多晶硅层上涂布光阻,对光阻进行曝光、显影、烘烤后得到图案化的光阻层,以暴露出低温多晶硅层的两端区域;然后以光阻层为遮蔽层,对低温多晶硅层的两端区域进行离子掺杂;接下来先后进行光阻灰化和去光阻。在这一过程中,光阻层的某些区域可能覆盖有杂质颗粒,阻挡了光阻灰化,导致无法完全去除光阻层,引起固化光阻残留,进而影响到后续制作的栅极绝缘层、层间绝缘层的界面质量,造成栅极绝缘层、层间绝缘层产生剥落和裂纹等问题,最终导致产品质量下降。
[0007]目前现有的改善栅极绝缘层、层间绝缘层界面的措施有:在成膜前更改清洗条件或进行等离子处理,但这些措施作用有限且都忽视了因离子掺杂所用到的光阻层在灰化处理之前某些区域可能覆盖有杂质颗粒而造成的固化光阻残留的问题。

【发明内容】

[0008]本发明的目的在于提供一种低温多晶硅TFT阵列基板的制作方法,能够完全去除离子掺杂后残留的固化光阻,改善栅极绝缘层和层间绝缘层的界面清洁度,避免界面问题导致的产品良率下降。
[0009]为实现上述目的,本发明提供了一种低温多晶硅TFT阵列基板的制作方法,包括如下步骤:
[0010]步骤1、提供一衬底基板,在所述衬底基板上形成图案化的遮光层,在所述遮光层与衬底基板上沉积覆盖绝缘缓冲层;
[0011]步骤2、在所述绝缘缓冲层上形成对应于所述遮光层的图案化的低温多晶硅层;
[0012]步骤3、在所述低温多晶硅层与缓冲层上涂布光阻材料,图案化所述光阻材料,形成光阻层,暴露出至少部分低温多晶硅层的两端区域;
[0013]步骤4、以所述光阻层为遮蔽层,对相应低温多晶硅层的两端区域进行一种类型的离子掺杂,形成低温多晶硅半导体层;
[0014]步骤5、进行第一次光阻灰化和去光阻处理;
[0015]步骤6、进行第二次光阻灰化和去光阻处理,以完全去除光阻层;
[0016]步骤7、在所述低温多晶硅半导体层及绝缘缓冲层上依次制作栅极绝缘层、栅极、层间绝缘层、源/漏极、平坦层、底层电极、保护层、及顶层电极。
[0017]所述步骤7在完成制作栅极后,还包括在栅极与栅极绝缘层上涂布并图案化光阻材料,形成另一光阻层,以所述另一光阻层为遮蔽层,对未经步骤4进行离子掺杂的剩余的低温多晶硅层的两端区域进行另一种类型的离子掺杂,形成低温多晶硅半导体层,及连续两次的光阻灰化和去光阻处理的过程,之后再制作所述层间绝缘层。
[0018]所述步骤2中图案化的低温多晶硅层的具体制作过程为:先在所述绝缘缓冲层上沉积一层非晶硅,再对非晶硅进行晶化处理,制得低温多晶硅,然后通过光刻制程得到图案化的低温多晶硅层。
[0019]所述步骤3中通过曝光、显影制程图案化所述光阻材料得到所述光阻层。
[0020]步骤4中所述的一种类型的离子掺杂为掺杂磷离子的N型离子掺杂或掺杂硼离子的P型离子掺杂;步骤7中所述另一种类型的离子掺杂为不同于步骤4的P型离子掺杂或N型尚子惨杂。
[0021]所述源/漏极分别通过贯穿层间绝缘层和栅极绝缘层的过孔与所述低温多晶硅半导体层的两端相接触。
[0022]所述绝缘缓冲层、栅极绝缘层、层间绝缘层、平坦层、及保护层的材料均为氧化硅、氮化硅中的一种或两种的复合。
[0023]所述顶层电极通过贯穿所述保护层、底层电极、及平坦层的过孔与所述漏极接触。
[0024]所述顶层电极和底层电极的材料均为ΙΤ0。
[0025]本发明的有益效果:本发明提供的一种低温多晶硅TFT阵列基板的制作方法通过连续两次光阻灰化和去光阻处理将离子掺杂后残留的固化光阻完全去除干净,有效解决光阻层在第一次灰化处理之前某些区域可能覆盖有杂质颗粒而阻挡第一次灰化处理造成的固化光阻残留的问题,能够改善栅极绝缘层和层间绝缘层的界面清洁度,避免界面问题导致的产品良率下降。
【附图说明】
[0026]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
[0027]附图中,
[0028]图1为本发明的低温多晶硅TFT阵列基板的制作方法的流程图;
[0029]图2为本发明的低温多晶硅TFT阵列基板的制作方法的步骤I的示意图;
[0030]图3为本发明的低温多晶硅TFT阵列基板的制作方法的步骤2的示意图;
[0031]图4为本发明的低温多晶硅TFT阵列基板的制作方法的步骤3的示意图;
[0032]图5为本发明的低温多晶硅TFT阵列基板的制作方法的步骤4的示意图;
[0033]图6为本发明的低温多晶硅TFT阵列基板的制作方法的步骤5的示意图;
[0034]图7为本发明的低温多晶硅TFT阵列基板的制作方法的步骤6的示意图;
[0035]图8为本发明的低温多晶硅TFT阵列基板的制作方法的步骤7的示意图。
【具体实施方式】
[0036]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0037]请参阅图1,本发明提供一种低温多晶硅TFT阵列基板的制作方法,包括如下步骤:
[0038]步骤1、如图2所示,提供一衬底基板10,在所述衬底基板10上形成图案化的遮光层11,在所述遮光层11与衬底基板10上沉积覆盖绝缘缓冲层12。
[0039]具体地,所述衬底基板10优选为玻璃基板;所述遮光层11的材料为不透光的金属;所述绝缘缓冲层12的材料为氧化硅(S1x)、氮化硅(SiNx)中的一种或两种的复合,优选的,所述绝缘缓冲层12包括自下而上层叠设置的氮化硅层和氧化硅层。
[0040]步骤2、如图3所示,在所述绝缘缓冲层12上形成对应于所述遮光层11的图案化的低温多晶硅层20。
[0041]具体地,该步骤2的详细过程为:先在所述绝缘缓冲层12上沉积一层非晶硅,再通过准分子激光退火(Excimer Laser Anneal ing,ELA)、或固相结晶(So I id PhaseCrystal lizat 1n,SPC)等方式对非晶娃进行晶化处理,使非晶娃结晶转变为低温多晶娃,然后通过光刻制程得到所述图案化的低温多晶硅层20。
[0042]步骤3、如图4所示,在所述低温多晶硅层20与绝缘缓冲层12上涂布光阻材料,通过曝光、显影制程图案化所述光阻材料,形成光阻层30,暴露出至少部分低温多晶硅层20的两
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1