一种数码管驱动电路及其控制方法

文档序号:2539547阅读:250来源:国知局
一种数码管驱动电路及其控制方法
【专利摘要】本发明公开了一种数码管驱动电路及其控制方法,包括串并转换单元,通过串行总线I2C获取串行信号并转换为并行信号;控制单元,用于获取刷新信号和电源信号,并将刷新信号转换成控制信号;切换开关单元,分别与串并转换单元以及控制单元连接,用于从串并转换单元获取并行信号,从控制单元获取控制信号,并根据控制信号输出并行信号;数码管单元,分别与控制单元以及切换开关单元连接,用于从控制单元获取电源信号,从切换开关单元获取并行信号,并根据并行信号和电源信号点亮数码管单元,通过上述方式,本发明能够避免使用MCU控制数码管而造成的不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
【专利说明】—种数码管驱动电路及其控制方法
【技术领域】
[0001]本发明涉及数码管控制领域,特别是涉及一种数码管驱动电路及其控制方法。
【背景技术】
[0002]数码管在服务器领域中主要应用于诊断面板中,诊断面板和服务器主板是通过线缆连接。目前数码管的驱动及其控制方法主要是通过MCU(Micix) Control Unit,微控制单兀)的IO管脚来控制,常用的控制数码管的MCU有单片机、CPLD (Complex ProgrammableLogic Device,复杂可编程逻辑器件)、FPGA (Field Programmable Gate Array,现场可编程门阵列)和ARM (Asynchronous Response Mode,异步响应方式)处理器等。MCU通过10管脚来控制数码管的管脚,从而实现对数码管的控制。如果MCU和数码管在一个单板上,则在布局空间有限的情况下,单板上没有足够的空间来放置MCU,不利于单板的布局。如果MCU和数码管不在一个单板上,而是通过线缆进行连接,则连接线的数量较多。另外,MCU需要有单独的程序烧录接口,程序烧写麻烦,不利于低成本设计和维护。

【发明内容】

[0003]本发明实施方式提供一种数码管驱动电路及其控制方法,能够避免使用MCU控制数码管而造成的不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
[0004]第一方面提供一种数码管驱动电路,该电路包括:串并转换单元,通过串行总线I2C获取串行信号,并将串行信号转换为并行信号;控制单元,用于获取刷新信号和电源信号,并将刷新信号转换成控制信号;切换开关单元,分别与串并转换单元以及控制单元连接,用于从串并转换单元获取并行信号,从控制单元获取控制信号,并根据控制信号控制输出并行信号;数码管单元,分别与控制单元以及切换开关单元连接,用于从控制单元获取电源信号,从切换开关单元获取并行信号,并根据并行信号和电源信号点亮数码管单元。
[0005]在第一方面的第一种可能的实现方式中,该电路用于连接外接设备,外接设备包括I2C控制单元,串并转换单元通过串行总线I2C与I2C控制单元连接,以获取串行信号。
[0006]在第一方面的第二种可能的实现方式中,数码管单元包括第一数码管和第二数码管,第一数码管和第二数码管为共阳数码管,第一数码管和第二数码管的阳极连接控制单元,第一数码管和第二数码管的阴极与切换开关单元连接。
[0007]在第一方面的第三种可能的实现方式中,数码管单元包括第一数码管和第二数码管,第一数码管和第二数码管为共阴数码管,第一数码管和第二数码管的阳极与切换开关单元连接,第一数码管和第二数码管的阴极连接控制单元。
[0008]在第一方面的第四种可能的实现方式中,控制信号包括第一控制信号和所述第二控制信号,控制单元还从外接设备的刷新信号产生单元获取刷新信号,并将刷新信号转换成第一控制信号和第二控制信号。
[0009]在第一方面的第五种可能的实现方式中,切换开关单元包括获取控制信号的控制端,控制端与控制单元连接,以从控制单元获取第一控制信号和第二控制信号。[0010]在第一方面的第六种可能的实现方式中,控制单元包括第一电阻、第一开关管、第二开关管以及第三开关管,其中,第一开关管的第一端通过第一电阻连接电源单元,第一开关管的第二端连接刷新信号产生单元,第一开关管的第三端接地,第二开关管的第一端以及第三开关管的第一端连接电源单元,第二开关管的第二端和第三开关管的第二端连接切换开关单元的控制端,第三开关管的第二端还连接第一开关管的第一端,刷新信号还连接切换开关单元的控制端以及第二开关管的第二端,第二开关管的第三端连接第二数码管的阳极,第三开关管的第三端连接第一数码管的阳极。
[0011]在第一方面的第七种可能的实现方式中,第一开关管用于将刷新信号转换成第一控制信号和第二控制信号;第一开关管为N型MOS管,第一开关管的第一端为漏极,第二端为栅极,第三端为源极,第二开关管和第三开关管为P型MOS管,第二开关管的第一端为漏极,第二端为栅极,第三端为源极,第三开关管的第一端为漏极,第二端为栅极,第三端为源极。 [0012]在第一方面的第八种可能的实现方式中,第一控制信号和第二控制信号相位相差180 度。
[0013]在第一方面的第九种可能的实现方式中,刷新信号为高电平时,第一控制信号控制切换开关单元点亮第一数码管,同时通过控制第三开关管导通以使第一数码管的阳极接电源信号;刷新信号为低电平时,第二控制信号控制切换开关单元点亮第二数码管,同时通过控制第二开关管导通以使第二数码管的阳极接电源信号。
[0014]在第一方面的第十种可能的实现方式中,刷新信号是占空比为50%的低频脉冲信号。
[0015]在第一方面的第十一种可能的实现方式中,刷新信号产生单元包括CPLD、ARM芯片、FPGA或低频晶振。
[0016]在第一方面的第十二种可能的实现方式中,外接设备为服务器,I2C控制单元为服务器的BMC,电路用于对服务器进行故障检测。
[0017]第二方面提供一种数码管驱动的控制方法,包括:获取串行信号,并将串行信号转换为并行信号;获取刷新信号和电源信号,并将刷新信号转换成控制信号;根据控制信号控制输出并行信号;获取电源信号,并根据控制信号、并行信号以及电源信号点亮数码管单
J Li ο
[0018]在第二方面的第一种可能的实现方式中,控制信号包括第一控制信号和第二控制信号,根据控制信号、并行信号以及电源信号点亮数码管单元包括:获取第一控制信号和第二控制信号;根据第一控制信号、并行信号以及电源信号点亮第一数码管;根据第二控制信号、并行信号以及电源信号点亮第二数码管。
[0019]在第二方面的第三种可能的实现方式中,第一控制信号和第二控制信号相位相差180 度。
[0020]在第二方面的第四种可能的实现方式中,刷新信号是占空比为50%的低频脉冲信号。
[0021]本发明实施方式提供的数码管驱动电路及其控制方法,通过串并转换单元经串行总线I2C获取串行信号并转换为并行信号,控制单元用于获取刷新信号和电源信号,并将刷新信号转换成控制信号,切换开关单元分别与串并转换单元以及控制单元连接,用于从串并转换单元获取并行信号,从控制单元获取控制信号,并根据控制信号输出并行信号;数码管单元,分别与控制单元以及切换开关单元连接,用于从控制单元获取电源信号,从切换开关单元获取并行信号,并根据并行信号和电源信号点亮数码管单元,能够避免使用MCU控制数码管而造成的不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
【专利附图】

【附图说明】
[0022]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
[0023]图1是本发明第一实施例的数码管驱动电路的结构示意图;
[0024]图2是本发明第二实施例的数码管驱动电路的结构示意图;
[0025]图3是本发明第二实施例的数码管驱动电路的各信号的波形示意图;
[0026]图4是本发明第三实施例的数码管驱动电路的结构示意图;
[0027]图5是本发明第一实施例的数码管驱动的控制方法示意图;
[0028]图6是本发明第二实施例的数码管驱动的控制方法示意图。
【具体实施方式】
[0029]下面结合附图和实施方式对本发明进行详细说明。
[0030]首先请参见图1,图1是本发明第一实施例的数码管驱动电路的结构示意图。如图1所示,数码管驱动电路10包括串并转换单元11、数码管单元12、切换开关单元13以及控制单元14。串并转换单元11通过串行总线I2C获取串行信号,并将串行信号转换为并行信号。控制单元14用于获取刷新信号和电源信号,并将刷新信号转换成控制信号。切换开关单元13分别与串并转换单元11以及控制单元14连接,用于从串并转换单元11获取并行信号,从控制单元14获取控制信号,并根据控制信号输出并行信号。数码管单元12分别与控制单元14以及切换开关单元13连接,用于从控制单元14获取电源信号,从切换开关单元13获取并行信号,并根据并行信号和电源信号点亮数码管单元12。在本实施例中,采用串行信号转换为并行信号来控制数码管,传输距离更远。同时,不需要增加MCU,能够避免使用MCU来控制数码管而造成不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
[0031]图2是本发明第二实施例的数码管驱动电路的结构示意图。如图2所示,数码管驱动电路20包括串并转换单元21、数码管单元22、切换开关单元23以及控制单元24。数码管驱动电路20与外接设备27连接。切换开关单元23连接至串并转换单元21和数码管单元22之间,控制单元24连接切换开关单元23和数码管单元22。串并转换单元21通过串行总线I2C连接外接设备27的I2C控制单元271以获取串行信号,并转换为并行信号。切换开关单元23还包括获取控制信号的控制端231,以接收控制信号。切换开关单元23根据控制信号输出并行信号以点亮数码管单元22。其中,控制信号包括第一控制信号OEl和第二控制信号0E2,两者相位相差180度。控制单元24连接外接设备27的电源单元272以获取电源信号VCC,并根据电源信号VCC为数码管单元22提供电源。同时控制单元24还连接外接设备27的刷新信号产生单元273以获取刷新信号REF_CLK。控制单元24将刷新信号REF_CLK转换成第一控制信号OEl和第二控制信号0E2发送至切换开关单元23的控制端231。其中,刷新信号REF_CLK是占空比为50%的低频脉冲信号,刷新信号产生单元273包括CPLD、ARM芯片、FPGA或低频晶振;I2C控制单元271可以是任意芯片,只要包括I2C控制单元271即可。
[0032]在本实施例中,数码管单元22包括第一数码管25和第二数码管26,第一数码管25和第二数码管26均为共阳数码管。第一数码管25和第二数码管26的阳极连接控制单元24以接收电源信号VCC,第一数码管25和第二数码管26的阴极与切换开关单元23连接以接收并行信号。在本发明的其它实施例中,数码管单元22可以包括三个、四个、甚至更多个数码管;第一数码管25和第二数码管26也可以均为共阴数码管,阳极接切换开关单元23以接收并行信号,第一数码管25和第二数码管26的阴极连接控制单元24。以下以第一数码管25和第二数码管26均为共阳数码管进行详细描述。
[0033]控制单元24包括第一电阻Rl、第一开关管Ql、第二开关管Q2以及第三开关管Q3。第一开关管Ql的第一端通过第一电阻Rl连接电源单兀272以接收电源信号VCC,第一开关管Ql的第二端连接刷新信号产生单元273以接收刷新信号REF_CLK,第一开关管Ql的第三端接地,第二开关管Q2的第一端以及第三开关管Q3的第一端连接电源单元272以接收电源信号VCC,第二开关管Q2的第二端和第三开关管Q3的第二端连接切换开关单元23的控制端231,第三开关管Q3的第二端还连接第一开关管Ql的第一端,刷新信号REF_CLK还连接至切换开关单元23的控制端231以及第二开关管Q2的第二端,第二开关管Q2的第三端连接第二数码管26的阳极,第三开关管Q3的第三端连接第一数码管25的阳极。在本发明的实施例中,第一开关管Ql为N型MOS管,第一开关管Ql的第一端为漏极,第二端为栅极,第三端为源极;第二开关管Q2和第三开关管Q3为P型MOS管,第二开关管Q2的第一端为漏极,第二端为栅极,第三端为源极,第三开关管Q3的第一端为漏极,第二端为栅极,第三端为源极。在本发明的其它实施例中,第一开关管Q1、第二开关管Q2以及第三开关管Q3 也可以是 BJT (Bipolar Junction Transistor,双极结型晶体管)、FET (Field EffectTransistor,场效应晶体管)或 IGBT (Insulated Gate Bipolar Transistor,绝缘栅双极型晶体管)。第一开关管Ql用于将刷新信号REF_CLK转换成第一控制信号OEl和第二控制信号0E2。刷新信号REF_CLK为高电平时,第一控制信号OEl控制切换开关单元23点亮第一数码管25,同时通过控制第三开关管Q3导通以使第一数码管25的阳极接电源信号VCC。刷新信号REF_CLK为低电平时,第二控制信号0E2控制切换开关单元23点亮第二数码管26,同时通过控制第二开关管Q2导通以使第二数码管26的阳极接电源信号VCC。
[0034]在本实施例中,采用串行信号转换为并行信号来控制数码管,传输距离更远。同时,不需要增加MCU,能够避免使用MCU来控制数码管而造成不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
[0035]图3为本发明第二实施例的数码管驱动电路的各信号的波形示意图。如图3所示,切换开关单元23输出16位的并行信号,其中,DATA [0:7]为低8位的并行信号。DATA [8:15]为高8位的并行信号,VCC_0E1为第一数码管25的阳极电位,VCC_0E2为第二数码管26的阳极电位。刷新信号REF_CLK为基准时钟,tl至t3为一个时钟周期,电源信号VCC始终为高电平。[0036]结合图2和图3,在tl至t2的前半个时钟周期内,刷新信号REF_CLK为高电平,第一开关管Ql导通,电源信号VCC通过第一电阻Rl和第一开关管Ql接地,第一控制信号OEl为低电平,第二控制信号0E2为高电平。第一控制信号OEl控制低8位的并行信号DATA [0:7]传输至第一数码管25的阴极;同时,第三开关管Q3导通,电源信号VCC通过第三开关管Q3传输至第一数码管25的阳极,第一数码管25的阳极电位VCC_0E1为高电平,第一数码管25被点亮。此时,第二开关管Q2截止,电源信号VCC不能传输至第二数码管26的阳极,第二数码管26的阳极电位VCC_0E2为低电平,并且第二控制信号0E2控制使高8位的并行信号DATA[8:15]不能传输至第二数码管26的阴极,第二数码管26不被点亮。
[0037]在t2至t3的后半个时钟周期内,刷新信号REF_CLK为低电平,第一开关管Ql截止,电源信号VCC通过第一电阻Rl传输至第一控制信号0E1,所以第一控制信号OEl为高电平,第二控制信号为低电平。第二控制信号OEl控制使高8位的并行信号DATA[7:15]传输至第二数码管26的阴极;同时,第二开关管Q2导通,电源信号VCC通过第二开关管Q2传输至第二数码管26的阳极,第二数码管26的阳极电位VCC_0E2为高电平,第二数码管26被点亮。此时,第三开关管Q3截止,第一数码管25的阳极电位VCC_0E2为低电平,第一控制信号OEl控制低使8位的并行信号DATA[0:7]不能传输至第一数码管25的阴极,第一数码管25不被点亮。
[0038]以tl至t3的时间为一个时钟周期,第一数码管25和第二数码管26交替被点亮,当交替的频率超过人眼能够识别的频率后,人眼看到的两个数码管是同时被点亮的。根据此方法可以点亮多个数码管。
[0039]图4是本发明第三实施例的数码管驱动电路的结构示意图。如图4所示,在第三实施例的基础上进行描述,数码管驱动电路20可以应用于服务器领域,外接设备27为服务器29,数码管驱动电路20设置在检测面板28上,数码管驱动电路20用于对服务器29进行故障检测。I2C控制单兀271为服务器的BMC (Baseboard Management Controller,基板管理控制器)291,电源单元272为服务器29的电源接口 292,刷新信号产生单元273为服务器29的CPLD模块293。串并转换单元21通过串行总线I2C从服务器29的BMC291获取串行信号,控制单元24从服务器29的电源接口 292获取电源信号VCC,从服务器29的CPLD模块293获取刷新信号REF_CLK。如此,数码管驱动电路20所有的输入信号,串行信号、电源信号VCC以及刷新信号TEF_CLK都是从服务器29上来,使其外围电路简单,能够避免使用MCU控制数码管而造成的不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。因为如果在检测面板28上增加MCU或者其它控制电路,会使PCB布局无法实现,并且在生产该检测面板时,需增加程序烧录接口,非常不方便且成本较高。
[0040]请参阅图5,图5是本发明第一实施例的数码管驱动的控制方法示意图。如图5所示,数码管驱动的控制方法包括:
[0041]S31:数码管驱动电路10获取串行信号,并将串行信号转换为并行信号。
[0042]S32:数码管驱动电路10获取刷新信号和电源信号,并将刷新信号转换成控制信号。
[0043]S33:根据控制信号、并行信号以及电源信号点亮所述数码管单元12。
[0044]在S33中,数码管单元12可以是独立的一位数码管,或者两位数码管,也可以是三位、四位甚至更多。[0045]图6是本发明第二实施例的数码管驱动的控制方法示意图。参照图2和图5进行描述,如图6所示,在本实施例中,数码管单元22包括第一数码管25和第二数码管26,S33包括:
[0046]S330:数码管驱动电路获取第一控制信号和第二控制信号。在S330中,数码管驱动电路获取刷新信号,并将刷新信号转换成第一控制信号和第二控制信号。其中,刷新信号是占空比为50%的低频脉冲信号,可以通过CPLD、ARM芯片、FPGA或低频晶振产生刷新信号;第一控制信号和第二控制信号相位相差180度。
[0047]S331:数码管驱动电路根据第一控制信号、并行信号以及电源信号点亮第一数码管25。在S331中,第一控制信号控制并行信号点亮第一数码管25,同时,第一控制信号控制第一数码管25的阳极接电源信号。
[0048]S332:数码管驱动电路根据第二控制信号和并行信号点亮第二数码管26。在S332中,第二控制信号控制并行信号点亮第二数码管26,同时,第二控制信号控制第二数码管26的阳极接电源信号。
[0049]在本实施例中,采用串行信号转换为并行信号来控制数码管,传输距离更远,同时不需要增加MCU,能够避免使用MCU来控制数码管而造成不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
[0050]综上所述,本发明通过串并转换单元经串行总线I2C获取串行信号并转换为并行信号,控制单元用于获取刷新信号和电源信号,并将刷新信号转换成控制信号,切换开关单元分别与串并转换单元以及控制单元连接,用于从串并转换单元获取并行信号,从控制单元获取控制信号,并根据控制信号输出并行信号;数码管单元,分别与控制单元以及切换开关单元连接,用于从控制单元获取电源信号,从切换开关单元获取并行信号,并根据并行信号和电源信号点亮数码管单元,能够避免使用MCU控制数码管而造成的不利于布局以及烧写程序麻烦的问题,方便进行低成本设计和维护。
[0051]以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的【技术领域】,均同理包括在本发明的专利保护范围内。
【权利要求】
1.一种数码管驱动电路,其特征在于,所述电路包括: 串并转换单元,通过串行总线I2C获取串行信号,并将所述串行信号转换为并行信号; 控制单元,用于获取刷新信号和电源信号,并将所述刷新信号转换成控制信号; 切换开关单元,分别与所述串并转换单元以及所述控制单元连接,用于从所述串并转换单元获取所述并行信号,从所述控制单元获取所述控制信号,并根据所述控制信号输出所述并行信号; 数码管单元,分别与所述控制单元以及所述切换开关单元连接,用于从所述控制单元获取所述电源信号,从所述切换开关单元获取所述并行信号,并根据所述并行信号和所述电源信号点亮所述数码管单元。
2 .根据权利要求1所述的电路,其特征在于,所述电路用于连接外接设备,所述外接设备包括I2C控制单元,所述串并转换单元通过所述串行总线I2C与所述I2C控制单元连接,以获取所述串行信号。
3.根据权利要求2所述的电路,其特征在于,所述数码管单元包括第一数码管和第二数码管,所述第一数码管和所述第二数码管为共阳数码管,所述第一数码管和所述第二数码管的阳极连接所述控制单元,所述第一数码管和所述第二数码管的阴极与所述切换开关单元连接。
4.根据权利要求2所述的电路,其特征在于,所述数码管单元包括第一数码管和第二数码管,所述第一数码管和所述第二数码管为共阴数码管,所述第一数码管和所述第二数码管的阳极与所述切换开关单元连接,所述第一数码管和所述第二数码管的阴极连接所述控制单元。
5.根据权利要求2所述的电路,其特征在于,所述控制信号包括第一控制信号和第二控制信号,所述控制单元还从所述外接设备的刷新信号产生单元获取所述刷新信号,并将所述刷新信号转换成所述第一控制信号和所述第二控制信号。
6.根据权利要求5所述的电路,其特征在于,所述切换开关单元包括获取所述控制信号的控制端,所述控制端与所述控制单元连接,以从所述控制单元获取所述第一控制信号和所述第二控制信号。
7.根据权利要求6所述的电路,其特征在于,所述控制单元包括第一电阻、第一开关管、第二开关管以及第三开关管,其中,所述第一开关管的第一端通过所述第一电阻连接所述电源单元,所述第一开关管的第二端连接所述刷新信号产生单元,所述第一开关管的第三端接地,所述第二开关管的第一端以及所述第三开关管的第一端连接所述电源单元,所述第二开关管的第二端和所述第三开关管的第二端连接所述切换开关单元的所述控制端,所述第三开关管的第二端还连接所述第一开关管的第一端,所述刷新信号还连接所述切换开关单元的所述控制端以及所述第二开关管的第二端,所述第二开关管的第三端连接所述第二数码管的阳极,所述第三开关管的第三端连接所述第一数码管的阳极。
8.根据权利要求7所述的电路,其特征在于,所述第一开关管用于将所述刷新信号转换成所述第一控制信号和所述第二控制信号;所述第一开关管为N型MOS管,所述第一开关管的第一端为漏极,第二端为栅极,第三端为源极,所述第二开关管和所述第三开关管为P型MOS管,所述第二开关管的第一端为漏极,第二端为栅极,第三端为源极,所述第三开关管的第一端为漏极,第二端为栅极,第三端为源极。
9.根据权利要求6所述的电路,其特征在于,所述第一控制信号和所述第二控制信号相位相差180度。
10.根据权利要求9所述的电路,其特征在于,所述刷新信号为高电平时,所述第一控制信号控制所述切换开关单元点亮所述第一数码管,同时通过控制所述第三开关管导通以使所述第一数码管的阳极接所述电源信号;所述刷新信号为低电平时,所述第二控制信号控制所述切换开关单元点亮所述第二数码管,同时通过控制所述第二开关管导通以使所述第二数码管的阳极接所述电源信号。
11.根据权利要求6所述的电路,其特征在于,所述刷新信号是占空比为50%的低频脉冲信号。
12.根据权利要求6所述的电路,其特征在于,所述刷新信号产生单元包括CPLD、ARM芯片、FPGA或低频晶振。
13.根据权利要求2所述的电路,其特征在于,所述外接设备为服务器,所述I2C控制单元为所述服务器的BMC,所述电路用于对所述服务器进行故障检测。
14.一种数码管驱动的控制方法,其特征在于,所述方法包括: 获取串行信号,并将所述串行信号转换为并行信号; 获取刷新信号和电源信号,并将所述刷新信号转换成控制信号; 根据所述控制信号、所述并行信号以及所述电源信号点亮所述数码管单元。
15.根据权利要求14所述的方法,其特征在于,所述控制信号包括第一控制信号和第二控制信号,所述根据所述控制信号、所述并行信号以及所述电源信号点亮所述数码管单元包括: 获取第一控制信号和第二控制信号; 根据所述第一控制信号、所述并行信号以及所述电源信号点亮所述第一数码管; 根据所述第二控制信号、所述并行信号以及所述电源信号点亮所述第二数码管。
16.根据权利要求15所述的方法,其特征在于,所述第一控制信号和所述第二控制信号相位相差180度。
17.根据权利要求14所述的方法,其特征在于,所述刷新信号是占空比为50%的低频脉冲信号。
【文档编号】G09G3/14GK103531141SQ201310486254
【公开日】2014年1月22日 申请日期:2013年10月16日 优先权日:2013年10月16日
【发明者】程龙飞, 丁福波 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1