一种GOA电路的制作方法

文档序号:13878779阅读:166来源:国知局
一种GOA电路的制作方法

本发明涉及显示技术领域,尤其涉及一种goa电路。



背景技术:

目前,液晶显示装置作为电子设备的显示部件已经广泛的应用于各种电子产品中,而goa(gatedriveronarray,简称goa)电路是液晶显示装置中的一个重要组成部分。goa电路就是利用现有薄膜晶体管液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式的一项技术。

基于低温多晶硅(lowtemperaturepoly-silicon,简称ltps)技术的显示面板,根据面板内采用的薄膜晶体管(thinfilmtransistor,简称薄膜晶体管)类型,可以分为nmos型,pmos型,以及皆有nmos和pmos型的cmos。类似的,goa电路分为nmos电路,pmos电路以及cmos电路。nmos电路相比于cmos电路而言,由于nmos电路省去pp(p掺杂,即磷离子参杂)这一层光罩及工序,对于提高良率以及降低成本都大有裨益,所以开发稳定的nmos电路具有现实的产业需求。在异常断电情况下,若nmos型的goa电路无法有效的实现allgateon(即将goa电路中的所有栅极驱动信号设置为有效电位,以同时对液晶显示装置进行扫描)功能,面板将出现残影。

例如,以正扫为例,在图1所示的goa电路单元中,触发异常断电时,若薄膜晶体管nt3接入的第n+1条时钟信号在此时处于高电位,那么正向扫描控制信号与第n+1条时钟信号的电位将同步下拉到低电位,同时导致薄膜晶体管nt5栅极的高电位无法释放,进而导致薄膜晶体管nt5保持开启状态,而此时薄膜晶体管nt8也处于开启状态,高电位信号vgh与低电位信号vgl叠加在一起,薄膜晶体管nt7的栅极无法下拉彻底,导致薄膜晶体管nt7将输出至像素单元薄膜晶体管的栅极驱动信号g(n)电位拉低,使得栅极驱动信号g(n)不足以打开像素单元的薄膜晶体管,像素电极的电荷无法及时释放,进而在异常断电时造成有效显示区域出现残影。



技术实现要素:

为解决上述技术问题,本发明提供一种goa电路,可以消除液晶显示面板在异常断电时出现的残影,提高用户体验。

本发明提供的一种goa电路,用于液晶显示面板中,包括m个级联的goa单元,第n级goa单元包括:输出控制模块、正反向扫描控制模块、第一下拉电路、第二下拉电路、上拉电路,其中,m≥n≥1;

所述正反向扫描控制模块,用于根据正向扫描控制信号或反向扫描控制信号控制goa电路进行正向扫描或反向扫描;

所述输出控制模块,与所述正反向扫描控制模块连接,用于在所述goa电路进行正向扫描或反向扫描期间,控制输出第n级栅极驱动信号;

所述第一下拉电路包括第七薄膜晶体管,所述第七薄膜晶体管的第一端与所述输出控制模块连接,第二端接入低电位信号;

所述第二下拉电路包括第三薄膜晶体管、第四薄膜晶体管和第五薄膜晶体管,所述第三薄膜晶体管的第一端和所述第四薄膜晶体管的第一端分别接入正向扫描控制信号和反向扫描控制信号,所述第三薄膜晶体管的第二端和所述第四薄膜晶体管的第二端均与所述第五薄膜晶体管的第三端连接,所述第三薄膜晶体管的第三端和所述第四薄膜晶体管的第三端均接入时钟信号,且在所述液晶显示面板断电后,时钟信号将所述第三薄膜晶体管和所述第四薄膜晶体管导通;

所述第五薄膜晶体管的第一端接入高电位信号,第二端与所述第七薄膜晶体管的第三端连接;

所述上拉电路包括第八薄膜晶体管和第十三薄膜晶体管,所述第八薄膜晶体管的第一端与所述第七薄膜晶体管的第三端连接,所述第八薄膜晶体管的第二端和第三端分别接入低电位信号以及接入第一全局控制信号;

所述第十三薄膜晶体管的第一端和第三端均与所述第八薄膜晶体管的第三端连接,所述第十三薄膜晶体管的第二端与所述第七薄膜晶体管的第一端连接;

其中,第一端为源极和漏极中的一个,第二端为源极和漏极中的另一个,第三端为栅极,在所述液晶显示面板断电后,正向扫描控制信号与反向扫描控制信号的均为低电位,且所述第一全局控制信号为高电位。

优选地,所述goa单元还包括稳压电路;

所述稳压电路包括第九薄膜晶体管,所述输出控制模块包括第六薄膜晶体管;

所述第九薄膜晶体管的第三端接入高电位信号,第二端和第一端分别与所述第六薄膜晶体管的第三端和所述正反向扫描控制模块连接;

所述第六薄膜晶体管的第一端接入第n条时钟信号,第二端与所述第七薄膜晶体管的第一端连接,所述第六薄膜晶体管与所述第七薄膜晶体管的连接点作为第n级栅极驱动信号的输出端。

优选地,所述正反向扫描控制模块包括第一薄膜晶体管和第二薄膜晶体管;

所述第一薄膜晶体管的第一端接入正向扫描控制信号,第二端与所述第九薄膜晶体管的第一端连接;

所述第二薄膜晶体管的第一端接入反向扫描控制信号,第二端与所述第一薄膜晶体管的第二端连接;

其中,当n>2时,所述第一薄膜晶体管的第三端接入第n-2级栅极驱动信号,当n≤2时,所述第一薄膜晶体管的第三端接入扫描启动信号;

当n≤m-2时,所述第二薄膜晶体管的第三端接入第n+2级栅极驱动信号,当n>m-2时,所述第二薄膜晶体管的第三端接入扫描启动信号;

在所述液晶显示面板断电后,扫描启动信号为高电位。

优选地,所述第三薄膜晶体管的第一端接入第n+1条时钟信号,所述第四薄膜晶体管的第一端接入第n-1条时钟信号。

优选地,goa电路共有4条时钟信号:第1条时钟信号、第2条时钟信号、第3条时钟信号、第4条时钟信号,当第n条时钟信号为第4条时钟信号时,第n+1条时钟信号为第1条时钟信号,当第n条时钟信号为第1条时钟信号时,第n-1条时钟信号为第4条时钟信号。

优选地,所述goa单元还包括第一电容、第二电容和第十薄膜晶体管;

所述第十薄膜晶体管的第三端与所述第五薄膜晶体管的第二端连接,所述第十薄膜晶体管的第一端和第二端分别与所述第九薄膜晶体管的第一端连接以及接入低电位信号;

所述第一电容的两端分别与所述第九薄膜晶体管的第一端连接以及接入低电位信号;

所述第二电容的两端分别与所述第七薄膜晶体管的第三端和第二端连接。

优选地,所述goa单元还包括第十二薄膜晶体管和第十一薄膜晶体管;

所述第十二薄膜晶体管的第三端与所述第一薄膜晶体管的第二端以及所述第二薄膜晶体管的第二端连接,所述第十二薄膜晶体管的第二端和第一端分别接入低电位信号以及与所述第七薄膜晶体管的第三端连接;

所述第十一薄膜晶体管的第三端与第二端连接且均接入复位信号,第一端与所述第七薄膜晶体管的第三端连接。

优选地,所述goa单元的所有薄膜晶体管均为n沟道的薄膜晶体管。

优选地,在所述液晶显示面板断电后,所有时钟信号均为高电位。

实施本发明,具有如下有益效果:通过正向扫描控制信号u2d和反向扫描控制信号d2u将第五薄膜晶体管nt5关断,避免高电位信号vgh流入第七薄膜晶体管nt7,低电位信号vgl经过第八薄膜晶体管nt8流入第七薄膜晶体管nt7的栅极,将第七薄膜晶体管nt7关断,避免低电位信号vgl将第n级栅极驱动信号g(n)的电位拉低。同时,因为正向扫描控制信号u2d和反向扫描控制信号d2u均为低电位,所以还将第一全局控制信号gas1置为高电位,将第十三薄膜晶体管nt13导通后,拉高第n级栅极驱动信号g(n)的电位,避免第n级栅极驱动信号g(n)的电位过低,避免了因为第n级栅极驱动信号g(n)被拉低而导致像素单元的薄膜晶体管打开不足。

因而本申请可以将液晶显示面板的像素开关完全打开,从而及时释放掉像素电极上的电荷,通过液晶显示面板的数据线(即dataline)将像素电极的电荷导走,消除液晶显示面板在断电时出现的残影,提高用户体验。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明提供的背景技术中goa电路中第n级goa单元的电路图。

图2是本发明提供的goa电路中第n级goa单元的电路图。

图3是本发明提供的液晶显示面板断电时各信号的时序图。

图4是本发明提供的液晶显示面板正常显示时各信号的时序图。

具体实施方式

本发明提供一种goa电路,用于液晶显示面板中,该goa电路包括m个级联的goa单元,如图2所示,第n级goa单元包括:输出控制模块100、正反向扫描控制模块300、第一下拉电路200、第二下拉电路500、上拉电路400,其中,m≥n≥1。

正反向扫描控制模块300用于根据正向扫描控制信号u2d或反向扫描控制信号d2u控制goa电路进行正向扫描或反向扫描。

输出控制模块100与正反向扫描控制模块300连接,用于在goa电路进行正向扫描或反向扫描期间,控制输出第n级栅极驱动信号g(n)。

第一下拉电路200包括第七薄膜晶体管nt7,第七薄膜晶体管nt7的第一端与输出控制模块100连接,第二端接入低电位信号vgl。

第二下拉电路500包括第三薄膜晶体管nt3、第四薄膜晶体管nt4和第五薄膜晶体管nt5,第三薄膜晶体管nt3的第一端和第四薄膜晶体管nt4的第一端分别接入正向扫描控制信号u2d和反向扫描控制信号d2u,第三薄膜晶体管nt3的第二端和第四薄膜晶体管nt4的第二端均与第五薄膜晶体管nt5的第三端连接,第三薄膜晶体管nt3的第三端和第四薄膜晶体管nt4的第三端均接入时钟信号,且在液晶显示面板断电后,时钟信号将第三薄膜晶体管nt3和第四薄膜晶体管nt4导通。

第五薄膜晶体管nt5的第一端接入高电位信号vgh,第五薄膜晶体管nt5的第二端与第七薄膜晶体管nt7的第三端连接。

上拉电路400包括第八薄膜晶体管nt8和第十三薄膜晶体管nt13,第八薄膜晶体管nt8的第一端与第七薄膜晶体管nt7的第三端连接,第八薄膜晶体管nt8的第二端和第三端分别接入低电位信号vgl以及接入第一全局控制信号gas1。

第十三薄膜晶体管nt13的第一端和第三端均与第八薄膜晶体管nt8的第三端连接,第十三薄膜晶体管nt13的第二端与第七薄膜晶体管nt7的第一端连接。

其中,第一端为源极和漏极中的一个,第二端为源极和漏极中的另一个,第三端为栅极,在液晶显示面板断电后,正向扫描控制信号u2d与反向扫描控制信号d2u均为低电位,且液晶显示面板断电后,第一全局控制信号gas1为高电位。

进一步地,goa单元还包括稳压电路600。稳压电路600包括第九薄膜晶体管nt9,输出控制模块100包括第六薄膜晶体管nt6。

第九薄膜晶体管nt9的第三端接入高电位信号vgh,第九薄膜晶体管nt9的第二端和第一端分别与第六薄膜晶体管nt6的第三端和正反向扫描控制模块300连接。

第六薄膜晶体管nt6的第一端接入第n条时钟信号ck(n),第六薄膜晶体管nt6的第二端与第七薄膜晶体管nt7的第一端连接,第六薄膜晶体管nt6与第七薄膜晶体管nt7的连接点作为第n级栅极驱动信号g(n)的输出端。

进一步地,正反向扫描控制模块300包括第一薄膜晶体管nt1和第二薄膜晶体管nt2。

第一薄膜晶体管nt1的第一端接入正向扫描控制信号u2d,第一薄膜晶体管nt1的第二端与第九薄膜晶体管nt9的第一端连接。

第二薄膜晶体管nt2的第一端接入反向扫描控制信号d2u,第二薄膜晶体管nt2的第二端与第一薄膜晶体管nt1的第二端连接。

其中,当n>2时,第一薄膜晶体管nt1的第三端接入第n-2级栅极驱动信号g(n-2),当n≤2时,第一薄膜晶体管nt1的第三端接入扫描启动信号。

当n≤m-2时,第二薄膜晶体管nt2的第三端接入第n+2级栅极驱动信号g(n+2),当n>m-2时,第二薄膜晶体管nt2的第三端接入扫描启动信号。

在液晶显示面板断电后,扫描启动信号为高电位。

进一步地,第三薄膜晶体管nt3的第一端接入第n+1条时钟信号ck(n+1),第四薄膜晶体管nt4的第一端接入第n-1条时钟信号ck(n-1)。

进一步地,goa电路共有4条时钟信号:第1条时钟信号、第2条时钟信号、第3条时钟信号、第4条时钟信号,当第n条时钟信号ck(n)为第4条时钟信号时,第n+1条时钟信号ck(n+1)为第1条时钟信号,当第n条时钟信号ck(n)为第1条时钟信号时,第n-1条时钟信号ck(n-1)为第4条时钟信号。

如果第n级goa单元的节点信号控制模块500对应接入的是第1条和第3条时钟信号,那么第n+1级goa单元的节点信号控制模块500接入的就是第2条和第4条时钟信号,因而第n级goa单元和第n+1级goa单元可以共同构成一个goa重复单元。

进一步地,goa单元还包括第一电容、第二电容和第十薄膜晶体管nt10。

第十薄膜晶体管nt10的第三端与第五薄膜晶体管nt5的第二端连接,第十薄膜晶体管nt10的第一端和第二端分别与第九薄膜晶体管nt9的第一端连接以及接入低电位信号vgl。

第一电容的两端分别与第九薄膜晶体管nt9的第一端连接以及接入低电位信号vgl。

第二电容的两端分别与第七薄膜晶体管nt7的第三端和第二端连接。

进一步地,goa单元还包括第十二薄膜晶体管nt12和第十一薄膜晶体管nt11。

第十二薄膜晶体管nt12的第三端与第一薄膜晶体管nt1的第二端以及第二薄膜晶体管nt2的第二端连接,第十二薄膜晶体管nt12的第二端和第一端分别接入低电位信号vgl以及与第七薄膜晶体管nt7的第三端连接。

第十一薄膜晶体管nt11的第三端与第二端连接且均接入复位信号reset,第一端与第七薄膜晶体管nt7的第三端连接。

进一步地,goa单元的所有薄膜晶体管均为n沟道的薄膜晶体管。具体地,第一薄膜晶体管nt1至第十三薄膜晶体管nt13均为n沟道的薄膜晶体管。

进一步地,在液晶显示面板断电后,所有时钟信号均为高电位。

在液晶显示面板断电时,各信号的时序图如图3所示,扫描启动信号stv和第一全局控制信号gas1和所有时钟信号ck均为高电位(h),正向扫描控制信号u2d和反向扫描时钟信号均为低电位(l)。第五薄膜晶体管nt5的栅极电位为第n+1条时钟信号ck(n+1)电位和第n-1条时钟信号ck(n-1)电位的叠加,也为低电位,因此第五薄膜晶体管nt5被关断;另一方面,第八薄膜晶体管nt8导通,低电位信号vgl也流入第七薄膜晶体管nt7的栅极,将第七薄膜晶体管nt7关断,同时还将第一全局控制信号gas1置为高电位,将第十三薄膜晶体管nt13导通后,拉高第n级栅极驱动信号g(n)的电位。从图3中还可以看出数据线(data线)的电位source也变为低电位。

如图4所示,当上述的n为奇数时,第一薄膜晶体管nt1的第三端和第二薄膜晶体管nt2的第三端接入的扫描启动信号为stvl,当上述的n为偶数时,第一薄膜晶体管nt1的第三端和第二薄膜晶体管nt2的第三端接入的扫描启动信号为stvr。四条时钟信号ck1、ck2、ck3、ck4的时序图可以参考图4所示,图4中的正向扫描控制信号u2d为高电位(h),反向扫描控制信号d2u为低电位(l),即为正向扫描状态。第一全局控制信号gas1和复位信号reset均为低电位,第1级goa单元输出的栅极驱动信号为g1,第2级goa单元输出的栅极驱动信号为g2。

本发明中的goa电路既可以使用液晶显示面板的正向扫描状态(即正向扫描控制信号u2d为高电位,反向扫描控制信号d2u为低电位),也可以使用反向扫描状态(即正向扫描控制信号u2d为低电位,反向扫描控制信号d2u为高电位)可以实现像素单元的薄膜晶体管逐行打开,可以在液晶显示面板异常断电的情况下,实现allgateon功能。

综上所述,本发明通过在液晶显示面板断电后,通过正向扫描控制信号u2d和反向扫描控制信号d2u将第五薄膜晶体管nt5关断,避免高电位信号vgh流入第七薄膜晶体管nt7,低电位信号vgl经过第八薄膜晶体管nt8流入第七薄膜晶体管nt7的栅极,将第七薄膜晶体管nt7关断,避免低电位信号vgl将第n级栅极驱动信号g(n)的电位拉低。同时,因为正向扫描控制信号u2d和反向扫描控制信号d2u均为低电位,所以还将第一全局控制信号gas1置为高电位,将第十三薄膜晶体管nt13导通后,拉高第n级栅极驱动信号g(n)的电位,避免第n级栅极驱动信号g(n)的电位过低,避免了因为第n级栅极驱动信号g(n)被拉低而导致像素单元的薄膜晶体管打开不足。

因而本申请可以将液晶显示面板的像素开关完全打开,从而及时释放掉像素电极上的电荷,通过液晶显示面板的数据线(即dataline)将像素电极的电荷导走,消除液晶显示面板在断电时出现的残影,提高用户体验。

以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1