像素电路、像素驱动方法和显示装置与流程

文档序号:16687539发布日期:2019-01-22 18:28阅读:248来源:国知局
像素电路、像素驱动方法和显示装置与流程

本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。



背景技术:

残像一直是oled显示装置中的疑难问题,残像产生的原因在于驱动晶体管的迟滞效应。现有技术中采用的工艺上的解决办法对残像问题的改善效果轻微。由于现有技术中在复位阶段仅对驱动晶体管的栅极电位进行复位,而驱动晶体管的源极的电位还保持相邻上一帧的灰阶电压,因此会产生残像现象,具体如下:

当oled显示面板显示黑白棋盘格画面一段时间之后,控制oled显示面板的显示画面的灰阶统一切换至灰阶48,则由于现有的驱动晶体管的初始状态不一致(显示白画面的像素电路中的驱动晶体管的源极的初始电位为v_l255,显示黑画面的像素电路中的驱动晶体管的源极的初始电位为v_l0,其中,v_l255是灰阶255对应的数据电压,v_l0是灰阶0对应的数据电压),由于驱动晶体管的响应速度问题,会导致达到相同亮度(例如对应于灰阶48的亮度)的时间延长,即写入相同数据电压时对应的电流不一致,导致显示亮度的不一致,形成了残像。

如图1所示,横轴为驱动晶体管的栅源电压vgs,纵轴为驱动晶体管的漏源电流ids,以实线绘制出的曲线为当初始状态为白画面显示状态(对应的栅源电压为v_l0)时,由白画面显示状态转换至显示灰阶48的变化曲线;以虚线绘制出的曲线为当初始状态为黑画面显示状态(对应的栅源电压为v_l255时,由黑画面显示状态转换至显示灰阶48的变化曲线,由图1可知,写入相应数据电压时对应的ids的数值不同,也即相应的显示亮度不同,形成残像。在图1中,v_l48为灰阶48对应的数据电压。



技术实现要素:

本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有技术中由于驱动单元包括的驱动晶体管的迟滞效应而造成的显示残像问题。

为了达到上述目的,本发明提供了一种像素电路,包括发光元件、驱动单元、发光控制单元、驱动控制单元、储能单元、第一复位单元和第二复位单元,其中,

所述第一复位单元用于在复位控制线的控制下,控制第一电压线输出的第一电压写入所述驱动单元的第一端;

所述第二复位单元用于在复位控制线的控制下,控制初始电压线输出的初始电压写入所述驱动单元的控制端;

所述发光控制单元用于在发光控制线的控制下,控制所述驱动单元的第一端与所述第一电压线之间导通或断开,控制所述驱动单元的第二端与所述发光元件的第一极之间导通或断开;所述发光元件的第二极与第二电压线连接;

所述驱动控制单元用于在栅线的控制下,控制数据线上的数据电压写入所述驱动单元的第一端,并控制所述驱动单元的控制端和所述驱动单元的第二端之间导通或断开;

所述储能单元的第一端与所述驱动单元的控制端连接,所述储能单元的第二端与所述第一电压线连接,所述储能单元用于维持所述驱动单元的控制端的电位;

所述驱动单元用于在其控制端的控制下,驱动所述发光元件发光。

实施时,所述第一复位单元包括第一复位晶体管;

所述第一复位晶体管的栅极与所述复位控制线连接,所述第一复位晶体管的第一极与所述第一电压线连接,所述第一复位晶体管的第二极与所述驱动单元的第一端连接。

实施时,所述第二复位单元包括第二复位晶体管;

所述第二复位晶体管的栅极与所述复位控制线连接,所述第二复位晶体管的第一极与所述驱动单元的控制端连接,所述第二复位晶体管的第二极与所述初始电压线连接。

实施时,所述驱动单元包括驱动晶体管;

所述驱动晶体管的栅极为所述驱动单元的控制端,所述驱动晶体管的第一极为所述驱动单元的第一端,所述驱动晶体管的第二极为所述驱动单元的第二端。

实施时,所述发光控制单元包括第一发光控制晶体管和第二发光控制晶体管,其中,

所述第一发光控制晶体管的栅极与所述发光控制线连接,所述第一发光控制晶体管的第一极与所述第一电压线连接,所述第一发光控制晶体管的第二极与所述驱动单元的第一端连接;

所述第二发光控制晶体管的栅极与所述发光控制线连接,所述第二发光控制晶体管的第一极与所述驱动单元的第二端连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极连接。

实施时,所述储能单元包括存储电容,所述存储电容的第一端与所述驱动单元的控制端连接,所述存储电容的第二端与所述第一电压线连接;

所述发光元件包括有机发光二极管,所述有机发光二极管的阳极为所述发光元件的第一极,所述有机发光二极管的阴极为所述发光元件的第二极。

实施时,所述驱动控制单元包括第一驱动控制晶体管和第二驱动控制晶体管,其中,

所述第一驱动控制晶体管的栅极与所述栅线连接,所述第一驱动控制晶体管的第一极与所述驱动单元的第一端连接,所述第一驱动控制晶体管的第二极与所述数据线连接;

所述第二驱动控制晶体管的栅极与所述栅线连接,所述第二驱动控制晶体管的第一极与所述驱动单元的控制端连接,所述第二驱动控制晶体管的第二极与所述驱动单元的第二端连接。

实施时,所述第二复位单元还用于在所述复位控制线的控制下,控制所述初始电压线输出的初始电压写入所述发光元件的第一极。

实施时,所述第二复位单元还包括第三复位晶体管;

所述第三复位晶体管的栅极与所述复位控制线连接,所述第三复位晶体管的第一极与所述发光元件的第一极连接,所述第三复位晶体管的第二极与所述初始电压线连接。

本发明还提供了一种像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:

在复位阶段,第一复位单元在复位控制线的控制下,控制第一电压线输出的第一电压写入驱动单元的第一端,以对所述驱动单元的第一端的电位进行复位,第二复位单元在所述复位控制线的控制下,控制初始电压线输出的初始电压写入所述驱动单元的控制端,以对所述驱动单元的控制端的电位进行复位。

实施时,显示周期包括依次设置的复位阶段、驱动控制阶段和发光阶段;所述驱动单元包括驱动晶体管,所述驱动晶体管的栅极为所述驱动单元的控制端,所述驱动晶体管的第一极为所述驱动单元的第一端,所述驱动晶体管的第二极为所述驱动单元的第二端;所述像素驱动方法还包括:

在所述驱动控制阶段,在栅线的控制下,驱动控制单元控制数据线上的数据电压vdata写入所述驱动晶体管的第一极,所述驱动控制单元控制所述驱动晶体管的栅极与所述驱动晶体管的第二极连接,所述驱动晶体管导通,第一电压线输出的第一电压向储能单元充电,以提升所述驱动晶体管的栅极的电位,直至所述驱动晶体管的栅极的电位为vdata+vth,所述驱动晶体管关断,vth为所述驱动晶体管的阈值电压;

在所述发光阶段,在发光控制线的控制下,发光控制单元控制所述第一电压线与所述驱动晶体管的第一极之间导通,并控制所述驱动晶体管的第二极与所述发光元件的第一极之间导通,驱动晶体管导通以驱动发光元件发光。

实施时,所述像素驱动方法还包括:在所述复位阶段,在所述复位控制线的控制下,控制所述初始电压线输出的初始电压写入所述发光元件的第一极,以对所述发光元件的第一极的电位进行复位。

本发明还提供了一种像素电路,包括发光元件、存储电容、驱动晶体管、第一复位晶体管、第二复位晶体管、第一发光控制晶体管、第二发光控制晶体管、第一驱动控制晶体管和第二驱动控制晶体管;

所述第一复位晶体管的栅极与复位控制线连接,所述第一复位晶体管的第一极与第一电压线连接,所述第一复位晶体管的第二极与所述驱动晶体管的第一极连接;

所述第二复位晶体管的栅极与所述复位控制线连接,所述第二复位晶体管的第一极与所述驱动晶体管的栅极连接,所述第二复位晶体管的第二极与初始电压线连接;

所述第一发光控制晶体管的栅极与发光控制线连接,所述第一发光控制晶体管的第一极与所述第一电压线连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接;

所述第二发光控制晶体管的栅极与所述发光控制线连接,所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极连接;

所述存储电容的第一端与所述驱动晶体管的栅极连接,所述存储电容的第二端与所述第一电压线连接;

所述第一驱动控制晶体管的栅极与栅线连接,所述第一驱动控制晶体管的第一极与所述驱动晶体管的第一极连接,所述第一驱动控制晶体管的第二极与数据线连接;

所述第二驱动控制晶体管的栅极与所述栅线连接,所述第二驱动控制晶体管的第一极与所述驱动晶体管的栅极连接,所述第二驱动控制晶体管的第二极与所述驱动晶体管的第二极连接。

实施时,本发明所述的像素电路还包括第三复位晶体管;所述第三复位晶体管的栅极与所述复位控制线连接,所述第三复位晶体管的第一极与所述发光元件的第一极连接,所述第三复位晶体管的第二极与所述初始电压线连接。

本发明还提供了一种显示装置,包括上述的像素电路。

实施时,本发明所述的显示装置还包括显示基板,所述像素电路中的第一复位单元包括第一复位晶体管,所述像素电路中的驱动单元包括驱动晶体管;

所述显示装置包括设置于显示基板上的栅金属层、有源层、源漏金属层和设置于所述有源层和所述源漏金属层之间的绝缘层;

所述栅金属层的图形包括复位控制线和所述第一复位晶体管的栅极;所述第一复位晶体管的栅极与所述复位控制线连接;

所述源漏金属层的图形包括第一电压线、所述第一复位晶体管的源极、所述第一复位晶体管的漏极以及所述驱动晶体管的源极;

所述第一复位晶体管的源极与所述第一电压线连接,所述第一复位晶体管的漏极与所述驱动晶体管的源极连接;

所述第一复位晶体管的源极通过贯穿所述绝缘层的第一过孔与所述有源层连接,所述第一复位晶体管的漏极通过贯穿所述绝缘层的第二过孔与所述有源层连接。

与现有技术相比,本发明所述的像素电路、像素驱动方法和显示装置增加了第一复位单元,第一复位单元在复位阶段对驱动单元的第一端的电位进行复位,与第二复位单元一起对驱动单元的控制端的电位和驱动单元的第一端的电位同时复位,使得驱动单元在数据电压写入前的初始状态固定,使能在驱动控制阶段(也即数据电压写入阶段)使得驱动单元处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

附图说明

图1是现有的像素电路在由低灰阶显示至预定灰阶显示,以及由高灰阶显示至预定灰阶显示时的驱动晶体管的漏源电流变化趋势示意图;

图2是本发明实施例所述的像素电路的结构图;

图3是本发明另一实施例所述的像素电路的结构图;

图4是本发明实施例所述的像素电路的工作时序图;

图5是本发明所述的像素电路的一具体实施例的电路图;

图6是本发明所述的显示装置包括的第n行第m列像素电路的结构示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。在实际操作时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。

如图2所示,本发明实施例所述的像素电路包括发光元件el、驱动单元11、发光控制单元12、驱动控制单元13、储能单元14、第一复位单元15和第二复位单元16,其中,

所述第一复位单元15分别与复位控制线reset、所述驱动单元11的第一端和第一电压线vt1连接,用于在所述复位控制线reset的控制下,控制所述第一电压线vt1输出的第一电压v1写入所述驱动单元11的第一端;

所述第二复位单元16分别与所述复位控制线reset、所述驱动单元11的控制端和初始电压线连接,用于在复位控制线reset的控制下,控制所述初始电压线输出的初始电压vinit写入所述驱动单元11的控制端;

所述发光控制单元12分别与发光控制线em、所述驱动单元11的第一端、所述驱动单元11的第二端、所述第一电压线vt1和所述发光元件el连接,用于在所述发光控制线em的控制下,控制所述驱动单元11的第一端与所述第一电压线vt1之间导通或断开,控制所述驱动单元11的第二端与所述发光元件el的第一极之间导通或断开;所述发光元件el的第二极与第二电压线vt2连接;

所述驱动控制单元13分别与栅线gate、数据线data、所述驱动单元11的控制端、所述驱动单元11的第一端和所述驱动单元11的第二端连接,用于在所述栅线gate的控制下,控制所述数据线data上的数据电压vdata写入所述驱动单元11的第一端,并控制所述驱动单元11的控制端和所述驱动单元11的第二端之间导通或断开;

所述储能单元14的第一端与所述驱动单元11的控制端连接,所述储能单元14的第二端与所述第一电压线vt1连接,所述储能单元14用于维持所述驱动单元11的控制端的电位;

所述驱动单元11用于在其控制端的控制下,驱动所述发光元件el发光。

本发明实施例所述的像素电路增加了第一复位单元15,第一复位单元15在复位阶段对驱动单元11的第一端的电位进行复位,与第二复位单元16一起对驱动单元11的控制端的电位和驱动单元11的第一端的电位同时复位,使得驱动单元11在数据电压写入前的初始状态固定,使能在驱动控制阶段(也即数据电压写入阶段)使得驱动单元11处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

本发明如图2所示的像素驱动电路的实施例在工作时,

在复位阶段,第一复位单元15在复位控制线reset的控制下,控制第一电压线vt1输出的第一电压v1写入驱动单元11的第一端,以对所述驱动单元11的第一端的电位进行复位,第二复位单元16在所述复位控制线reset的控制下,控制初始电压线输出的初始电压vinit写入所述驱动单元11的控制端,以对所述驱动单元11的控制端的电位进行复位。

具体的,所述驱动单元可以包括驱动晶体管;

所述驱动晶体管的栅极为所述驱动单元的控制端,所述驱动晶体管的第一极为所述驱动单元的第一端,所述驱动晶体管的第二极为所述驱动单元的第二端。

在具体实施时,如图3所示,在图2所示的像素电路的实施例的基础上,所述驱动单元11包括驱动晶体管t3;

所述驱动晶体管t3的栅极为所述驱动单元11的控制端,所述驱动晶体管t3的源极为所述驱动单元11的第一端,所述驱动晶体管t3的漏极为所述驱动单元11的第二端;

所述第一电压线为输出高电压vdd的高电压线,第一电压为高电压vdd。

在图3所示的实施例中,t3为p型晶体管,但不以此为限。

如图4所示,本发明如图3所示的像素电路的实施例在工作时,显示周期包括依次设置的复位阶段s1、驱动控制阶段s2和发光阶段s3;

在复位阶段s1,第一复位单元15在复位控制线reset的控制下,控制高电压线输出的高电压vdd写入t3的源极,以对t3的源极的电位进行复位,第二复位单元16在所述复位控制线reset的控制下,控制初始电压线输出的初始电压vinit写入t3的栅极,以对t3的栅极的电位进行复位;

在驱动控制阶段s2,在栅线gate的控制下,驱动控制单元13控制数据线data上的数据电压vdata写入t3的源极,所述驱动控制单元13控制t3的栅极与t3的漏极连接,t3导通,通过高电压线输出的高电压vdd向储能单元14充电,以提升t3的栅极的电位,直至t3的栅极的电位为vdata+vth,t3关断,vth为t3的阈值电压;

在发光阶段s3,在发光控制线em的控制下,发光控制单元12控制所述高电压线与t3的源极之间导通,并控制t3的漏极与所述发光元件el的第一极之间导通,驱动晶体管导通以驱动发光元件el发光。

本发明如图4所示的像素电路的实施例通过增加第一复位单元15,以在复位阶段s1,通过第一复位单元15将t3的源极的电位复位为vdd,通过第二复位单元16将t3的栅极的电位复位为vinit,使得t3的栅源电压vgs在数据电压写入前固定,控制t3的初始状态固定,使得在驱动控制阶段(也即数据电压写入阶段)使得驱动晶体管t3处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

本发明实施例通过第一复位单元15在复位阶段将驱动单元11包括的驱动晶体管的源极的电位复位为vdd,从而使得在发光阶段的驱动晶体管的漏源电流的变化处于几乎相同的一个变化趋势(无论从低灰阶到预定灰阶,还是从高灰阶到预定灰阶),从而保证电流变化一致,画面显示没有差异,也即不存在明显残像。

具体的,所述第一复位单元可以包括第一复位晶体管;

所述第一复位晶体管的栅极与所述复位控制线连接,所述第一复位晶体管的第一极与所述第一电压线连接,所述第一复位晶体管的第二极与所述驱动单元的第一端连接。

具体的,所述第二复位单元可以包括第二复位晶体管;

所述第二复位晶体管的栅极与所述复位控制线连接,所述第二复位晶体管的第一极与所述驱动单元的控制端连接,所述第二复位晶体管的第二极与所述初始电压线连接。

具体的,所述发光控制单元可以包括第一发光控制晶体管和第二发光控制晶体管,其中,

所述第一发光控制晶体管的栅极与所述发光控制线连接,所述第一发光控制晶体管的第一极与所述第一电压线连接,所述第一发光控制晶体管的第二极与所述驱动单元的第一端连接;

所述第二发光控制晶体管的栅极与所述发光控制线连接,所述第二发光控制晶体管的第一极与所述驱动单元的第二端连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极连接。

在具体实施时,所述储能单元包括存储电容,所述存储电容的第一端与所述驱动单元的控制端连接,所述存储电容的第二端与所述第一电压线连接;

所述发光元件包括有机发光二极管,所述有机发光二极管的阳极为所述发光元件的第一极,所述有机发光二极管的阴极为所述发光元件的第二极。

具体的,所述驱动控制单元可以包括第一驱动控制晶体管和第二驱动控制晶体管,其中,

所述第一驱动控制晶体管的栅极与所述栅线连接,所述第一驱动控制晶体管的第一极与所述驱动单元的第一端连接,所述第一驱动控制晶体管的第二极与所述数据线连接;

所述第二驱动控制晶体管的栅极与所述栅线连接,所述第二驱动控制晶体管的第一极与所述驱动单元的控制端连接,所述第二驱动控制晶体管的第二极与所述驱动单元的第二端连接。

在具体实施时,所述第二复位单元还可以分别与所述初始电压线和所述发光元件的第一极连接,用于在所述复位控制线的控制下,控制所述初始电压线输出的初始电压写入所述发光元件的第一极,以在复位阶段将发光元件的第一极的电位复位为初始电压,从而避免所述发光元件的第一极残留的电荷对显示的影响。

具体的,所述第二复位单元还可以包括第三复位晶体管;

所述第三复位晶体管的栅极与所述栅线连接,所述第三复位晶体管的第一极与所述发光元件的第一极连接,所述第三复位晶体管的第二极与所述初始电压线连接。

本发明实施例所述的像素电路包括发光元件、存储电容、驱动晶体管、第一复位晶体管、第二复位晶体管、第一发光控制晶体管、第二发光控制晶体管、第一驱动控制晶体管和第二驱动控制晶体管;

所述第一复位晶体管的栅极与复位控制线连接,所述第一复位晶体管的第一极与第一电压线连接,所述第一复位晶体管的第二极与所述驱动晶体管的第一极连接;

所述第二复位晶体管的栅极与所述复位控制线连接,所述第二复位晶体管的第一极与所述驱动晶体管的栅极连接,所述第二复位晶体管的第二极与初始电压线连接;

所述第一发光控制晶体管的栅极与发光控制线连接,所述第一发光控制晶体管的第一极与所述第一电压线连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接;

所述第二发光控制晶体管的栅极与所述发光控制线连接,所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极连接;

所述存储电容的第一端与所述驱动晶体管的栅极连接,所述存储电容的第二端与所述第一电压线连接;

所述第一驱动控制晶体管的栅极与栅线连接,所述第一驱动控制晶体管的第一极与所述驱动晶体管的第一极连接,所述第一驱动控制晶体管的第二极与数据线连接;

所述第二驱动控制晶体管的栅极与所述栅线连接,所述第二驱动控制晶体管的第一极与所述驱动晶体管的栅极连接,所述第二驱动控制晶体管的第二极与所述驱动晶体管的第二极连接。

本发明实施例所述的像素电路增设了第一复位晶体管,第一复位晶体管在复位阶段对驱动晶体管的第一极的电位进行复位,与第二复位晶体管一起对驱动晶体管的栅极的电位和驱动晶体管的第一极的电位同时复位,使得驱动晶体管在数据电压写入前的初始状态固定,使能在驱动控制阶段(也即数据电压写入阶段)使得驱动晶体管处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

在具体实施时,本发明实施例所述的像素电路还可以包括第三复位晶体管;所述第三复位晶体管的栅极与所述复位控制线连接,所述第三复位晶体管的第一极与所述发光元件的第一极连接,所述第三复位晶体管的第二极与所述初始电压线连接。本发明实施例所述的像素电路通过采用第三复位晶体管,以在复位阶段对发光元件的第一极的电位进行复位。

下面通过一具体实施例来说明本发明所述的像素电路。

如图5所示,本发明所述的像素电路的一具体实施例包括有机发光二极管oled、驱动单元、发光控制单元、驱动控制单元、储能单元、第一复位单元和第二复位单元,其中,

所述驱动单元包括驱动晶体管t3;所述第一复位单元包括第一复位晶体管t8;所述第二复位单元包括第二复位晶体管t1和第三复位晶体管t7;所述发光控制单元包括第一发光控制晶体管t5和第二发光控制晶体管t6;所述储能单元包括存储电容cst;所述驱动控制单元包括第一驱动控制晶体管t4和第二驱动控制晶体管t2;

所述第一复位晶体管t8的栅极与所述复位控制线reset连接,所述第一复位晶体管t8的源极与所述高电压线连接,所述第一复位晶体管t8的漏极与t3的源极连接;所述高电压线用于输出高电压vdd;

所述第二复位晶体管t1的栅极与所述复位控制线reset连接,所述第二复位晶体管t1的源极与所述驱动晶体管t3的栅极连接,所述第二复位晶体管t1的漏极与所述初始电压线连接;所述初始电压线用于输出初始电压vinit;

所述第三复位晶体管t7的栅极与所述复位控制线reset连接,所述第三复位晶体管t7的源极与所述有机发光二极管oled的阳极连接,所述第三复位晶体管t7的漏极与所述初始电压线连接;

所述第一发光控制晶体管t5的栅极与所述发光控制线em连接,所述第一发光控制晶体管t5的源极与所述高电压线连接,所述第一发光控制晶体管t5的漏极与所述驱动晶体管t3的源极连接;

所述第二发光控制晶体管t6的栅极与所述发光控制线em连接,所述第二发光控制晶体管t6的源极与所述驱动晶体管t3的漏极连接,所述第二发光控制晶体管t6的漏极与oled的阳极连接;

所述存储电容cst的第一端与所述驱动晶体管t3的栅极连接,所述存储电容cst的第二端与所述高电压线连接;

所述第一驱动控制晶体管t4的栅极与所述栅线gate连接,所述第一驱动控制晶体管t4的源极与所述驱动晶体管t3的源极连接,所述第一驱动控制晶体管t4的漏极与所述数据线data连接;

所述第二驱动控制晶体管t2的栅极与所述栅线gate连接,所述第二驱动控制晶体管t2的源极与所述驱动晶体管t3的栅极连接,所述第二驱动控制晶体管t2的漏极与所述驱动晶体管t3的漏极连接;

oled的阴极与低电压线连接,所述低电压线用于输出低电压vss。

在图5所示的具体实施例中,所有的晶体管都为p型晶体管,但不以此为限。

如图4所示,本发明如图5所示的像素电路的具体实施例在工作时,显示周期包括依次设置的复位阶段s1、驱动控制阶段s2和发光阶段s3;

在复位阶段s1,reset输出低电压,em和gate都输出高电压,t8打开,以控制高电压线输出的高电压vdd写入t3的源极,以对t3的源极的电位进行复位,t1打开,以控制初始电压线输出的初始电压vinit写入t3的栅极,以对t3的栅极的电位进行复位,t7打开,以控制将vinit写入oled的阳极,以对oled的阳极的电位进行复位;

在驱动控制阶段s2,gate输出低电压,em和reset都输出高电压,t2和t4都打开,以控制数据线data上的数据电压vdata写入t3的源极,并控制t3的栅极与t3的漏极连接,从而使得t3导通,通过高电压线输出的高电压vdd向cst充电,以提升t3的栅极的电位,直至t3的栅极的电位为vdata+vth,t3关断,vth为t3的阈值电压;

在发光阶段s3,em输出低电压,gate和reset都输出高电压,t5和t6都打开,以控制所述高电压线与t3的源极之间导通,并控制t3的漏极与所述oled的阳极之间导通,t3导通以驱动oled发光。

本发明如图5所示的像素电路的具体实施例通过增加t8,以在复位阶段s1,通过t8将t3的源极的电位复位为vdd,通过t1将t3的栅极的电位复位为vinit,使得t3的栅源电压vgs在数据电压写入前固定,控制t3的初始状态固定,使得在驱动控制阶段(也即数据电压写入阶段)使得驱动晶体管t3处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

本发明实施例所述的像素驱动方法,应用于上述的像素电路,所述像素驱动方法包括:

在复位阶段,第一复位单元在复位控制线的控制下,控制第一电压线输出的第一电压写入驱动单元的第一端,以对所述驱动单元的第一端的电位进行复位,第二复位单元在所述复位控制线的控制下,控制初始电压线输出的初始电压写入所述驱动单元的控制端,以对所述驱动单元的控制端的电位进行复位。

本发明实施例所述的像素驱动方法增加了第一复位单元,第一复位单元在复位阶段对驱动单元的第一端的电位进行复位,与第二复位单元一起对驱动单元的控制端的电位和驱动单元的第一端的电位同时复位,使得驱动单元在数据电压写入前的初始状态固定,使能在驱动控制阶段(也即数据电压写入阶段)使得驱动单元处于稳定的状态,能够较大程度减小迟滞效应,达到改善残像的目的。

在具体实施时,显示周期包括依次设置的复位阶段、驱动控制阶段和发光阶段;所述驱动单元包括驱动晶体管,所述驱动晶体管的栅极为所述驱动单元的控制端,所述驱动晶体管的第一极为所述驱动单元的第一端,所述驱动晶体管的第二极为所述驱动单元的第二端;所述像素驱动方法还包括:

在所述驱动控制阶段,在栅线的控制下,驱动控制单元控制数据线上的数据电压vdata写入所述驱动晶体管的第一极,所述驱动控制单元控制所述驱动晶体管的栅极与所述驱动晶体管的第二极连接,所述驱动晶体管导通,第一电压线输出的第一电压向储能单元充电,以提升所述驱动晶体管的栅极的电位,直至所述驱动晶体管的栅极的电位为vdata+vth,所述驱动晶体管关断,vth为所述驱动晶体管的阈值电压;

在所述发光阶段,在发光控制线的控制下,发光控制单元控制所述第一电压线与所述驱动晶体管的第一极之间导通,并控制所述驱动晶体管的第二极与所述发光元件的第一极之间导通,驱动晶体管导通以驱动发光元件发光。

在具体实施时,所述像素驱动方法还包括:在所述复位阶段,在所述复位控制线的控制下,控制所述初始电压线输出的初始电压写入所述发光元件的第一极,以对所述发光元件的第一极的电位进行复位。

本发明实施例所述的显示装置包括上述的像素电路。

在实际操作时,本发明实施例所述的显示装置还可以包括显示基板,所述像素电路中的第一复位单元包括第一复位晶体管,所述像素电路中的驱动单元包括驱动晶体管;

所述显示装置包括设置于显示基板上的栅金属层、有源层、源漏金属层和设置于所述有源层和所述源漏金属层之间的绝缘层;

所述栅金属层的图形包括复位控制线和所述第一复位晶体管的栅极;所述第一复位晶体管的栅极与所述复位控制线连接;

所述源漏金属层的图形包括第一电压线、所述第一复位晶体管的源极、所述第一复位晶体管的漏极以及所述驱动晶体管的源极;

所述第一复位晶体管的源极与所述第一电压线连接,所述第一复位晶体管的漏极与所述驱动晶体管的源极连接;

所述第一复位晶体管的源极通过贯穿所述绝缘层的第一过孔与所述有源层连接,所述第一复位晶体管的漏极通过贯穿所述绝缘层的第二过孔与所述有源层连接。

与现有的显示装置相比,本发明实施例所述的显示装置中的像素电路增加了第一复位晶体管,该第一复位晶体管的栅极与复位控制线连接,该第一复位晶体管的源极与第一电压线连接(在实际操作时所述第一电压线可以为输出vdd的高电压线),该第一复位晶体管的漏极与所述驱动晶体管的源极连接。

图6示出了本发明所述的显示装置中的第n行第m列像素电路(第n行第m列像素电路的结构如图5所示)的结构示意图;图6中示出了依次设置的第一栅金属层、第二栅金属层、有源层60和源漏金属层;m为正整数,n为大于1的正整数;

所述第一栅金属层与所述第二栅金属层之间设置有第一绝缘层(图6中未示出第一绝缘层),所述第二栅金属层与所述有源层60之间设置有栅绝缘层(图6中未示出所述栅绝缘层),所述源漏金属层和所述有源层60之间设置有第二绝缘层(图6中未示出所述第二绝缘层);

在图6中,init(n)为第n行初始电压线,init(n+1)为第n+1行初始电压线,init(n)和init(n+1)都输出初始电压vinit;

所述第一栅金属层的图形包括第n行复位控制线reset(n)、栅线gate、发光控制线em、第n+1行复位控制线reset(n+1),以及,所述第n行第m列像素电路的具体实施例包括的所有晶体管的栅极;

所述第二栅金属层的图形包括第n行初始电压线init(n)和第n+1行初始电压线init(n+1);

在图6中,标号为t3-g的为t3的栅极,reset(n)与有源层60交叉处从左至右分别为t8的栅极、t1的栅极以及t7的栅极,gate与有源层60交叉处从左至右依次为t4的栅极和t2的栅极,em与有源层60交叉处从左至右依次为t5的栅极和t6的栅极;

在图6中,所述源漏金属层的图形包括数据线data、高电压线elvdd和所述第n行第m列像素电路的具体实施例包括的所有晶体管的源极和漏极(在图6中仅绘出与所述源极、所述漏极对应的过孔);

在图6中,标号为h-t1s的为与t1的源极对应的过孔,标号为h-t1d的为与t1的漏极对应的过孔,标号为h-t8-s的为与t8的源极对应的过孔,标号为h-t8-d的为与t8的漏极对应的过孔,标号为h-t4-d的为与t4的漏极对应的过孔,h-t3-g的为与t3的栅极对应的过孔,标号为h-t3-s的为与t3的源极对应的过孔,标号为h-t5-s的为与t5的源极对应的过孔,标号为h-t6-d的为与t6的源极对应的过孔,标号为h-t7-s的为与t7的源极对应的过孔;

t1的源极与init(n)之间通过第一连接线(图6中未示出)连接,t1的漏极与t3的栅极之间通过第二连接线(图6中未示出)连接;t6的漏极通过第三连接线(图6中未示出)与oled的阳极(图6中未示出)连接。

在图6所示的实施例中,t1的源极通过sd源漏)走线与h-t3-g连接,h-t3-g为与t3的栅极连接的贯穿所述栅绝缘层的过孔。

在具体实施时,本发明实施例在布局上与现有技术不同之处如下:elvdd上的高电压从t8的源极写入,t8的漏极与t3的源极通过sd(源漏)走线连接(图6中未示出),并t1的u型结构变为l型结构。

本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1