移位寄存器、栅极驱动电路和显示装置的制作方法

文档序号:17898965发布日期:2019-06-13 16:12阅读:175来源:国知局
移位寄存器、栅极驱动电路和显示装置的制作方法

本公开实施例涉及显示技术领域,特别涉及一种移位寄存器、栅极驱动电路和显示装置。



背景技术:

液晶显示面板在显示过程中,栅极驱动电路用于产生像素的栅极扫描电压,通过栅极驱动电路输出栅极扫描信号,逐行扫描各行像素。其中,阵列基板栅极驱动(gatedriveronarray,简称:goa)是一种将栅极驱动电路集成于tft基板上的技术,每个goa单元作为一个移位寄存器将扫描信号依次传递给下一goa单元,逐行开启每行像素对应的tft开关,完成像素单元的数据信号输入。



技术实现要素:

本公开实施例提供一种移位寄存器、栅极驱动电路和显示装置。

第一方面,本公开实施例提供一种移位寄存器,该移位寄存器包括:

预充电模块,其与信号输入端和上拉节点连接,用于在预充电阶段,在信号输入端输出的输入信号的控制下,对所述上拉节点进行充电;

上拉模块,其与所述上拉节点、时钟信号端、第一输出端和第二输出端连接,用于在输出阶段,在所述上拉节点输出的电压的控制下,将所述时钟信号端输出的时钟信号传输至所述第一输出端和所述第二输出端;

复位模块,其与复位信号端、第一电源和所述上拉节点连接,用于在复位阶段,在所述复位信号端输出的复位信号的控制下,将所述第一电源和所述上拉节点连通,以对所述上拉节点进行复位;

下拉控制模块,其与第二电源和第一下拉节点连接,用于在降噪阶段,在所述第二电源输出的第二电源信号的控制下,将所述第二电源信号写入所述第一下拉节点;

降噪模块,其与所述上拉节点、所述第一下拉节点和第三电源连接,用于在降噪阶段,在所述第一下拉节点输出的第二电源信号的控制下,将第三电源输出的第三电源信号写入所述上拉节点,以使所述上拉模块在降噪阶段,在所述上拉节点输出的第三电源信号的控制下不工作。

在一些实施例中,所述预充电模块包括第一晶体管,所述第一晶体管的第一极和控制极均连接至所述信号输入端,所述第一晶体管的第二极连接至所述上拉节点。

在一些实施例中,所述复位模块包括第二晶体管,所述第二晶体管的控制极连接至所述复位信号端,所述第二晶体管的第一极连接至所述上拉节点,所述第二晶体管的第二极连接至所述第一电源。

在一些实施例中,所述上拉模块包括第三晶体管、第十五晶体管和电容;

所述第三晶体管的第一极连接至所述时钟信号端,所述第三晶体管的第二极连接至所述第二输出端,所述第三晶体管的控制极连接至所述上拉节点;

所述第十五晶体管的第一极连接至所述时钟信号端,所述第十五晶体管的第二极连接至所述第一输出端,所述第十五晶体管的控制极连接至所述上拉节点;

所述电容的第一端连接至所述上拉节点,所述电容的第二端连接至所述第二输出端。

在一些实施例中,所述降噪模块包括第十六晶体管,所述第十六晶体管的第一极与所述第三电源连接,所述第十六晶体管的第二极与所述上拉节点连接,所述第十六晶体管的控制极与所述第一下拉节点连接。

在一些实施例中,所述降噪模块还与所述第一电源、所述第一输出端、所述第二输出端和第四电源连接;

所述降噪模块还用于在降噪阶段,在所述第一下拉节点输出的第二电源信号的控制下,将所述第一电源输出的第一电源信号写入所述上拉节点和所述第一输出端,将所述第四电源输出的第四电源信号写入所述第二输出端。

在一些实施例中,所述降噪模块还包括第十晶体管、第十二晶体管和第十三晶体管;

所述第十晶体管的第一极连接至所述上拉节点,所述第十晶体管的第二极连接至所述第一电源,所述第十晶体管的控制极连接至所述第一下拉节点;

所述第十二晶体管的第一极连接至所述第一输出端,所述第十二晶体管的第二极连接至所述第一电源,所述第十二晶体管的控制极连接至所述第一下拉节点;

所述第十三晶体管的第一极连接至所述第二输出端,所述第十三晶体管的第二极连接至所述第四电源,所述第十三晶体管的控制极连接至所述第一下拉节点。

在一些实施例中,该移位寄存器还包括:

下拉模块,其与所述上拉节点、所述第一电源、所述第一下拉节点和第二下拉节点连接,用于在输出阶段,在所述上拉节点输出的电压的控制下,将所述第一电源输出的第一电源信号写入所述第一下拉节点和所述第二下拉节点。

在一些实施例中,所述下拉模块包括第六晶体管和第八晶体管;

所述第六晶体管的第一极连接至所述第一下拉节点,所述第六晶体管的第二极连接至所述第一电源,所述第六晶体管的控制极连接至所述上拉节点;

所述第八晶体管的第一极连接至所述第二下拉节点,所述第八晶体管的第二极连接至所述第一电源,所述第八晶体管的控制极连接至所述上拉节点。

在一些实施例中,所述下拉控制模块还与第二下拉节点连接,所述下拉控制模块包括第五晶体管和第九晶体管;

所述第五晶体管的第一极连接至所述第一下拉节点,所述第五晶体管的第二极连接至所述第二电源,所述第五晶体管的控制极连接至所述第二下拉节点;

所述第九晶体管的第一极和控制极分别连接至所述第二电源,所述第九晶体管的第二极连接至所述第二下拉节点。

第二方面,本公开实施例还提供一种栅极驱动电路,该栅极驱动电路包括:m个级联的上述的移位寄存器,除前三级移位寄存器以外,第n级移位寄存器的信号输入端与第n-3级的移位寄存器的第一输出端连接,其中,m大于等于4,n大于3且小于等于m。

第三方面,本公开实施例还提供一种显示装置,该显示装置包括上述的栅极驱动电路。

附图说明

图1为本公开实施例提供的一种移位寄存器的结构示意图;

图2为本公开实施例所提供的移位寄存器的一种具体实现方式的示意图;

图3为图2中的移位寄存器的一种工作时序图。

具体实施方式

为使本领域的技术人员更好地理解本公开的技术方案,下面结合附图对本公开提供的移位寄存器、栅极驱动电路和显示装置进行详细描述。

图1为本公开实施例提供的一种移位寄存器的结构示意图,如图1所示,该移位寄存器包括:预充电模块1、上拉模块2、复位模块3、下拉控制模块4和降噪模块5。

其中,预充电模块1与信号输入端input和上拉节点pu连接,用于在预充电阶段,在信号输入端input输出的输入信号的控制下,对上拉节点pu进行充电。

上拉模块2与上拉节点pu、时钟信号端clk、第一输出端oc和第二输出端output连接,用于在输出阶段,在上拉节点pu输出的电压的控制下,将时钟信号端clk输出的时钟信号传输至第一输出端oc和第二输出端output。

复位模块3与复位信号端reset、第一电源g1和上拉节点pu连接,用于在复位阶段,在复位信号端reset输出的复位信号的控制下,将第一电源g1和上拉节点pu连通,以对上拉节点pu进行复位。

下拉控制模块4与第二电源g2和第一下拉节点pd连接,用于在降噪阶段,在第二电源g2输出的第二电源信号vgh的控制下,将第二电源信号vgh写入第一下拉节点pd。

降噪模块5与上拉节点pu、第一下拉节点pd和第三电源g3连接,用于在降噪阶段,在第一下拉节点pd输出的第二电源信号的控制下,将第三电源g3输出的第三电源信号vgn写入上拉节点pu,以使上拉模块2在降噪阶段,在上拉节点pu输出的第三电源信号vgn的控制下不工作。

在本公开实施例中,第一输出端用于级联其他移位寄存器的信号输入端,以构成栅极驱动电路,第二输出端用于与显示装置的栅极扫描线连接,以传输栅极驱动信号。通过设置第一输出端和第二输出端,使得像素与栅极驱动电路分离,降低了栅极驱动电路的每个输出端所对应的负载,能够进一步缩小相关晶体管的尺寸,降低栅极驱动电路的功耗。

另一方面,在当前帧的降噪阶段,由于外部或内部原因,若上拉节点产生噪音(电位不规则的抬升),将导致在下一帧的正常输出阶段,时钟信号端通过上拉模块输出的时钟信号不能完整的输出到第一输出端,使得像素行间充电差异,导致显示横纹不良,或者使得像素行间错充,导致显示水平黑线不良。故,在本公开实施例中,降噪模块在降噪阶段,在第一下拉节点输出的第二电源信号的控制下,将第三电源输出的第三电源信号写入上拉节点,以使上拉模块在降噪阶段,在上拉节点输出的第三电源信号的控制下不工作,从而有效避免上拉节点在当前帧的降噪阶段产生噪音(电位不规则的抬升)而导致的时钟信号端在下一帧的正常输出阶段输出的时钟信号不能完整的输出到第一输出端的问题,避免像素行间充电差异出现的显示横纹不良,或者避免像素行间错充出现的显示水平黑线不良。

在本公开实施例中,在预充电阶段,预充电模块1在信号输入端input输出的输入信号的控制下,对上拉节点pu进行充电,以将上拉节点pu的电位上拉至第一电压v1。

在本公开实施例中,上拉模块2具体用于在输出阶段,在上拉节点pu输出的第一电压的控制下,将时钟信号端clk输出的时钟信号传输至第一输出端oc和第二输出端output,同时,将上拉节点pu的电位进一步上拉至第二电压v2,其中,第二电压大于第一电压。

在一些实施例中,如图1所示,移位寄存器还包括下拉模块6,下拉模块6与上拉节点pu、第一电源g1、第一下拉节点pd和第二下拉节点pd_cn连接,用于在输出阶段,在上拉节点pu输出的电压的控制下,将第一电源g1输出的第一电源信号vgl1写入第一下拉节点pd和第二下拉节点pd_cn。此种情况下,上拉节点pu输出的电压为所述第二电压v2。

在一些实施例中,如图1所示,下拉控制模块4还与第二下拉节点pd_cn连接,下拉控制模块4还用于在降噪阶段,在第二电源g2输出的第二电源信号vgh的控制下,将第二电源信号vgh写入第二下拉节点pd_cn。

在一些实施例中,如图1所示,降噪模块5还与第一电源g1、第一输出端oc、第二输出端output和第四电源g4连接。降噪模块5还用于在降噪阶段,在第一下拉节点pd输出的第二电源信号vgh的控制下,将第一电源g1输出的第一电源信号vgl1写入上拉节点pu和第一输出端oc,将第四电源g4输出的第四电源信号vgl2写入第二输出端output,以对上拉节点pu、第一输出端oc和第二输出端output进行降噪。

图2为本公开实施例所提供的移位寄存器的一种具体实现方式的示意图,在一些实施例中,如图2所示,预充电模块1包括第一晶体管m1,第一晶体管m1的第一极和控制极均连接至信号输入端input,第一晶体管m1的第二极连接至上拉节点pu。

在一些实施例中,如图2所示,复位模块3包括第二晶体管m2,第二晶体管m2的控制极连接至复位信号端reset,第二晶体管m2的第一极连接至上拉节点pu,第二晶体管m2的第二极连接至第一电源g1。

在一些实施例中,如图2所示,上拉模块2包括第三晶体管m3、第十五晶体管m15和电容c1。

其中,第三晶体管m3的第一极连接至时钟信号端clk,第三晶体管m3的第二极连接至第二输出端output,第三晶体管m3的控制极连接至上拉节点pu;第十五晶体管m15的第一极连接至时钟信号端clk,第十五晶体管m15的第二极连接至第一输出端oc,第十五晶体管m15的控制极连接至上拉节点pu;电容c1的第一端连接至上拉节点pu,电容c1的第二端连接至第二输出端output。

在一些实施例中,如图2所示,降噪模块5包括第十六晶体管m16,第十六晶体管m16的第一极与第三电源g3连接,第十六晶体管m16的第二极与上拉节点pu连接,第十六晶体管m16的控制极与第一下拉节点pd连接。不难理解,第十六晶体管m16的第二极与上拉模块2中的第十五晶体管m15的控制极连接。

在一些实施例中,如图2所示,降噪模块5还包括第十晶体管m10、第十二晶体管m12和第十三晶体管m13。

其中,第十晶体管m10的第一极连接至上拉节点pu,第十晶体管m10的第二极连接至第一电源g1,第十晶体管m10的控制极连接至第一下拉节点pd;第十二晶体管m12的第一极连接至第一输出端oc,第十二晶体管m12的第二极连接至第一电源g1,第十二晶体管m12的控制极连接至第一下拉节点pd;第十三晶体管m13的第一极连接至第二输出端output,第十三晶体管m13的第二极连接至第四电源g4,第十三晶体管m13的控制极连接至第一下拉节点pd。

在一些实施例中,如图2所示,下拉模块6包括第六晶体管m6和第八晶体管m8。

其中,第六晶体管m6的第一极连接至第一下拉节点pd,第六晶体管m6的第二极连接至第一电源g1,第六晶体管m6的控制极连接至上拉节点pu;第八晶体管m8的第一极连接至第二下拉节点pd_cn,第八晶体管m8的第二极连接至第一电源g1,第八晶体管m8的控制极连接至上拉节点pu。

在一些实施例中,如图2所示,下拉控制模块4包括第五晶体管m5和第九晶体管m9。

其中,第五晶体管m5的第一极连接至第一下拉节点pd,第五晶体管m5的第二极连接至第二电源g2,第五晶体管m5的控制极连接至第二下拉节点pd_cn;第九晶体管m9的第一极和控制极分别连接至第二电源g2,第九晶体管m9的第二极连接至第二下拉节点pd_cn。

图3为图2中的移位寄存器的一种工作时序图,下面结合图2和图3,对本公开实施例所提供的移位寄存器的工作原理进行详细描述。

在实际应用中,本公开实施例中移位寄存器可通过级联的方式形成栅极驱动电路。在一些实施例中,栅极驱动电路由m个移位寄存器级联而成,除前三级移位寄存器以外,第n级移位寄存器的信号输入端与第n-3级的移位寄存器的第一输出端连接,其中,m、n均为正整数,m大于等于4,n大于3且小于等于m。其中,该栅极驱动电路应用于显示装置中,用于对显示装置的栅极扫描线进行逐行扫描,以将数据信号写入像素中实现显示。

以移位寄存器为第n级移位寄存器为例,对本公开实施例所提供的移位寄存器的工作原理进行详细描述。

针对第n级移位寄存器,如图2和图3所示,在预充电阶段t1,第一晶体管m1在信号输入端input输出的输入信号的控制下导通,其中,信号输入端input输出的输入信号为高电平信号。在一些实施例中,信号输入端input输出的输入信号为第n-3级移位寄存器的第一输出端oc(n-3)输出的输出信号,第n-3级移位寄存器的第一输出端oc(n-3)输出的输出信号为高电平信号。

此时,信号输入端input输出的输入信号通过导通后的第一晶体管m1写入上拉节点pu,使得上拉节点pu的电位被拉高至第一电压v1,以对电容c1进行充电。同时,在预充电阶段t1,由于上拉节点pu的电压被拉高,使得第六晶体管m6和第八晶体管m8在上拉节点输出的电压(第一电压v1)的控制下导通,第一电源g1输出的第一电源信号vgl1通过导通的第六晶体管m6写入第一下拉节点pd,第一电源g1输出的第一电源信号vgl1通过导通的第八晶体管m8写入第二下拉节点pd_cn,其中,第一电源g1输出的第一电源信号vgl1为低电平信号,例如-8v,以将第一下拉节点pd的电位和第二下拉节点pd_cn的电位拉低。

另一方面,在预充电阶段t1,第三晶体管m3和第十五晶体管m15在上拉节点pu输出的电压(第一电压v1)的控制下导通,但由于时钟信号端clk输出的时钟信号为低电平信号,故此时第一输出端oc和第二输出端output均输出低电平信号。

在输出阶段t2,信号输入端input输出的输入信号为低电平信号,第一晶体管m1关闭,第三晶体管m3在上拉节点pu输出的电压(第一电压v1)的控制下导通,第十五晶体管m15在上拉节点pu输出的电压(第一电压v1)的控制下导通,时钟信号端clk输出的时钟信号通过导通的第十五晶体管m15传输至第一输出端oc,时钟信号端clk输出的时钟信号通过导通的第三晶体管m3传输至第二输出端output,其中,第一电压v1为高电平信号,时钟信号端clk输出的时钟信号为高电平信号。此时,第一输出端oc输出该时钟信号(高电平信号)给与之级联的移位寄存器的信号输入端,第二输出端output输出该时钟信号(高电平信号)给与之相连的栅极扫描线,从而实现栅极驱动电路的级联输出和像素区域的显示输出。

与此同时,在输出阶段t2,由于时钟信号端clk输出的时钟信号(高电平信号)通过导通的第三晶体管m3写入电容c1的第二端(第二输出端output),在电容c1的自举效应的作用下,电容c1的第一端(上拉节点pu)的电位进一步被拉高,此时,上拉节点pu的电位被上拉至第二电压v2,其中,第二电压v2为高电平信号。与此同时,在输出阶段t2,由于上拉节点pu的电位继续被抬升,因此,第六晶体管m6和第八晶体管m8在上拉节点pu输出的电压(第二电压v2)的控制下保持导通状态,使得第一电源vgl1持续向第一下拉节点pd写入第一电源信号(低电平信号),即第一下拉节点pd保持低电平信号输出状态。

在复位阶段t3,第二晶体管m2在复位信号端reset输出的复位信号的控制下导通,其中,复位信号为高电平信号。此时,上拉节点pu和第一电源g1通过导通的第二晶体管m2连通,第一电源g1输出的第一电源信号vgl1(低电平信号)写入上拉节点pu,上拉节点pu的电位被拉低至第一电源信号vgl1,从而实现上拉节点pu的复位。此时,第六晶体管m6和第八晶体管m8关闭。

在降噪阶段,第九晶体管m9在第二电源g2输出的第二电源信号vgh的控制下导通,其中,第二电源信号vgh为高电平信号。此时,第二电源g2输出的第二电源信号vgh(高电平信号)通过导通的第九晶体管m9写入第二下拉节点pd_cn,第二下拉节点pd_cn的电位被拉高,第五晶体管m5在第二下拉节点pd_cn输出的电压(第二电源信号vgh)的控制下导通,第二电源g2输出的第二电源信号vgh(高电平信号)通过导通的第五晶体管m5写入第一下拉节点pd,此时,第一下拉节点pd的电位被拉高,第一下拉节点pd输出高电平信号。

与此同时,第十晶体管m10在第一下拉节点pd输出的电压(高电平信号)的控制下导通,上拉节点pu和第一电源g1通过导通的第十晶体管m10连通,第一电源g1输出的第一电源信号vgl1写入上拉节点pu,从而对上拉节点pu进行降噪;同时,第十二晶体管m12在第一下拉节点pd输出的电压(高电平信号)的控制下导通,第一输出端oc和第一电源g1通过导通的第十二晶体管m12连通,第一电源g1输出的第一电源信号vgl1写入第一输出端oc,从而对第一输出端oc进行降噪;同时,第十三晶体管m13在第一下拉节点pd输出的电压(高电平信号)的控制下导通,第二输出端output和第四电源g4通过导通的第十三晶体管m13连通,第四电源g4输出的第四电源信号vgl2写入第二输出端output,从而对第二输出端output进行降噪,其中,第四电源信号vgl2为低电平信号,第四电源信号vgl2小于第一电源信号vgl1,例如vgl2=-10v,vgl1=-8v。此时,第一输出端oc的电压voc=第一电源输出的第一电源信号vgl1,第二输出端output的电压voutput等于第四电源输出的第四电源信号vgl2。

同时,第十六晶体管m16在第一下拉节点pd输出的电压(高电平信号)的控制下导通,第三电源g3输出的第三电源信号vgn通过导通的第十六晶体管m16写入第十五晶体管m15的控制极(上拉节点pu),进一步对上拉节点pu进行降噪,此时,第十五晶体管m15的控制极的电压vg=vgn=vpu,vpu为上拉节点pu的电压,第十五晶体管m15的第二极的电压vs=voc=vgl1,其中,第三电源g3输出的第三电源信号vgn等于第四电源g4输出的第四电源信号vgl2,故第十五晶体管m15的栅源电压vgs=vg-vs=vgn-vgl1=vgl2-vgl1<vth=0,其中,vth为所述第十五晶体管m15的阈值电压,此时,第十五晶体管m15处于关闭状态(不工作)。因此,在降噪阶段t4,在第一下拉节点pd的电位处于高电平信号状态,只要第三电源g3通过导通的第十六晶体管m16持续输出第三电源信号vgn给第十五晶体管m15的控制极,那么第十五晶体管m15将彻底地较好地关闭,从而可以有效解决第十五晶体管m15在降噪阶段的漏电漂移问题。

需要说明地是,若不设置第十六晶体管m16,在降噪阶段t4,由于第十晶体管m10的作用,上拉节点pu的电位理论上是处于低电平(vgl1)状态,但是由于时钟信号端clk输出的是周期性的方波信号,且持续输出,再加上第三晶体管m3控制极和第一极之间(或者控制极与第二极之间)形成的电容的自举作用,导致上拉节点pu会出现很小的噪音,即上拉节点pu的电位出现不规则抬升,这样不可避免的会导致第十五晶体管m15管在降噪阶段,由于上拉节点pu的电位有不规则的抬起,导致第十五晶体管m15的栅源电压vgs=vg-vs=vpu-vgl1>0,vpu为上拉节点pu的电压,第十五晶体管m15在此状态下会导致其阈值电压vth产生漂移,m15存在漂移漏电问题,且由于像素区域与栅极驱动电路区域的负载大小的不同以及显示装置的窄边框等要求,第十五晶体管m15的尺寸一般偏小,阈值电压vth产生漂移后更加容易导致在下一帧的正常输出阶段,时钟信号端输出的电压不能完整的输出到第一输出端oc,从而容易造成行间充电差异,导致显示横纹不良,或者造成行间错充,使得显示水平黑线不良。

因此,在本公开实施例中,通过在降噪模块5中设置第十六晶体管m16,用于在降噪阶段,在第一下拉节点pd输出的电压的控制下,将第三电源输出的第三电源信号写入上拉模块2的第十五晶体管m15的控制极,控制第十五晶体管m15不工作(关闭),从而有效防止时钟信号端在下一帧的正常输出阶段输出的时钟信号不能完整的输出到第一输出端,避免像素行间充电差异出现的显示横纹不良,或者避免像素行间错充出现的显示水平黑线不良。

在本公开实施例中,下拉控制模块4的数量为1个或2个,下拉模块6的数量为1个或2个。图2仅示出了下拉控制模块4的数量为1、下拉模块6的数量为1的情况,此种情况下,参见图3,由于第二电源g2输出的第二电源信号vgh为周期性的方波信号,因此,在降噪阶段t4,下拉节点pd的电压与第二电源信号vgh相同,即为周期性的方波信号,即在降噪阶段,下拉节点pd有一半的时间处于高电平状态。

当下拉控制模块4的数量为2个,下拉模块6的数量为2个时,一个下拉控制模块4对应的第二电源g2输出的第二电源信号vgh为图3所示的周期性方波信号,另一个下拉控制模块4对应的第二电源g2输出的第二电源信号vgh与图3所示的vgh的信号相反。因此,通过该两个下拉控制模块4的控制,即可使得下拉节点pd在降噪阶段t4一直处于高电平状态,即图3所示的状态。

在本公开实施例中,在下一帧画面显示到来之前,该移位寄存器一直重复降噪阶段不断进行降噪处理。

在本公开实施例中,如图2所示,复位模块3还包括第七晶体管m7,第七晶体管m7的第一极连接至上拉节点pu,第七晶体管m7的第二极连接至第一电源g1,第七晶体管m7的控制极连接至初始化信号端trst,第七晶体管m7用于实现totalreset功能,在每一帧开启的时候(第一行像素扫描之前),第七晶体管m7在初始化信号端trst输出的初始化信号的控制下导通,其中,初始化信号为高电平信号,第一电源g1和上拉节点pu通过导通的第七晶体管m7连通,第一电源g1输出的第一电源信号vgl1写入上拉节点pu,以对上拉节点pu和输出端降噪。

在本公开实施例中,第四电源g4还用于实现xon功能,在反复开关机的时候,通过第四电源g4输出的第四电源信号vgl2置高,同时,打开第十三晶体管m13,通过第二输出端output输出实现每一行栅极扫描线的打开,从而实现释放像素中的噪音(dc)、静电的作用。

本公开实施例所提供的移位寄存器,降噪模块在降噪阶段,在第一下拉节点输出的第二电源信号的控制下,将第三电源输出的第三电源信号写入所述上拉节点,以使上拉模块在降噪阶段,在上拉节点输出的第三电源信号的控制下不工作,从而有效避免上拉节点在当前帧的降噪阶段产生噪音(电位不规则的抬升)而导致的时钟信号端在下一帧的正常输出阶段输出的时钟信号不能完整的输出到第一输出端的问题,避免像素行间充电差异出现的显示横纹不良,或者避免像素行间错充出现的显示水平黑线不良。

相应的,本公开实施例还提供的一种栅极驱动电路,包括m个级联的移位寄存器,除前三级移位寄存器以外,第n级移位寄存器的信号输入端与第n-3级的移位寄存器的第一输出端连接,其中,m大于等于4,n大于3且小于等于m。

例如,m为7,则除第一级移位寄存器、第二极移位寄存器和第三级移位寄存器以外,令n=4,从第n级移位寄存器开始,第n级移位寄存器的信号输入端与第n-3级移位寄存器的第一输出端连接,第n+1级移位寄存器的信号输入端与第n-2级移位寄存器的第一输出端连接,第n+2级移位寄存器的信号输入端与第n-1级移位寄存器的第一输出端连接,…,依此类推。

在本公开实施例中,栅极驱动电路为goa电路。

本公开实施例所提供的栅极驱动电路中,移位寄存器包括上述的移位寄存器,具体描述可参见上述对移位寄存器的描述,此处不再赘述。

相应的,本公开实施例还提供一种显示装置,包括栅极驱动电路,该栅极驱动电路包括上述的栅极驱动电路,具体描述可参见上述对栅极驱动电路的描述,此处不再赘述。

可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1