一种阵列基板、显示面板及显示装置的制作方法

文档序号:18457339发布日期:2019-08-17 01:43阅读:141来源:国知局
一种阵列基板、显示面板及显示装置的制作方法

本发明涉及显示技术领域,尤指一种阵列基板、显示面板及显示装置。



背景技术:

为了提高显示装置的显示效果,越来越多的人开始将注意力投向显示装置的窄边框设计,尤其是对于用于大屏幕户外显示的拼接屏,窄边框显示装置可以有效降低拼接屏中拼接缝的宽度,显著提高整体的显示效果。

现有技术对于窄边框显示器的制作通常时通过压缩边框处的元件尺寸的方式,这样不仅压缩比例有限,而且会提高工艺的要求,降低生产良率,同时产品的性能也会受到一定的影响。

因此,如何在保持原有的下边框处各元件性能的情况下,压缩下边框处的尺寸达到窄边框的效果,是本领域亟需解决的技术问题。



技术实现要素:

本发明实施例提供一种阵列基板、显示面板及显示装置,用以压缩边框尺寸。

本发明实施例提供了一种阵列基板,所述阵列基板分为显示区和包围所述显示区的非显示区,所述显示区包括沿第一方向延伸的多条数据线,所述非显示区包括多路分配器组件;

所述多路分配器组件包括:多个多路分配器,以及至少两条选择信号线;

每个所述多路分配器包括与各所述选择信号线一一对应的多个开关晶体管;在每个所述多路分配器中,各所述开关晶体管的栅极均具有与对应的所述选择信号线电连接的至少两个子栅部,各所述开关晶体管的第一电极与一一对应的一条所述数据线电连接,各所述开关晶体管的第二电极与同一条信号输入线电连接;

各所述多路分配器中包含的开关晶体管排列形成沿第二方向延伸的至少两行开关晶体管,且在沿着所述第一方向上,所述至少两行开关晶体管交错排布。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,具有分叉结构的栅极包括:第一子栅部和第二子栅部;所述第一子栅部和所述第二子栅部在靠近所述选择信号线的端部通过第一连接线串联后与所述选择信号线电连接。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,每个所述开关晶体管的第一电极位于所述第一子栅部和所述第二子栅部之间的区域,且与所述第一子栅部和第二子栅部具有相同的距离;

每个所述开关晶体管的第二电极包括:第一子电极部和第二子电极部;所述第一子电极部位于所述第一子栅部远离所述第一电极的一侧,所述第二子电极部位于所述第二子栅部远离所述第一电极的一侧;所述第一子电极部和所述第二子电极部在靠近所述信号输入线的端部通过第二连接线串联后与所述信号输入线电连接。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述选择信号线为三个;每个所述多路分配器包括三个所述开关晶体管;

每个所述多路分配器包含的三个所述开关晶体管呈品字形排列;且全部所述开关晶体管分别排列在两行内。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,每行内的各所述开关晶体管之间的有源层相互断开;

排列在远离所述选择信号线的第一行内的各所述开关晶体管之间具有第一间隙,排列在临近所述选择信号线的第二行内的各所述开关晶体管之间具有第二间隙;

与所述第二行内的各所述开关晶体管电连接的数据线在所述第一间隙处设置绕线;

与所述第一行内的各所述开关晶体管电连接的所述第一连接线在所述第二间隙处设置绕线。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述多路分配器分为在所述第二方向交替排列的第一多路分配器和第二多路分配器;

所述第一多路分配器包含位于所述第一行的一个所述开关晶体管,和位于所述第二行的两个所述开关晶体管;位于所述第一行的一个所述开关晶体管的第一子电极部与位于所述第二行的一个所述开关晶体管的第二子电极部串联,位于所述第一行的一个所述开关晶体管的第二子电极部与位于所述第二行的另一个所述开关晶体管的第一子电极部串联,位于所述第二行的两个所述开关晶体管的第一子电极部和第二子电极部之间通过所述第二连接线串联后与所述信号输入线电连接;

所述第二多路分配器包含位于所述第一行的两个所述开关晶体管,和位于所述第二行的一个所述开关晶体管;位于所述第一行的一个所述开关晶体管的第一子电极部和第二子电极部之间通过所述第二连接线串联后,与位于所述第二行的一个所述开关晶体管的第一子电极部串联;位于所述第一行的另一个所述开关晶体管的第一子电极部和第二子电极部之间通过所述第二连接线串联后,与位于所述第二行的一个所述开关晶体管的第二子电极部串联后与所述信号输入线电连接。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述选择信号线为两个;每个所述多路分配器包括两个所述开关晶体管;

每个所述多路分配器包含的两个所述开关晶体管相对于所述数据线的延伸方向呈斜线排列;且全部所述开关晶体管分配排列在两行内。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,具有所述多路分配器组件的所述非显示区的至少部分边缘为曲边、圆角、倒角或切口。

在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述非显示区还包括多条扇出走线;所述信号输入线为所述扇出走线。

另一方面,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述阵列基板。

另一方面,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。

本发明有益效果如下:

本发明实施例提供的一种阵列基板、显示面板及显示装置,通过将每个多路分配器中的开关晶体管均采用栅极开叉设计,相对于现有技术中的多路分配器可以压缩在第一方向所占空间。将各多路分配器的开关晶体管排列在沿第二方向延伸的至少两行中,可以压缩多路分配器在第二方向所占空间。并且,将至少两行开关晶体管在沿着第一方向上交错排布,可以方便与开关晶体管连接的数据线和信号输入线的布线。因此,本发明实施例提供的上述阵列基板中,多路分配器组件可以压缩较大空间,减小多路分配器组件所占面积,有利于实现窄边框设计。

附图说明

图1为现有技术中显示面板的结构示意图;

图2为现有技术中多路分配器的一种结构示意图;

图3为本发明实施例提供的阵列面板中多路分配器组件的开关晶体管一种结构示意图;

图4为本发明实施例提供的阵列面板中多路分配器组件的一种结构示意图;

图5为本发明实施例提供的阵列面板中多路分配器组件的另一种结构示意图;

图6为本发明实施例提供的显示面板的结构示意图;

图7为本发明实施例提供的显示装置的结构示意图。

具体实施方式

目前,显示有的阵列基板中,在一侧的非显示区例如下边框(border)处,如图1所示,一般会包括:多路分配器组件demux、测试开关组件vtsw、数据信号扇区走线fanouta、驱动芯片ic和柔性电路板焊盘fpcpad等元件。

多路分配器组件demux包括多个多路分配器01和至少两条选择信号线sw,图2示出了一个多路分配器01与两条选择信号线sw1和sw2的一种连接方式,多路分配器01包括:与选择信号线sw1对应电连接的开关晶体管t1,与选择信号线sw2对应电连接的开关晶体管t2,每个开关晶体管t1(t2)的栅极与对应的选择信号线sw1(sw2)电连接,第一电极(一般为源极)与对应的数据线d1(d2)电连接,第二电极(一般为漏极)与同一条信号输入线s1电连接。信号输入线s1一般电连接扇出走线和测试信号线。

上述多路分配器01的结构,在y方向占用较大的空间,不利于窄边框设计。

针对现有技术中多路分配器结构占用较大空间的问题,本发明实施例提供了一种阵列基板、显示面板及显示装置。为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的阵列基板、显示面板及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

附图中各部件的形状和大小不反应真实比例,目的只是示意说明本发明内容。

本发明实施例提供了一种阵列基板,如图3和图4所示,阵列基板分为显示区和包围显示区的非显示区,显示区包括沿第一方向y延伸的多条数据线dn(n=1、2……),非显示区包括多路分配器组件demux;

多路分配器组件demux包括:多个多路分配器100,以及至少两条选择信号线swm(m=1、2……);

每个多路分配器100包括与各选择信号线swm一一对应的多个开关晶体管tm(m=1、2……);在每个多路分配器100中,各开关晶体管tm的栅极均具有与对应的选择信号线swm电连接的至少两个子栅部gma和gmb,各开关晶体管tm的第一电极mm1与一一对应的一条数据线di(i=1、2……)电连接,各开关晶体管tm的第二电极mm2与同一条信号输入线sk(k=1、2……)电连接;

各多路分配器100中包含的开关晶体管tm排列形成沿第二方向x延伸的至少两行开关晶体管,且在沿着第一方向y上,至少两行开关晶体管交错排布,第一方向y和第二方向x相互垂直。

具体地,在本发明实施例提供的上述阵列基板中,每个多路分配器100中的开关晶体管tm均采用栅极开叉设计,如图3所示,开关晶体管t1和t2的栅极开叉设计,具有第一子栅部g1a和第二子栅部g1b,相对于现有技术中图2所示的多路分配器01虽然占用一部分第二方向x的空间,但可以压缩在第一方向y所占空间。将各多路分配器100的开关晶体管tm排列在沿第二方向x延伸的至少两行中,可以压缩多路分配器100在第二方向x所占空间。并且,将至少两行开关晶体管在沿着第一方向y上交错排布,可以方便与开关晶体管tm连接的数据线和信号输入线的布线。

基于此,本发明实施例提供的上述阵列基板中,多路分配器组件demux可以压缩较大空间,减小多路分配器组件demux所占面积,有利于实现窄边框设计。

可选地,在本发明实施例提供的上述阵列基板中,如图3所示,具有分叉结构的栅极包括:第一子栅部gma和第二子栅部gmb;第一子栅部gma和第二子栅部gmb在靠近选择信号线swm的端部通过第一连接线gm串联后与选择信号线swm电连接。以图3中的开关晶体管t1为例,其栅极分为第一子栅部g1a和第二子栅部g1b,第一子栅部g1a和第二子栅部g1b在靠近选择信号线sw1的端部通过第一连接线g1串联后与选择信号线sw1电连接。

具体地,将每个开关晶体管tm的栅极分为两个子栅部gma和gmb,可以压缩各开关晶体管tm在第一方向y所占空间,提高在第一方向y的空间利用率。

可选地,在本发明实施例提供的上述阵列基板中,如图4和图5所示,每个开关晶体管tm的第一电极mm1位于第一子栅部gma和第二子栅部gmb之间的区域,且与第一子栅部gma和第二子栅部gmb具有相同的距离;

每个开关晶体管tm的第二电极mm2包括:第一子电极部mm2a和第二子电极部mm2b;第一子电极部mm2a位于第一子栅部gma远离第一电极mm1的一侧,第二子电极部mm2b位于第二子栅部gmb远离第一电极mm1的一侧;第一子电极部mm2a和第二子电极部mm2b在靠近信号输入线sk的端部通过第二连接线mm2c串联后与信号输入线sk电连接。

以图5中的开关晶体管t1为例,第一电极m11位于第一子栅部g1a和第二子栅部g1b之间的区域,且与第一子栅部g1a和第二子栅部g1b具有相同的距离;第二电极m12包括:第一子电极部m12a和第二子电极部m12b;第一子电极部m12a位于第一子栅部g1a远离第一电极m11的一侧,第二子电极部m12b位于第二子栅部g1b远离第一电极m11的一侧;第一子电极部m12a和第二子电极部m12b在靠近信号输入线s1的端部通过第二连接线m12c串联后与信号输入线s1电连接。

可选地,在本发明实施例提供的上述阵列基板中,如图4所示,选择信号线swm可以为三个sw1、sw2和sw3;每个多路分配器110包括三个开关晶体管t1、t2和t3;以实现将同一信号输入线sk上的信号分时传送到三条数据线di上;每个多路分配器100包含的三个开关晶体管t1、t2和t3呈品字形排列;且全部开关晶体管t1、t2和t3分别排列在两行110和120内。

具体地,如图4所示,多路分配器110用以实现在选择信号线sw1导通开关晶体管t1时,将信号输入线s1上的电信号传输到数据线d1上,在选择信号线sw2导通开关晶体管t2时,将信号输入线s1上的电信号传输到数据线d2上,在选择信号线sw3导通开关晶体管t3时,将信号输入线s1上的电信号传输到数据线d3上;多路分配器120用以实现在选择信号线sw1导通开关晶体管t4时,将信号输入线s2上的电信号传输到数据线d4上,在选择信号线sw2导通开关晶体管t5时,将信号输入线s2上的电信号传输到数据线d5上,在选择信号线sw3导通开关晶体管t6时,将信号输入线s2上的电信号传输到数据线d6上。

可选地,在本发明实施例提供的上述阵列基板中,如图4和图5所示,每行110和120内的各开关晶体管tm之间的有源层(图中填充点的框体所示)相互断开;

排列在远离选择信号线swm的第一行110内的各开关晶体管tm之间具有第一间隙a,排列在临近选择信号线swm的第二行120内的各开关晶体管tm之间具有第二间隙b;例如图4中,开关晶体管t2、t4和t6之间具有第一间隙a,开关晶体管t1、t3和t5之间具有第二间隙b;

与第二行120内的各开关晶体管tm电连接的数据线di在第一间隙a处设置绕线;例如图4中,与开关晶体管t3和t5连接的数据线d3和d5穿过第一间隙a处,即可以认为数据线d3和d5在第一间隙处a设置绕线;

与第一行110内的各开关晶体管tm电连接的第一连接线gm在第二间隙b处设置绕线;例如图4中,与开关晶体管t2和t4连接的第一连接线g2和g4穿过第二间隙b处,即可以认为第一连接线g2和g4在第二间隙b设置绕线。

可选地,在本发明实施例提供的上述阵列基板中,在多路分配器100包含的三个开关晶体管t1、t2和t3呈品字形排列时,如图4所示,多路分配器100可以分为在第二方向x交替排列的第一多路分配器101和第二多路分配器102;其中,

第一多路分配器101包含位于第一行110的一个开关晶体管t2,和位于第二行120的两个开关晶体管t1和t3;为了方便布线和增加空间利用率,位于第一行110的一个开关晶体管t2的第一子电极部m22a与位于第二行120的一个开关晶体管t1的第二子电极部m12b串联,位于第一行110的一个开关晶体管t2的第二子电极部m22b与位于第二行120的另一个开关晶体管t3的第一子电极部m32a串联,位于第二行120的两个开关晶体管t1和t3的第一子电极部m12a和m32a和第二子电极部m12b和m32b之间通过第二连接线m12c和m32c串联后与信号输入线s1电连接;

第二多路分配器102包含位于第一行110的两个开关晶体管t4和t6,和位于第二行120的一个开关晶体管t5;为了方便布线和增加空间利用率,位于第一行110的一个开关晶体管t4的第一子电极部m42a和第二子电极部m42b之间通过第二连接线m42c串联后,与位于第二行120的一个开关晶体管t5的第一子电极部m52a串联;位于第一行110的另一个开关晶体管t6的第一子电极部m62a和第二子电极部m62b之间通过第二连接线m62c串联后,与位于第二行120的一个开关晶体管t5的第二子电极部m52b串联后与信号输入线s2电连接。

可选地,在本发明实施例提供的上述阵列基板中,如图5所示,选择信号线swm可以为两个sw1和sw2;每个多路分配器100包括两个开关晶体管t1和t2,以实现将同一信号输入线sk上的信号分时传送到两条数据线di上;每个多路分配器100包含的两个开关晶体管t1和t2相对于数据线di的延伸方向即第一方向y呈斜线排列;且全部开关晶体管t1和t2分配排列在两行110和120内。

具体地,如图5所示,多路分配器100用以实现在选择信号线sw1导通开关晶体管t1时,将信号输入线s1上的电信号传输到数据线d1上,在选择信号线sw2导通开关晶体管t2时,将信号输入线s1上的电信号传输到数据线d2上。

具体地,如图5所示,多路分配器100包含位于第一行110的一个开关晶体管t2,和位于第二行120的一个开关晶体管t1;为了方便布线和增加空间利用率,位于第一行110的一个开关晶体管t2的第一子电极部m22a和第二子电极部m22b之间通过第二连接线m22c串联后,与位于第二行120的一个开关晶体管t1的第二子电极部m12b串联;位于第二行110的一个开关晶体管t1的第一子电极部m12a和第二子电极部m12b之间通过第二连接线m12c串联后后与信号输入线s1电连接。

可选地,在本发明实施例提供的上述阵列基板中,具有多路分配器组件demux的非显示区的至少部分边缘为曲边、圆角、倒角或切口。具体地,可以根据设置曲边、圆角、倒角或切口的边缘所缺失的面积,设计不同尺寸的多路分配器组件demux,以满足边框设计需求。

可选地,在本发明实施例提供的上述阵列基板中,非显示区还可以包括多条扇出走线;信号输入线可以为扇出走线。

基于同一发明构思,本发明实施例还提供了一种如图6所示的显示面板,包括本发明实施例提供的上述阵列基板1,该显示面板可以为:液晶显示面板、有机电致发光显示面板、等离子体显示面板等任何包含阵列基板的显示面板。该显示面板可以是刚性的显示面板也可以是柔性的显示面板,图6中仅示出了刚性的显示面板,但本申请对此不做限制。该显示面板的实施可以参见上述阵列基板的实施例,重复之处不再赘述。

基于同一发明构思,本发明实施例还提供了一种如图7所示的显示装置,包括本发明实施例提供的上述显示面板2。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述阵列基板的实施例,重复之处不再赘述。

本发明实施例提供的上述阵列基板、显示面板及显示装置,通过将每个多路分配器中的开关晶体管均采用栅极开叉设计,相对于现有技术中的多路分配器可以压缩在第一方向所占空间。将各多路分配器的开关晶体管排列在沿第二方向延伸的至少两行中,可以压缩多路分配器在第二方向所占空间。并且,将至少两行开关晶体管在沿着第一方向上交错排布,可以方便与开关晶体管连接的数据线和信号输入线的布线。因此,本发明实施例提供的上述阵列基板中,多路分配器组件可以压缩较大空间,减小多路分配器组件所占面积,有利于实现窄边框设计。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1