一种LED显示屏驱动芯片及系统的制作方法

文档序号:21482199发布日期:2020-07-14 17:08阅读:234来源:国知局
一种LED显示屏驱动芯片及系统的制作方法

本实用新型涉及集成电路技术领域,具体涉及一种led显示屏驱动芯片及系统。



背景技术:

现有led显示屏驱动系统中,通常需要通过行驱动芯片和恒流驱动芯片同步驱动led灯珠。行驱动芯片用于进行行选通功能,恒流驱动芯片用于为led灯珠提供恒定驱动电流。

现有led显示屏驱动系统有共正级和共负极两种排布方式。参见图1,对于共正极排布方式,led的正极接到行驱动芯片的输出(同一行的led正极接在一起),led的负极接恒流驱动芯片的输出。参见图2,对于共负极排布方式,led的正极接到恒流驱动芯片的输出,led的负极接行驱动芯片的输出(同一行的led负极接在一起)。由于共负极排布方式可以外接更低的供电电源,主要应用在节能屏和小间距led显示屏上。

但是这种led显示屏驱动系统中具有多个分立元件(即行驱动芯片和恒流驱动芯片),不仅增加了pcb(印制电路板)的层数,导致制造成本过高,也越来越无法满足高刷新率小间距led显示屏系统需求。



技术实现要素:

因此,本实用新型提供的一种led显示屏驱动芯片及系统,能够减小pcb面积,更好地适应未来节能屏和小间距led显示屏的需求。

第一方面,一种led显示屏驱动芯片,包括串行i/o模块、编程解码模块、恒流驱动模块、行驱动模块、pwm数据处理模块、内部时钟模块和sram模块;

其中,串行i/o模块的第一输入端接收外部灰度数据或连接上一级led显示屏驱动芯片中串行i/o模块的第三输出端;串行i/o模块的第二输入端接收外部时钟信号,串行i/o模块的第三输入端接收外部控制指令la;串行i/o模块的第一输出端接编程解码模块的输入端,串行i/o模块的第二输出端通过所述sram模块接至pwm数据处理模块的第三输入端;

编程解码模块的输出端连接至恒流驱动模块的第一输入端、行驱动模块的第一输入端、pwm数据处理模块的第二输入端和内部时钟模块的第二输入端;行驱动模块的输出端连接至pwm数据处理模块的第一输入端,行驱动模块中行选通mos管连接至led灯珠;内部时钟模块的第一输入端接所述外部时钟信号;内部时钟模块的输出端接pwm数据处理模块的第四输入端;pwm数据处理模块的输出端连接至恒流驱动模块的第三输入端;恒流驱动模块的输出端连接至led灯珠,用于驱动led灯珠。

优选地,所述恒流驱动模块包括带隙基准源、恒流输出调节模块和通道驱动模块;

其中,恒流输出调节模块的第二输入端作为所述恒流驱动模块的第一输入端;通道驱动模块的输出端作为所述恒流驱动模块的输出端;通道驱动模块的第三输入端作为所述恒流驱动模块的第三输入端;

带隙基准源接至恒流输出调节模块的第一输入端,恒流输出调节模块的输出端接至通道驱动模块的第一输入端。

优选地,所述恒流输出调节模块包括放大器op1、放大器op2、场效应管pm_1、场效应管pm_2、场效应管nm_1、场效应管nm_2和m级数模转换器电压调节电路;

其中,放大器op1的反向输入端作为所述恒流输出调节模块的第一输入端,m级数模转换器电压调节电路的第一输入端作为所述恒流输出调节模块的第二输入端;恒流输出调节模块的输出端包括第一输出端、第二输出端和第三输出端;

场效应管pm_1和场效应管pm_2的源极接高电平,放大器op1的输出端接场效应管pm_1的栅极,场效应管pm_1的栅极接场效应管pm_2的栅极,场效应管pm_1的漏极依次串联电阻r3、电阻r4和电阻r5接地,电阻r3和电阻r4的中间节点接放大器op1的正向输入端;电阻r4和电阻r5的中间节点作为恒流输出调节模块的第一输出端输出;

场效应管pm_2的漏极接场效应管nm_1的漏极,场效应管nm_1的栅极均连接至其漏极和场效应管nm_2的栅极,场效应管nm_1和场效应管nm_2的源极均接地,场效应管nm_2的漏极通过电阻r6接所述高电平,场效应管nm_2的漏极和电阻r6的中间节点作为恒流输出调节模块的第二输出端输出;场效应管pm_1的漏极接放大器op2的正向输入端,放大器op2的输出端接至其反向输入端,放大器op2的输出端连接m级数模转换器电压调节电路的第二输入端,m级数模转换器电压调节电路的输出端作为恒流输出调节模块的第三输出端输出。

优选地,所述m级数模转换器电压调节电路包括m个并联的数模转换器电压调节电路;其中每个数模转换器电压调节电路包括第一开关和第一调节电阻;

其中,第一开关的一静触点端为该数模转换器电压调节电路的第二输入端,另一静触点端接地,第一开关的控制端作为该数模转换器电压调节电路的第一输入端,第一开关的动触点端接第一调节电阻一端,第一调节电阻的另一端作为该数模转换器电压调节电路的输出端,该数模转换器电压调节电路的输出端通过第二调节电阻连接下一级数模转换器电压调节电路的输出端。

优选地,当该led显示屏驱动芯片应用在共正极排布方式下时,所述通道驱动模块包括放大器op3、放大器op4、场效应管pm_3、场效应管pm_4、场效应管nm_3和第一n级通道输出电路;

其中放大器op3和放大器op4的反向输入端作为通道驱动模块的第一输入端,其中放大器op3的反向输入端接所述恒流输出调节模块的第三输出端,放大器op4的反向输入端接所述恒流输出调节模块的第一输出端;第一n级通道输出电路的输出端作为所述通道驱动模块的输出端;

放大器op3的输出端接场效应管pm_3的栅极,场效应管pm_3的栅极接场效应管pm_4的栅极,场效应管pm_3和场效应管pm_4的源极接所述高电平,场效应管pm_3的漏极和放大器op3的正向输入端均接至外部管脚;

场效应管pm_4的漏极接放大器op4的正向输入端,放大器op4的输出端接场效应管nm_3的栅极,场效应管pm_4的漏极接场效应管nm_3的漏极,场效应管nm_3的源极接地,场效应管pm_4的漏极和场效应管nm_3的栅极分别接第一n级通道输出电路不同的输入端。

优选地,所述第一n级通道输出电路包括n个相互并联的第一通道输出电路,其中每个第一通道输出电路包括第一输出放大器、第一输出场效应管和第二输出场效应管;

其中,所述场效应管pm_4的漏极分别接至所有第一通道输出电路中第一输出放大器的正向输入端;所有第一输出放大器的控制端作为通道驱动模块的第三输入端;

第一输出放大器的输出端接第一输出场效应管的栅极,第一输出场效应管的漏极作为该第一通道输出电路的输出端,第一输出场效应管的源极接至第二输出场效应管的漏极和第一输出放大器的反向输入端,第二输出场效应管的源极接地,所述场效应管nm_3的栅极接至第一个通道输出电路中第二输出场效应管的栅极,每个通道输出电路中第二输出场效应管的栅极接至下一级通道输出电路中第二输出场效应管的栅极。

优选地,当该led显示屏驱动芯片应用在共负极排布方式下时,所述通道驱动模块包括放大器op6、放大器op7、场效应管pm_6、场效应管pm_5和第二n级通道输出电路;

其中放大器op6的反向输入端和放大器op7的正向输入端作为通道驱动模块的第一输入端,其中放大器op6的反向输入端接所述恒流输出调节模块的第三输出端,放大器op7的正向输入端接所述恒流输出调节模块的第二输出端;第二n级通道输出电路的输出端作为所述通道驱动模块的输出端;

放大器op6的输出端接场效应管pm_6的栅极,场效应管pm_6的源极接高电平,场效应管pm_6的漏极接放大器op7的反向输入端和场效应管pm_5的源极,放大器op7的输出端接场效应管pm_5的栅极,场效应管pm_5的漏极和放大器op6的正向输入端均接至外部管脚;

场效应管pm_6的漏极和栅极分别接第二n级通道输出电路不同的输入端。

优选地,所述第二n级通道输出电路包括n个相互并联的第二通道输出电路,其中每个通道输出电路包括第二输出放大器、第三输出场效应管和第四输出场效应管;

其中,所述场效应管pm_6的漏极分别接至所有通道输出电路中第二输出放大器的正向输入端;所有第二输出放大器的控制端作为通道驱动模块的第三输入端;

第二输出放大器的输出端接第三输出场效应管的栅极,第三输出场效应管的漏极作为该第二通道输出电路的输出端,第三输出场效应管的源极接至第四输出场效应管的漏极和第二输出放大器的反向输入端,第四输出场效应管的源极接高电平,所述场效应管pm_6的栅极接至第一个第二通道输出电路中第四输出场效应管的栅极,每个第二通道输出电路中第四输出场效应管的栅极接至下一级第二通道输出电路中第四输出场效应管的栅极。

优选地,所述行驱动模块包括行选通控制模块和行同步控制模块;

行选通控制模块的第一输入端作为所述行驱动模块的第一输入端,行同步控制模块的输出端作为所述行驱动模块的输出端;

行选通控制模块的第二输入端接收外部行选择指令,行选通控制模块的第一输出端接至行同步控制模块的输入端;

当led显示屏驱动芯片应用在共正极排布方式下时,所述行选通mos管为pmos管;当led显示屏驱动芯片应用在共负极排布方式下时,所述行选通mos管为nmos管。

第二方面,一种led显示屏驱动系统,包括多个第一方面所述led显示屏驱动芯片;

其中,所有led显示屏驱动芯片串联,第一个led显示屏驱动芯片中串行i/o模块的第一输入端接外部灰度数据,每个led显示屏驱动芯片中串行i/o模块的第三输出端连接至下一个led显示屏驱动芯片中串行i/o模块的第一输入端。

本实用新型提供的led显示屏驱动芯片,集成了行驱动模块和恒流驱动模块,能够减小pcb面积,降低系统成本,该芯片还能综合优化行驱动模块和恒流驱动模块的寄存器配置,更好的适应未来节能屏和小间距led显示屏的需求。

附图说明

为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。附图中,各元件或部分并不一定按照实际的比例绘制。

图1为背景技术中提供的现有采用共正极排布方式的led显示屏驱动系统的模块框图。

图2为背景技术中提供的现有采用共负极排布方式的led显示屏驱动系统的模块框图。

图3为本实用新型实施例一提供的led显示屏驱动芯片的模块框图。

图4为图3中恒流输出调节模块的电路图。

图5为图3中应用于共正极排布方式下,通道驱动模块的电路图。

图6为图3中应用于共负极排布方式下,通道驱动模块的电路图。

具体实施方式

下面将结合附图对本实用新型技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本实用新型的技术方案,因此只作为示例,而不能以此来限制本实用新型的保护范围。

实施例一:

一种led显示屏驱动芯片,参见图3,包括串行i/o模块、编程解码模块、恒流驱动模块、行驱动模块、pwm数据处理模块、内部时钟模块和sram模块;

其中,串行i/o模块的第一输入端接收外部灰度数据或连接上一级led显示屏驱动芯片中串行i/o模块的第三输出端;串行i/o模块的第二输入端接收外部时钟信号,串行i/o模块的第三输入端接收外部控制指令la;串行i/o模块的第一输出端接编程解码模块的输入端,串行i/o模块的第二输出端通过所述sram模块接至pwm数据处理模块的第三输入端;

编程解码模块的输出端连接至恒流驱动模块的第一输入端、行驱动模块的第一输入端、pwm数据处理模块的第二输入端和内部时钟模块的第二输入端;行驱动模块的输出端连接至pwm数据处理模块的第一输入端,行驱动模块中行选通mos管连接至led灯珠;内部时钟模块的第一输入端接所述外部时钟信号;内部时钟模块的输出端接pwm数据处理模块的第四输入端;pwm数据处理模块的输出端连接至恒流驱动模块的第三输入端;恒流驱动模块的输出端连接至led灯珠,用于驱动led灯珠。

具体地,led显示屏驱动芯片中串行i/o模块通过第一输入端接收外部灰度数据(包括红灯输入sdi_r、绿灯输入sdi_g和蓝灯输入sdi_b),通过第三输出端输出灰度数据(包括红灯输出sdo_r、绿灯输出sdo_g和蓝灯输出sdo_b)到下一级连的led显示屏驱动芯片。led显示屏驱动芯片的第一输出端产生指令信号输入到编程解码模块。编程解码模块根据串行i/o模块输出的数据对其他模块(例如恒流输出调节模块、通道驱动模块、pwm数据处理模块、行选通控制模块和内部时钟模块)进行寄存器配置。恒流驱动模块和行驱动模块用于进行恒流驱动控制和行驱动控制。

外部时钟信号dclk还输入到内部时钟模块,用于产生显示时钟信号。内部时钟模块不仅用于产生内部显示时钟信号,可以通过配置寄存器配置pll升高输入频率,提高led显示屏数据刷新率。该芯片可以将外部灰度数据和外部时钟信号dclk同步后输入到pwm数据处理模块。

该芯片集成了行驱动模块和恒流驱动模块,能够减小pcb面积,降低系统成本,该芯片还能综合优化行驱动模块和恒流驱动芯片的寄存器配置,更好的适应未来节能屏和小间距led显示屏的需求。

优选地,所述恒流驱动模块包括带隙基准源、恒流输出调节模块和通道驱动模块;

其中,恒流输出调节模块的第二输入端作为所述恒流驱动模块的第一输入端;通道驱动模块的输出端作为所述恒流驱动模块的输出端;通道驱动模块的第三输入端作为所述恒流驱动模块的第三输入端;

带隙基准源接至恒流输出调节模块的第一输入端,恒流输出调节模块的输出端接至通道驱动模块的第一输入端。

具体地,带隙基准源用于产生与温度和电源电压无关的恒定电压输出,提供给恒流输出调节模块。恒流输出调节模块用于产生通道驱动模块所需的可配置的恒压源和恒流源漏电压。通道驱动模块用于驱动led灯珠,包括驱动红灯输出ir1~irn,绿灯输出ig1~ign,蓝灯输出ib1~ibn,其中n=1~100。

实施例二:

实施例二在实施例一的基础上,增加了恒流输出调节模块的电路图。

参见图4,所述恒流输出调节模块包括放大器op1、放大器op2、场效应管pm_1、场效应管pm_2、场效应管nm_1、场效应管nm_2和m级数模转换器电压调节电路;

其中,放大器op1的反向输入端作为所述恒流输出调节模块的第一输入端,m级数模转换器电压调节电路的第一输入端作为所述恒流输出调节模块的第二输入端;恒流输出调节模块的输出端包括第一输出端、第二输出端和第三输出端;

场效应管pm_1和场效应管pm_2的源极接高电平,放大器op1的输出端接场效应管pm_1的栅极,场效应管pm_1的栅极接场效应管pm_2的栅极,场效应管pm_1的漏极依次串联电阻r3、电阻r4和电阻r5接地,电阻r3和电阻r4的中间节点接放大器op1的正向输入端;电阻r4和电阻r5的中间节点作为恒流输出调节模块的第一输出端输出;

场效应管pm_2的漏极接场效应管nm_1的漏极,场效应管nm_1的栅极均连接至其漏极和场效应管nm_2的栅极,场效应管nm_1和场效应管nm_2的源极均接地,场效应管nm_2的漏极通过电阻r6接所述高电平,场效应管nm_2的漏极和电阻r6的中间节点作为恒流输出调节模块的第二输出端输出;场效应管pm_1的漏极接放大器op2的正向输入端,放大器op2的输出端接至其反向输入端,放大器op2的输出端连接m级数模转换器电压调节电路的第二输入端,m级数模转换器电压调节电路的输出端作为恒流输出调节模块的第三输出端输出。

具体地,带隙基准源输入到该模块中放大器op1的反向输入端,放大器op1、pmos晶体管pm_1、电阻r3、电阻r4、电阻r5构成负反馈系统,产生电压vref_max和通过第一输出端输出的恒流通道源漏电压vds_1,电阻r6、pmos晶体管pm_2、nmos晶体管nm_1和nm_2用于产生恒流通道源漏电压vds_2。

优选地,所述m级数模转换器电压调节电路包括m个并联的数模转换器电压调节电路;其中每个数模转换器电压调节电路包括第一开关和第一调节电阻;

其中,第一开关的一静触点端为该数模转换器电压调节电路的第二输入端,另一静触点端接地,第一开关的控制端作为该数模转换器电压调节电路的第一输入端,第一开关的动触点端接第一调节电阻一端,第一调节电阻的另一端作为该数模转换器电压调节电路的输出端,该数模转换器电压调节电路的输出端通过第二调节电阻连接下一级数模转换器电压调节电路的输出端。

具体地,放大器op2、第二调节电阻r1_1~rm_1、第一调节电阻r1_2~rm_2构成m位数模转换器电压调节电路(其中m=8或9),产生电压vref_vrext,作为该芯片外部vrext管脚的参考电压。第一开关k_1~k_m为寄存器控制的开关(m=8或9),可通过调节寄存器调节vref_vrext输出电压,第一开关k_1~k_m控制信号为k1~km(km的取值方法为1表示开启,0表示断开),该控制信号由编程解码电路提供。当第一开关控制信号为高电平时,第一开关连接到放大器op2的输出。当第一开关控制为低电平时,开关接地。vref_vrext与k_1~k_m控制信号的关系如下:

本实用新型实施例所提供的芯片,为简要描述,实施例部分未提及之处,可参考前述产品实施例中相应内容。

实施例三:

实施例三在实施例二的基础上,增加了应用于共正极排布方式中通道驱动模块的电路图。

参见图5,所述通道驱动模块包括放大器op3、放大器op4、场效应管pm_3、场效应管pm_4、场效应管nm_3和第一n级通道输出电路;

其中放大器op3和放大器op4的反向输入端作为通道驱动模块的第一输入端,其中放大器op3的反向输入端接所述恒流输出调节模块的第三输出端,放大器op4的反向输入端接所述恒流输出调节模块的第一输出端;第一n级通道输出电路的输出端作为所述通道驱动模块的输出端;

放大器op3的输出端接场效应管pm_3的栅极,场效应管pm_3的栅极接场效应管pm_4的栅极,场效应管pm_3和场效应管pm_4的源极接所述高电平,场效应管pm_3的漏极和放大器op3的正向输入端均接至外部管脚;

场效应管pm_4的漏极接放大器op4的正向输入端,放大器op4的输出端接场效应管nm_3的栅极,场效应管pm_4的漏极接场效应管nm_3的漏极,场效应管nm_3的源极接地,场效应管pm_4的漏极和场效应管nm_3的栅极分别接第一n级通道输出电路不同的输入端。

具体地,其中vrext为芯片外部管脚,rext为外接电阻,该通道驱动模块可通过调节外部电阻rext的阻值调节输出电流。该模块根据运算放大器负反馈原理,vrext电压跟随vref_vrext,vrext电压在外接电阻rext上产生电流i1,经过pmos晶体管pm_3和pm_4镜像后产生电流i2。恒流输出调节模块输出的电压vds_1经过放大器op4后,产生所有通道的源漏电压vds。

所述第一n级通道输出电路包括n个相互并联的第一通道输出电路,其中每个第一通道输出电路包括第一输出放大器、第一输出场效应管和第二输出场效应管;

其中,所述场效应管pm_4的漏极分别接至所有第一通道输出电路中第一输出放大器的正向输入端;所有第一输出放大器的控制端作为通道驱动模块的第三输入端;

第一输出放大器的输出端接第一输出场效应管的栅极,第一输出场效应管的漏极作为该第一通道输出电路的输出端,第一输出场效应管的源极接至第二输出场效应管的漏极和第一输出放大器的反向输入端,第二输出场效应管的源极接地,所述场效应管nm_3的栅极接至第一个通道输出电路中第二输出场效应管的栅极,每个通道输出电路中第二输出场效应管的栅极接至下一级通道输出电路中第二输出场效应管的栅极。

具体地,pwm1为来自pwm数据处理模块的第一通道脉冲宽度调制信号,pwmn为来自pwm数据处理模块的第n通道脉冲宽度调制信号。第一输出放大器op5_1、第二场效应管nm_4_1和第一场效应管nm_5_1构成第一级通道输出电路,nm_4_1为第一通道恒流管,nm_5_1为第一通道相应的开关管,第一输出放大器op5_1用于产生稳定的恒流管源漏电压vds_ch_1。以此类似,运算放大器op5_n、nmos晶体管nm_4_n和nm_5_n构成第n通道输出电路。其中,n=1~100。

本实用新型实施例所提供的芯片,为简要描述,实施例部分未提及之处,可参考前述产品实施例中相应内容。

实施例四:

实施例三在实施例二的基础上,增加了应用于共负极排布方式中通道驱动模块的电路图。

参见图6,所述通道驱动模块包括放大器op6、放大器op7、场效应管pm_6、场效应管pm_5和第二n级通道输出电路;

其中放大器op6的反向输入端和放大器op7的正向输入端作为通道驱动模块的第一输入端,其中放大器op6的反向输入端接所述恒流输出调节模块的第三输出端,放大器op7的正向输入端接所述恒流输出调节模块的第二输出端;第二n级通道输出电路的输出端作为所述通道驱动模块的输出端;

放大器op6的输出端接场效应管pm_6的栅极,场效应管pm_6的源极接高电平,场效应管pm_6的漏极接放大器op7的反向输入端和场效应管pm_5的源极,放大器op7的输出端接场效应管pm_5的栅极,场效应管pm_5的漏极和放大器op6的正向输入端均接至外部管脚;

场效应管pm_6的漏极和栅极分别接第二n级通道输出电路不同的输入端。

优选地,所述第二n级通道输出电路包括n个相互并联的第二通道输出电路,其中每个通道输出电路包括第二输出放大器、第三输出场效应管和第四输出场效应管;

其中,所述场效应管pm_6的漏极分别接至所有通道输出电路中第二输出放大器的正向输入端;所有第二输出放大器的控制端作为通道驱动模块的第三输入端;

第二输出放大器的输出端接第三输出场效应管的栅极,第三输出场效应管的漏极作为该第二通道输出电路的输出端,第三输出场效应管的源极接至第四输出场效应管的漏极和第二输出放大器的反向输入端,第四输出场效应管的源极接高电平,所述场效应管pm_6的栅极接至第一个第二通道输出电路中第四输出场效应管的栅极,每个第二通道输出电路中第四输出场效应管的栅极接至下一级第二通道输出电路中第四输出场效应管的栅极。

具体地,pwm1为来自pwm数据处理模块的第一通道脉冲宽度调制信号,pwmn为来自pwm数据处理模块的第n通道脉冲宽度调制信号。其中vrext为芯片外部管脚,rext为外接电阻,该通道驱动模块可通过调节外部电阻rext的阻值调节输出电流。该模块根据运算放大器负反馈原理,vrext电压跟随vref_vrext,vrext电压在外接电阻rext上产生电流i3,经过pmos晶体管pm_6、第四场效应管pm_7_1~pm_7_n镜像后产生电流i4_1~i4_n。其中,n=1~100。恒流源源漏电压vds_2(由恒流输出调节模块的第二输出端输出)经过放大器op7后产生所有通道的源漏电压vds。第二输出放大器op8_1、第四场效应管pm_7_1和第三场效应管pm_8_1构成第一通道输出电路,pm_7_1为第一通道恒流管,pm_8_1为第一通道相应的开关管,第二输出放大器op8_1用于产生稳定的恒流管源漏电压vds_ch_1。以此类似,第二运算放大器op8_n、pmos晶体管pm_7_n和pm_8_n构成第n通道输出电路。其中,n=1~100。

本实用新型实施例所提供的芯片,为简要描述,实施例部分未提及之处,可参考前述产品实施例中相应内容。

实施例五:

实施例四在上述实施例的基础上,还增加以下内容:

所述行驱动模块包括行选通控制模块和行同步控制模块;

行选通控制模块的第一输入端作为所述行驱动模块的第一输入端,行同步控制模块的输出端作为所述行驱动模块的输出端;

行选通控制模块的第二输入端接收外部行选择指令,行选通控制模块的第一输出端接至行同步控制模块的输入端;

当led显示屏驱动芯片应用在共正极排布方式下时,所述行选通mos管为pmos管;当led显示屏驱动芯片应用在共负极排布方式下时,所述行选通mos管为nmos管。

具体地,行选通控制模块用于行选通功能,包括所述行选通mos管、行消隐和过流保护等功能,行消隐电平可通过编程解码电路进行配置。行选通控制模块通过输入行选通信号ai~a0,经过译码输出row2i~row1。

本实用新型实施例所提供的芯片,为简要描述,实施例部分未提及之处,可参考前述产品实施例中相应内容。

实施例六:

一种led显示屏驱动系统,包括多个上述led显示屏驱动芯片;

其中,所有led显示屏驱动芯片串联,第一个led显示屏驱动芯片中串行i/o模块的第一输入端接外部灰度数据,每个led显示屏驱动芯片中串行i/o模块的第三输出端连接至下一个led显示屏驱动芯片中串行i/o模块的第一输入端。

本实用新型实施例所提供的系统,为简要描述,实施例部分未提及之处,可参考前述产品实施例中相应内容。

最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围,其均应涵盖在本实用新型的权利要求和说明书的范围当中。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1