一种低功耗显示屏的GIP驱动电路及其控制方法与流程

文档序号:25173768发布日期:2021-05-25 14:45阅读:55来源:国知局
一种低功耗显示屏的GIP驱动电路及其控制方法与流程

本发明涉及gip驱动电路技术领域,特别涉及一种低功耗显示屏的gip驱动电路及其控制方法。



背景技术:

随着信息化社会的不断发展,人们对高分辨率显示屏的需求不断增加,相同尺寸下更高的分辨率往往代表着更加细腻的显示画面。然而更高的分辨率对于显示屏来说,意味着更高的功耗,这样子就减少了续航时间。



技术实现要素:

本发明所要解决的技术问题是:提供一种低功耗显示屏的gip驱动电路及其控制方法,可以有效的降低显示屏gip驱动电路的功耗,提升显示设备的续航时间和使用寿命。

为了解决上述技术问题,本发明采用的第一种技术方案为:

一种低功耗显示屏的gip驱动电路,包括晶体管t1、晶体管t2、晶体管t3、晶体管t4、晶体管t5、晶体管t6、晶体管t7、晶体管t8、晶体管t9、晶体管t10和电容c1,所述晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,所述晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,所述晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,所述晶体管t5的栅极与晶体管t5的漏极电连接,所述电容c1的另一端与晶体管t3的源极电连接,所述晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接。

本发明采用的第二种技术方案为:

一种低功耗显示屏的gip驱动电路的控制方法,包括以下步骤:

s1、在第一时刻,控制晶体管t1的栅极输入高电平;

s2、在第二时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由低电平切换至高电平;所述第二时刻晚于第一时刻;

s3、在第三时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由高电平切换至低电平;所述第三时刻晚于第二时刻;

s4、在第四时刻,控制晶体管t2的栅极输入高电平;所述第四时刻晚于第三时刻;

s5、在第五时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均输入高电平;所述第五时刻晚于第四时刻。

本发明的有益效果在于:

通过将晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,晶体管t5的栅极与晶体管t5的漏极电连接,电容c1的另一端与晶体管t3的源极电连接,晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接,这样使得晶体管t4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。

附图说明

图1为根据本发明的一种低功耗显示屏的gip驱动电路的结构示意图;

图2为根据本发明的一种低功耗显示屏的gip驱动电路的控制方法的步骤流程图;

图3为根据本发明的一种低功耗显示屏的gip驱动电路的时序波形图。

具体实施方式

为详细说明本发明的技术内容、所实现目的及效果,以下结合实施方式并配合附图予以说明。

请参照图1,本发明提供的一种技术方案:

一种低功耗显示屏的gip驱动电路,包括晶体管t1、晶体管t2、晶体管t3、晶体管t4、晶体管t5、晶体管t6、晶体管t7、晶体管t8、晶体管t9、晶体管t10和电容c1,所述晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,所述晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,所述晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,所述晶体管t5的栅极与晶体管t5的漏极电连接,所述电容c1的另一端与晶体管t3的源极电连接,所述晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接。

从上述描述可知,本发明的有益效果在于:

通过将晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,晶体管t5的栅极与晶体管t5的漏极电连接,电容c1的另一端与晶体管t3的源极电连接,晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接,这样使得晶体管t4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。

进一步的,所述晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均接第一时钟信号,所述晶体管t8的栅极和晶体管t10的栅极均接第二时钟信号。

进一步的,所述晶体管t4的漏极接电源的正极。

进一步的,所述晶体管t6的源极、晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极均接电源的负极。

进一步的,所述晶体管t1、晶体管t2、晶体管t3、晶体管t4、晶体管t5、晶体管t6、晶体管t7、晶体管t8、晶体管t9和晶体管t10均为n沟道mos管。

由上述描述可知,通过n沟道的mos管能够进一步稳定gip电路的输出波形,节约了改善gip制程的成本,优化显示屏的显示效果。

请参照图2,本发明提供的另一种技术方案:

一种低功耗显示屏的gip驱动电路的控制方法,包括以下步骤:

s1、在第一时刻,控制晶体管t1的栅极输入高电平;

s2、在第二时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由低电平切换至高电平;所述第二时刻晚于第一时刻;

s3、在第三时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由高电平切换至低电平;所述第三时刻晚于第二时刻;

s4、在第四时刻,控制晶体管t2的栅极输入高电平;所述第四时刻晚于第三时刻;

s5、在第五时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均输入高电平;所述第五时刻晚于第四时刻。

从上述描述可知,本发明的有益效果在于:

通过将晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,晶体管t5的栅极与晶体管t5的漏极电连接,电容c1的另一端与晶体管t3的源极电连接,晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接,这样使得晶体管t4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。

进一步的,步骤s4还包括以下步骤:

控制晶体管t8的栅极和晶体管t10的栅极均输入高电平。

请参照图1和图3,本发明的实施例一为:

请参照图1,一种低功耗显示屏的gip驱动电路,包括晶体管t1、晶体管t2、晶体管t3、晶体管t4、晶体管t5、晶体管t6、晶体管t7、晶体管t8、晶体管t9、晶体管t10和电容c1,所述晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,所述晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,所述晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,所述晶体管t5的栅极与晶体管t5的漏极电连接,所述电容c1的另一端与晶体管t3的源极电连接,所述晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接。

所述晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均接第一时钟信号,所述晶体管t8的栅极和晶体管t10的栅极均接第二时钟信号。

所述晶体管t4的漏极接电源的正极。

所述晶体管t6的源极、晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极均接电源的负极。

所述晶体管t1、晶体管t2、晶体管t3、晶体管t4、晶体管t5、晶体管t6、晶体管t7、晶体管t8、晶体管t9和晶体管t10均为n沟道mos管。

本方案的每一级gip驱动电路共有10颗tft,1个电容c1,fw和vgh是直流高电压,bw和vgl是直流低电压。在本方案中,ck(n)和ck(n+4)的高电位是vgh电位,低电位是vgl电位。本方案的gip驱动电路中晶体管t4的尺寸远比晶体管t3的尺寸要大的多,参考功耗公式p=1/2*f*c*v2可知,f为频率,c为电容,v为电压,由于尺寸大的晶体管t4的漏极端接的是直流电压vgh,因此晶体管t4的功耗得到极大的降低(相比于drain端接到高频交流信号ckn而言),因此该gip驱动电路的功耗很低。

以下介绍gip驱动电路的驱动过程(请结合图3分析):

在t1时刻,k(n-2)为高电位,晶体管t1打开,q点电位充电到fw的高电位,此时晶体管t3和晶体管t4打开,k(n)接收到ckn的低电位,输出为低电位;g(n)接收到vgh的高电位,输出如图中虚线所示(此时q点的电位还不够高,g(n)电位无法达到vgh)。

在t2时刻,ckn由低电位转为高电位,q点由于耦合电容c1的存在,电位升高,此时k(n)通过晶体管t3的作用接收到ckn的高电位,k(n)输出高电位。由于q点的电位相比于t1时刻来说更高,故晶体管t4打开的更彻底,因此g(n)输出为vgh电位如图所示。

在t3时刻,ckn由高电位转为低电位,q点由于耦合电容c1的存在,电位下降,此时k(n)通过晶体管t5的作用接收到ckn的低电位,k(n)输出低电位。晶体管t4仍处于开启状态,因此g(n)的输出仍为vgh电位。

在t4时刻,k(n+4)为高电位,晶体管t2、晶体管t8和晶体管t10打开,q点、p点、g(n)点分别下拉到vgl准位。

在t5时刻,ckn为高电位,此时晶体管t5处于开启状态,p点为高电位,晶体管t9打开,g(n)通过晶体管t9的作用下拉到vgl准位。

本方案设计的低功耗显示屏的gip驱动电路通过将晶体管t4的漏极端接到直流电压准位,可以有效的降低显示屏gip驱动电路的功耗,提升显示设备的续航时间和使用寿命。

请参照图1至图3,本发明的实施例二为:

请参照图2,一种低功耗显示屏的gip驱动电路的控制方法,包括以下步骤:

s1、在第一时刻,控制晶体管t1的栅极输入高电平;

s2、在第二时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由低电平切换至高电平;所述第二时刻晚于第一时刻;

s3、在第三时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均由高电平切换至低电平;所述第三时刻晚于第二时刻;

s4、在第四时刻,控制晶体管t2的栅极输入高电平;所述第四时刻晚于第三时刻;

s5、在第五时刻,控制晶体管t5的栅极、晶体管t5的漏极和晶体管t3的漏极均输入高电平;所述第五时刻晚于第四时刻。

步骤s4还包括以下步骤:

控制晶体管t8的栅极和晶体管t10的栅极均输入高电平。

请参照图1,本方案的每一级gip驱动电路共有10颗tft,1个电容c1,fw和vgh是直流高电压,bw和vgl是直流低电压。在本方案中,ck(n)和ck(n+4)的高电位是vgh电位,低电位是vgl电位。本方案的gip驱动电路中晶体管t4的尺寸远比晶体管t3的尺寸要大的多,参考功耗公式p=1/2*f*c*v2可知,f为频率,c为电容,v为电压,由于尺寸大的晶体管t4的漏极端接的是直流电压vgh,因此晶体管t4的功耗得到极大的降低(相比于drain端接到高频交流信号ckn而言),因此该gip驱动电路的功耗很低。

以下介绍gip驱动电路的驱动过程(请结合图3分析):

在t1时刻(即第一时刻),k(n-2)为高电位,晶体管t1打开,q点电位充电到fw的高电位,此时晶体管t3和晶体管t4打开,k(n)接收到ckn的低电位,输出为低电位;g(n)接收到vgh的高电位,输出如图中虚线所示(此时q点的电位还不够高,g(n)电位无法达到vgh)。

在t2时刻(即第二时刻),ckn由低电位转为高电位,q点由于耦合电容c1的存在,电位升高,此时k(n)通过晶体管t3的作用接收到ckn的高电位,k(n)输出高电位。由于q点的电位相比于t1时刻来说更高,故晶体管t4打开的更彻底,因此g(n)输出为vgh电位如图所示。

在t3时刻(即第三时刻),ckn由高电位转为低电位,q点由于耦合电容c1的存在,电位下降,此时k(n)通过晶体管t5的作用接收到ckn的低电位,k(n)输出低电位。晶体管t4仍处于开启状态,因此g(n)的输出仍为vgh电位。

在t4时刻(即第四时刻),k(n+4)为高电位,晶体管t2、晶体管t8和晶体管t10打开,q点、p点、g(n)点分别下拉到vgl准位。

在t5时刻(即第五时刻),ckn为高电位,此时晶体管t5处于开启状态,p点为高电位,晶体管t9打开,g(n)通过晶体管t9的作用下拉到vgl准位。

本方案设计的低功耗显示屏的gip驱动电路通过将晶体管t4的漏极端接到直流电压准位,可以有效的降低显示屏gip驱动电路的功耗,提升显示设备的续航时间和使用寿命。

综上所述,本发明提供的一种低功耗显示屏的gip驱动电路及其控制方法,通过将晶体管t1的源极分别与晶体管t6的栅极、晶体管t7的漏极、晶体管t2的源极、晶体管t3的栅极和电容c1的一端电连接,晶体管t6的漏极分别与晶体管t7的栅极、晶体管t8的漏极、晶体管t5的源极和晶体管t9的栅极电连接,晶体管t9的漏极分别与晶体管t10的漏极和晶体管t4的源极电连接且晶体管t9的漏极、晶体管t10的漏极和晶体管t4的源极均接栅极走线,晶体管t5的栅极与晶体管t5的漏极电连接,电容c1的另一端与晶体管t3的源极电连接,晶体管t6的源极分别与晶体管t7的源极、晶体管t8的源极、晶体管t9的源极和晶体管t10的源极电连接,这样使得晶体管t4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。

以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等同变换,或直接或间接运用在相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1