显示面板的制作方法_2

文档序号:9811866阅读:来源:国知局
M8的栅极耦接至晶体管M6的漏极,晶体管M8的源极接收栅极低电压VGL。电容C3耦接于晶体管M6的漏极与时脉信号CK3之间。晶体管M9的漏极耦接至扫描信号G(l),晶体管M9的栅极接收时脉信号CKl,晶体管M9的源极接收栅极低电压VGL。晶体管MlO的漏极耦接至扫描信号G(I),晶体管MlO的栅极接收时脉信号CK2,晶体管MlO的源极接收栅极低电压VGL。晶体管Ml I的漏极耦接至扫描信号G (I),晶体管Mll的栅极接收时脉信号CK4,晶体管Mll的源极接收栅极低电压VGL。
[0047]请参照图2A及图3,其中相同或相似元件使用相同或相似标号。图3是本发明的另一实施例的移位寄存器的电路示意图。移位寄存器SRla大致相同于移位寄存器SRl,其不同之处在于放电单元310。在本实施例中,放电单元310是接收放电控制信号CKVl及CKV2,而非接收时脉信号CKl?CK4。并且,放电单元310耦接参考电压VQ及扫描信号G(I),依据参考电压VQ及放电控制信号CKVl及CKV2以决定是否对参考电压VQ及扫描信号G(I)进行放电,其中放电控制信号CKVl及CKV2互为反相信号,且放电控制信号CKVl及CKV2的频率相同,不同于时脉信号CKl?CK4,本发明实施例不以此为限。
[0048]换言之,当参考电压VQ高于等于一临界电压时,放电单元310不会对参考电压VQ及扫描信号G(I)进行放电;当参考电压VQ低于上述临界电压时,则放电单元310会导通参考电压VQ及扫描信号G(I)至栅极低电压VGL,以使参考电压VQ及扫描信号G(I)会接近或相同于栅极低电压VGL,也即对参考电压VQ及扫描信号G(I)进行放电。
[0049]在本实施例中,放电单元310包括晶体管M12?M21。晶体管M12的栅极耦接至参考电压VQ,晶体管M12的源极接收栅极低电压VGL。晶体管M13的漏极耦接至参考电压VQ,晶体管M13的栅极耦接至晶体管M12的漏极,晶体管M13的源极接收栅极低电压VGL。晶体管M14的漏极耦接至晶体管M12的漏极,晶体管M14的栅极及源极接收放电控制信号CKVl。晶体管M15的漏极耦接至晶体管M12的漏极,晶体管M15的栅极接收放电控制信号CKV2,晶体管M15的源极接收栅极低电压VGL。晶体管M16的漏极耦接至扫描信号G (I),晶体管M16的栅极耦接至晶体管M12的漏极,晶体管M16的源极接收栅极低电压VGL。
[0050]晶体管M17的栅极耦接至参考电压VQ,晶体管M17的源极接收栅极低电压VGL。晶体管M18的漏极耦接至参考电压VQ,晶体管M18的栅极耦接至晶体管M17的漏极,晶体管M18的源极接收栅极低电压VGL。晶体管M19的漏极耦接至晶体管M17的漏极,晶体管M19的栅极接收放电控制信号CKVl,晶体管M19的源极接收栅极低电压VGL。晶体管M20的漏极耦接至晶体管M17的漏极,晶体管M20的栅极及源极接收放电控制信号CKV2。晶体管M21的漏极耦接至扫描信号G(I),晶体管M21的栅极耦接至晶体管M17的漏极,晶体管M21的源极接收栅极低电压VGL。
[0051]综上所述,本发明实施例的显示面板中,其控制驱动单元的参考电压会经过三次电压提升,以致于驱动单元中用以提供扫描信号的晶体管可具有更高的驱动能力。藉此,显示面板可在低温环境下正常作动。
[0052]最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
【主权项】
1.一种显示面板,其特征在于,包括: 一基板; 一像素阵列,设置在该基板; 多个移位寄存器,设置在该基板,用以依序输出多个扫描信号以驱动该像素阵列,各该些移位寄存器包括: 一第一充电单元,接收该些扫描信号中的一第一扫描信号,以在一第一期间对一参考电压进行充电; 一第二充电单元,接收该些扫描信号中的一第二扫描信号,以在一第二期间对该参考电压进行充电,其中该第一期间早于该第二期间; 一驱动单兀,接收该参考电压及一第一时脉信号,依据该参考电压以在一第三期间输出该第一时脉信号作为该些扫描信号中的一第三扫描信号及提升该参考电压,其中该第二期间早于该第三期间;以及 一放电单元,耦接该参考电压及该第三扫描信号,依据该参考电压以决定是否对该参考电压及该第三扫描信号进行放电。2.根据权利要求1所述的显示面板,其特征在于,该第一充电单元还接收一第二时脉信号,依据该第二时脉信号以对该参考电压进行放电, 该第二充电单元还接收一第三时脉信号,依据该第三时脉信号以对该参考电压进行放电。3.根据权利要求2所述的显示面板,其特征在于,该第二时脉信号、该第三时脉信号及该第一时脉信号为依序致能。4.根据权利要求2所述的显示面板,其特征在于,该第一充电单元还包括: 一第一晶体管,具有一第一端、一第二端及一控制端,该第一晶体管的该第一端及该控制端接收该第一扫描信号,该第一晶体管的该第一端接收该参考电压;以及 一第二晶体管,具有一第一端、一第二端及一控制端,该第二晶体管的该第一端耦接该第一晶体管的该第一端,该第二晶体管的该第二端耦接该第一晶体管的该第二端,该第二晶体管的该控制端接收该第二时脉信号。5.根据权利要求2所述的显示面板,其特征在于,该第二充电单元还包括: 一第三晶体管,具有一第一端、一第二端及一控制端,该第三晶体管的该第二端及该控制端接收该第二扫描信号; 一第一电容,耦接于该参考电压及该第二晶体管的该第一端之间;以及一第四晶体管,具有一第一端、一第二端及一控制端,该第四晶体管的该第一端耦接该第三晶体管的该第一端,该第四晶体管的该第二端耦接该第三晶体管的该第二端,该第四晶体管的该控制端接收该第三时脉信号。6.根据权利要求1所述的显示面板,其特征在于,该驱动单元还包括: 一第五晶体管,具有一第一端、一第二端及一控制端,该第五晶体管的该第一端接收该第一时脉信号,该第五晶体管的该控制端接收该参考电压,该第五晶体管的该第二端提供该第三扫描信号;以及 一第二电容,耦接于该参考电压及该第三扫描信号之间。7.根据权利要求1所述的显示面板,其特征在于,该放电单元还包括: 一第六晶体管,具有一第一端、一第二端及一控制端,该第六晶体管的该控制端接收该参考电压,该第六晶体管的该第二端接收一栅极低电压; 一第三电容,耦接于该第一时脉信号与该第六晶体管的该第一端之间; 一第七晶体管,具有一第一端、一第二端及一控制端,该第七晶体管的该第一端接收该参考电压,该第七晶体管的该控制端耦接第六晶体管的该第一端,该第七晶体管的该第二端接收该栅极低电压; 一第八晶体管,具有一第一端、一第二端及一控制端,该第八晶体管的该第一端接收该第三扫描信号,该第八晶体管的该控制端耦接第六晶体管的该第一端,该第八晶体管的该第二端接收该栅极低电压; 一第九晶体管,具有一第一端、一第二端及一控制端,该第九晶体管的该第一端接收该第三扫描信号,该第九晶体管的该控制端接收一第二时脉信号,该第九晶体管的该第二端接收该栅极低电压;以及 一第十晶体管,具有一第一端、一第二端及一控制端,该第十晶体管的该第一端接收该第三扫描信号,该第十晶体管的该控制端接收一第三时脉信号,该第十晶体管的该第二端接收该栅极低电压;以及 一第i 晶体管,具有一第一端、一第二端及一控制端,该第i 晶体管的该第一端接收该第三扫描信号,该第十一晶体管的该控制端接收一第四时脉信号,该第十一晶体管的该第二端接收该栅极低电压。8.根据权利要求1所述的显示面板,其特征在于,该放电单元还包括: 一第十二晶体管,具有一第一端、一第二端及一控制端,该第十二晶体管的该控制端耦接至该参考电压,该第十二晶体管的该第二端接收一栅极低电压; 一第十三晶体管,具有一第一端、一第二端及一控制端,该第十三晶体管的该第一端耦接至该参考电压,该第十三晶体管的该控制端耦接至该第十二晶体管的该第一端,该第十三晶体管的该第二端接收该栅极低电压; 一第十四晶体管,具有一第一端、一第二端及一控制端,该第十四晶体管的该第一端耦接至该第十二晶体管的该第一端,该第十四晶体管的该控制端及该第二端接收一第一放电控制信号; 一第十五晶体管,具有一第一端、一第二端及一控制端,该第十五晶体管的该第一端稱接至该第十二晶体管的该第一端,该第十五晶体管的该控制端接收一第二放电控制信号,该第十五晶体管的该第二端接收该栅极低电压; 一第十六晶体管,具有一第一端、一第二端及一控制端,该第十六晶体管的该第一端耦接至该第三扫描信号,该第十六晶体管的该控制端耦接至该第十二晶体管的该第一端,该第十六晶体管的该第二端接收该栅极低电压; 一第十七晶体管,具有一第一端、一第二端及一控制端,该第十七晶体管的该控制端耦接至该参考电压,该第十七晶体管的该第二端接收该栅极低电压; 一第十八晶体管,具有一第一端、一第二端及一控制端,该第十八晶体管的该第一端耦接至该参考电压,该第十八晶体管的该控制端耦接至该第十七晶体管的该第一端,该第十八晶体管的该第二端接收该栅极低电压; 一第十九晶体管,具有一第一端、一第二端及一控制端,该第十九晶体管的该第一端耦接至该第十七晶体管的该第一端,该第十九晶体管的该控制端接收该第一放电控制信号,该第十九晶体管的该第二端接收该栅极低电压; 一第二十晶体管,具有一第一端、一第二端及一控制端,该第二十晶体管的该第一端耦接至该第十七晶体管的该第一端,该第二十晶体管的该控制端及该第二端接收该第二放电控制信号;以及 一第二 i 晶体管,具有一第一端、一第二端及一控制端,该第二 i 晶体管的该第一端耦接至该第三扫描信号,该第二十一晶体管的该控制端耦接至该第十七晶体管的该第一端,该第二十一晶体管的该第二端接收该栅极低电压。9.根据权利要求8所述的显示面板,其特征在于,该第一放电控制信号及该第二放电控制信号互为反相信号。
【专利摘要】本发明提供一种显示面板,包括一像素阵列及多个移位寄存器。移位寄存器用以依序输出多个扫描信号以驱动像素阵列。各个移位寄存器包括一第一充电单元、一第二充电单元、一驱动单元及一放电单元。第一充电单元用以在一第一期间对一参考电压进行充电。第二充电单元用以在一第二期间对参考电压进行充电。驱动单元依据参考电压在一第三期间输出一第一时脉信号作为对应的扫描信号及提升参考电压。放电单元依据参考电压决定是否对参考电压及对应的扫描信号进行放电。
【IPC分类】G09G3/36
【公开号】CN105575347
【申请号】CN201410717806
【发明人】郭智宇
【申请人】中华映管股份有限公司
【公开日】2016年5月11日
【申请日】2014年12月1日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1