显示装置的制造方法

文档序号:10625414阅读:138来源:国知局
显示装置的制造方法
【专利摘要】本发明公开一种显示装置,包括:显示区,具有位于一基板上的多个像素;以及周边区域位于显示区外侧,周边区域包括位于该基板上的多个第一电路区与多个第二电路区,第一电路区依第一方向驱动像素,且第二电路区依第二方向驱动像素;其中第一电路区之一与第二电路区之一中至少一者是一五边形,具有依序相连的第一边、第二边、第三边、第三边、与第四边,其中第一边与第二方向平行,其中第二边与第一方向平行,其中第三边与像素之一者的对角线平行,其中第四边与五边形对应的该基板边缘实质上平行,且第四边的长度大于像素的侧边中至少一者的长度,以及其中第五边与第三边平行。
【专利说明】
曰f驻罢 业不表直
技术领域
[0001]本发明涉及显示装置,且特别是涉及其周边区域的电路区的形状设计。
【背景技术】
[0002]—般的显示装置为矩形,主要分为显示区与外围的周边区域。周边区域含有多个矩形的电路区,用以驱动显示区中的像素。然而在其他形状的显示装置中,矩形电路区与周边区域的基板边缘之间的空间过大而无法妥善利用。一般而言,电路区的面积越大,在电路设计上具有越大的弹性。为了减少电路区与基板边缘之间的空间,现有的电路区设计往往呈不规则型,且随着位置不同而有不同形状,造成某一电路区的电路设计无法适用于其他电路区。
[0003]综上所述,目前亟需新的电路区形状以减少电路区与基板边缘之间的空间,且此电路区形状应适用于周边区域的任何位置。

【发明内容】

[0004]本发明一实施例提供的显示装置,包括:显示区,具有位于基板上的多个像素;以及周边区域位于显示区外侧,周边区域包括位于基板上的多个第一电路区与多个第二电路区,第一电路区依第一方向驱动像素,且第二电路区依第二方向驱动像素;其中第一电路区与第二电路区中至少一者是五边形,具有依序相连的第一边、第二边、第三边、第四边、与第五边,其中第一边与第二方向平行,其中第二边与第一方向平行,其中第三边与像素之一者的对角线平行,其中第四边与五边形对应的基板边缘实质上平行,且第四边的长度大于像素的侧边中至少一者的长度,以及其中第五边与第三边平行。
[0005]本发明一实施例提供的显示装置,包括:显示区,具有位于基板上的多个像素;以及周边区域位于显示区外侧,周边区域包括位于基板上的多个第一电路区与多个第二电路区,第一电路区依第一方向驱动像素,第二电路区依第二方向驱动像素;其中第一电路区与第二电路区中至少一者是七边形,具有依序相连的第一边、第二边、第三边、第四边、第五边、第六边、与第七边,其中第一边与第二方向平行,其中第二边与第一方向平行,其中第四边与七边形对应的基板边缘实质上平行,且第四边的长度大于像素的侧边中至少一者的长度,其中第六边与第一边平行,以及其中第七边与第二边平行。
【附图说明】
[0006]图1为本发明一实施例中的显示装置的示意图;
[0007]图2与图3为本发明实施例中的第一电路区与第二电路区的分布图;
[0008]图4至图9为本发明实施例中的第一电路区与第二电路区的形状的示意图;
[0009]图1OA至图1OD为本发明实施例中的第一电路区与第二电路区的布局图;
[0010]图11为本发明一实施例中的移位寄存器的电路图;
[0011]图12为本发明一实施例中的多工控制器的电路图。
[0012]符号说明
[0013]CLR、CLG、CLB 时序信号线
[0014]D数据线
[0015]Mnl、Mn2、Mn3、Mn4、Mnl0、Mnll、Mnl2、Mnl3、Mnl4 晶体管
[0016]P 侧边
[0017]S扫描线
[0018]VH, VL电源供给线
[0019]V-UV1-UVI1-1 第一边
[0020]V-2、V1-2、VI1-2 第二边
[0021]V-3、V1-3、VI1-3 第三边
[0022]V-4、V1-4、VI1-4 第四边
[0023]V-5、V1-5、VI1-5 第五边
[0024]V1-6、VI1-6 第六边
[0025]VI1-7 第七边
[0026]10 基板
[0027]11 显示区
[0028]IlA 第一方向
[0029]IlB 第二方向
[0030]IlC对角线
[0031]13周边区域
[0032]13E基板边缘
[0033]15 接线
[0034]100显示装置
[0035]110 像素
[0036]131第一电路区
[0037]133第二电路区
【具体实施方式】
[0038]图1是本发明一显示装置的示意图。显示装置100具有圆形的基板边缘,主要分为显示区11与周边区域13。显示区11具有位于基板10上的像素110。在图1的实施例中,像素110为方形,且第一方向IlA垂直于第二方向11B。在其他实施例中,像素可为六角形,且第一方向IlA与第二方向IlB的夹角为60度。
[0039]图1的周边区域13具有位于基板10上多个第一电路区131与第二电路区133。第一电路区131依第一方向IIA驱动像素110,且第二电路区133依第二方向IIB驱动像素110。举例来说,第一电路区131可为移位寄存器(SR),且单一的第一电路区131只驱动单列的像素110 (并连接其扫描线S)。第二电路区133可为多工控制器的开关(MUX switch),且单一的第二电路区133驱动至少一行的像素110 (并连接其数据线D)。
[0040]图1的周边区域13所含的第一电路区131与第二电路区133可如图2或图3所示。在图2中,有部分的周边区域13都设置第一电路区131与第二电路133区。在图3中,有部分的周边区域13仅设置第一电路区131与有部分的周边区域13仅设置第二电路区133。
[0041 ] 图4为图1的区域200的放大图,用以说明图3的设计中第一电路区131与第二电路区133的形状。可以理解的是,虽然图3的左下角为第二电路区133,但第二电路区133的形状设计也可应用于右下角的第一电路区131。
[0042]如图4所示,每一像素110具有三个次像素(R、G、与B)。可以理解的是,像素110可具有更多次像素而不限于常见的三个次像素的设计,且三个次像素的排列方式与面积大小也可依需要调整。在图4中,第二电路区133为五边形。以中间的第二电路区133为例,五边形具有依序相连的第一边V-1、第二边V-2、第三边V-3、第四边V-4、与第五边V-5。第一边V-1与第二方向IlB平行,第二边V-2与第一方向IlA平行,且第三边V-3与像素110的对角线IlC平行。第四边V-4与五边形对应的周边区域13的基板边缘13E实质上平行,且第四边V-4大于像素110的侧边P中至少一者。举例来说,第四边V-4大于像素110的右侧边、左侧边、上侧边、或下侧边。第五边V-5与第三边V-3平行。在本发明一实施例中,第二电路区133与基板边缘13E之间可夹有接线15,以连接不同的第二电路区133至外部电路。如图4所示的实施例,第一边V-1与显示区11中最外侧的像素110之一者的侧边(如第二电路区133右方的像素110的左侧)相邻,且第二边V-2与该显示区11中最外侧的像素110的另一者的侧边(如第二电路区133上方的像素110的下侧)相邻。
[0043]在图4中,第三边V-3与第五边V-5的长度相同。但在其他实施例中,第三边V_3与第五边V-5的长度可不相同,使第四边V-4与不同位置的基板边缘13E实质上平行,如图5所示。同样地,第一边V-1与第二边V-2的长度也不一定相同,端视其对应的像素数目而定。不论如何,第四边V-4均与基板边缘13E实质上平行。在这必须说明的是,虽然巨观上基板边缘13E为圆形,但在微观如像素尺寸时,对应第二电路区133的基板边缘13E可视作直线。
[0044]图6为图1的区域200的放大图,用以说明图2的设计中部分的周边区域13都设置第一电路区131与第二电路区133 (下半部)的形状。至于图2中部分的周边区域13仅设置第一电路区131 (上半部),可采用前述五边形的设计。可以理解的是,虽然图6的设计对应左下角中部分的周边区域13都设置第一电路区131与第二电路区133,但也可应用于右下角中部分的周边区域13都设置第一电路区131与第二电路区133。在其他实施例中,部分的周边区域13都设置第一电路区131与第二电路区133可位于周边区域13的下半部以外的其他区域,但都适用图6的设计。
[0045]在图6中,第二电路区133位于第一电路区131与显示区11之间。五边形的第一电路区131具有依序相连的第一边V-1、第二边V-2、第三边V-3、第四边V-4、与第五边V-5。第一边V-1与第二方向IIB平行,第二边V-2与第一方向IIA平行,且第三边V-3与像素110的对角线IlC平行。第四边V-4与五边形对应的周边区域13的基板边缘13E实质上平行,且第四边V-4大于像素110的侧边P中至少一者。举例来说,第四边V-4大于像素110的右侧边、左侧边、上侧边、或下侧边。第五边V-5与第三边V-3平行。在本发明一实施例中,第一电路区131与基板边缘13E之间可夹有接线15,以连接不同的第一电路区131至外部电路。
[0046]如图6所示,六边形的第二电路区133具有依序相连的第一边V1-1、第二边V1-2、第三边V1-3、第四边V1-4、第五边V1-5、与第六边V1-6。第一边V1-1与第二方向IlB平行,并与显示区11中最外侧的像素110之一者的侧边(如第二电路区133右方的像素110的左侧)相邻。第二边V1-2与第一方向IlA平行,并与显示区11中最外侧的像素的另一者的侧边(如第二电路区133上方的像素110的下侧)相邻。第三边V1-3与像素110之一者的对角线IlC平行。第四边V1-4与第一边V1-1平行,并与其左侧的五边形的第一电路区131的第一边V-1相邻。第五边V1-5与第二边V1-2平行,并与其下侧的五边形的第一电路区131的第二边V-2相邻。第六边V1-6与第三边V1-3平行。
[0047]图7为图1的区域200的放大图,用以说明图3的设计中第一电路区131与第二电路区133的形状。可以理解的是,虽然图7的左下角为第二电路区133,但第二电路区133的形状设计也可应用于右下角的第一电路区131。
[0048]如图7所示,第二电路区133为七边形,具有依序相连的第一边VI1-1、第二边VI1-2、第三边VI1-3、第四边VI1-4、第五边VI1-5、第六边VI1-6、与第七边VI1-7。第一边VI1-1与第二方向IlB平行,并与显示区11中最外侧的像素110的第一者的第一侧边(如图7中中间的像素110的左侧)相邻。第二边VI1-2与第一方向IlA平行,并与显示区11中最外侧的像素110的第二者的侧边(如图7中上方的像素110的下侧)相邻。第四边VI1-4与七边形对应的周边区域13的基板边缘13E实质上平行,且第四边VI1-4大于像素110的侧边P中至少一者。举例来说,第四边VI1-4的长度大于像素110的上侧边、下侧边、左侧边、或右侧边。第六边VI1-6与第一边VI1-1平行,并与显示区11中最外侧的像素110的第三者的侧边(如图7中下方的像素的左侧)相邻。第七边VI1-7与第二边VI1-2平行,并与显示区11中最外侧的像素110的第一者的第二侧边(如图7中中间的像素110的下侦D相邻。在本发明一实施例中,第二电路区133与基板边缘13E之间可夹有接线15,以连接不同的第二电路区133至外部电路。
[0049]在图7中,可调整第三边VI1-3与第五边VI1-5的长度,使第四边VI1-4与不同位置的基板边缘13E实质上平行,如图8所示。同样地,第一边VI1-1、第二边VI1-2、第六边VI1-6、与第七边VI1-7的长度也不一定相同,端视其对应的像素数目而定。不论如何,第四边VI1-4均与基板边缘13E实质上平行。在这必须说明的是,虽然巨观上基板边缘13E为圆形,但在微观如像素尺寸时,对应第二电路区133的基板边缘13E可视作直线。
[0050]图9为图1的区域200的放大图,用以说明图2的设计中部分的周边区域13都设置第一电路区131与第二电路区133 (下半部)的形状。至于图9中部分的周边区域13仅设置第一电路区(上半部),可采用前述五边形的设计。可以理解的是,虽然图9的设计对应左下角中部分的周边区域13都设置第一电路区131与第二电路区133,但也可应用于右下角中部分的周边区域13都设置第一电路区131与第二电路区133。在其他实施例中,部分的周边区域13都设置第一电路区131与第二电路区133可位于周边区域13的下半部以外的其他区域,但都适用图9的设计。
[0051]在图9中,第二电路区133位于第一电路区131与显示区11之间。七边形的第一电路区131具有依序相连的第一边VI1-1、第二边VI1-2、第三边VI1-3、第四边VI1-4、第五边VI1-5、第六边VI1-6、与第七边VI1-7。第一边VI1-1与第二方向IlB平行。第二边VI1-2与第一方向IlA平行。第四边VI1-4与七边形对应的周边区域13的基板边缘13E实质上平行,且第四边VI1-4大于像素110的侧边P中至少一者。举例来说,第四边VI1-4的长度大于像素110的上侧边、下侧边、左侧边、或右侧边。第六边VI1-6与第一边VI1-1平行。第七边VI1-7与第二边VI1-2平行。在本发明一实施例中,第一电路区131与基板边缘13E之间可夹有接线15,以连接不同的第一电路区131至外部电路。
[0052]如图9所示,六边形的第二电路区133具有依序相连的第一边V1-1、第二边V1-2、第三边V1-3、第四边V1-4、第五边V1-5、与第六边V1-6。第一边V1-1与第二方向IlB平行,并与显示区11中最外侧的像素110之一者的侧边(如第二电路区133右方的像素110的左侧)相邻。第二边V1-2与第一方向IlA平行,并与显示区11中最外侧的像素的另一者的侧边(如第二电路区133上方的像素110的下侧)相邻。第三边V1-3与像素110之一者的对角线IlC平行。第四边V1-4与第一边V1-1平行,并与七边形的第一电路区131的第一边VI1-1相邻。第五边V1-5与第二边V1-2平行,并与七边形的第一电路区131的第七边VI1-7相邻。第六边V1-6与第三边V1-3平行。
[0053]在本发明一实施例中,五边形的第一电路区131 (如图4或图5的设计)其布局图如图1OA所示,其为对应驱动多条扫描线S的多个移位暂存器,移位暂存器之一包括电源供给线VH与VL,该电源供给线VH与VL与五边形的第四边V-4相邻,且与五边形对应的基板边缘13E实质上平行。上述移位寄存器的电路图如图11所示。一般而言,移位寄存器具有四个晶体管胞1、]?112、]\1113、与]\1114,以驱动单列的像素110中的栅极。
[0054]在本发明一实施例中,五边形的第二电路区133(如图4或图5的设计)其布局图如图1OB所示,其为对应驱动多条数据线的多个多工控制器。多工控制器之一包括的时序信号线CLR、CLG、与CLB与五边形的第四边V-4相邻,且与五边形对应的基板边缘13E实质上平行。上述多工控制器的电路图如图12所示。一般而言,多工控制器的三个晶体管MnlO、Mnll、Mnl2于不同时相可分别开关单行的像素110中RGB次像素的数据线。若像素110具有更多次像素(比如RGBY),则晶体管的数目更多(比如4个)。另一方面,多工控制器的晶体管Mnl3与Mnl4是静电放电的防护电路。
[0055]在本发明一实施例中,第一电路区131为五边形,而第二电路区133为六边形,且第二电路区133夹设于第一电路区131与像素110之间(如图6的设计)。第一电路区131为移位寄存器,其布局图可参考图10A。第二电路区133为对应驱动多条数据线的多个多工控制器,其布局图如图1OC所示。多工控制器之一包括电源供给线VL,且电源供给线VL与六边形的第五边V1-5相邻。上述多工控制器的电路图如图12所示。
[0056]在本发明一实施例中,七边形的第一电路区131 (如图7或图8的设计)为对应驱动多条扫描线的多个移位暂存器,其布局图如图1OD所示。移位暂存器之一包括的电源供给线VL与七边形的第四边VI1-4相邻,且与七边形对应的基板边缘13E实质上平行。上述移位寄存器的电路图如图11所示。
[0057]在本发明一实施例中,七边形的第一电路区131 (如图7或图8的设计)为对应驱动多条扫描线的多个移位暂存器,其布局图如图1OD所示。移位暂存器之一包括的电源供给线VL与七边形的第五边VI1-5相邻。上述移位寄存器的电路图如图11所示。
[0058]在本发明一实施例中,七边形的第一电路区131 (如图7或图8的设计)为对应驱动多条扫描线的多个移位暂存器,其布局图如图1OD所示。移位暂存器之一包括的电源供给线VH与七边形的第一边VI1-1及第七边VI1-7相邻。上述移位寄存器的电路图如图11所示。
[0059]在本发明一实施例中,第一电路区131为七边形,而第二电路区133为六边形,且第二电路区133夹设于第一电路区131与像素110之间(如图9的设计)。第一电路区131为移位寄存器,其布局图可参考图10D。第二电路区133为对应驱动多条数据线的多个多工控制器,多工控制器之一包括的电源供给线VL与六边形的第五边V1-5相邻。上述多工控制器的电路图如图12所示。值得注意的是,图1OA至图1OD的布局图与图11与图12所示的电路图仅用以举例而非局限本发明。只要是能够驱动像素的移位寄存器或多工控制器的布局或电路,均可作为本发明的第一电路区131或第二电路区133的布局或电路。
[0060]综上所述,本发明已提供新颖的电路区形状设计。上述电路区形状可减少电路区与基板边缘之间的空间,并可应用于周边区域的任何位置。
[0061]虽然结合以上数个实施例公开了本发明,然而其并非用以限定本发明,任何本技术领域中具有通常知识者,在不脱离本发明的精神和范围内,可作任意的更动与润饰,因此本发明的保护范围应当以附上的权利要求所界定的为准。
【主权项】
1.一种显示装置,包括: 显示区,具有位于一基板上的多个像素;以及 周边区域,位于该显示区外侧,该周边区域具有位于该基板上的多个第一电路区与多个第二电路区,该些第一电路区依一第一方向驱动该些像素,且该些第二电路区依一第二方向驱动该些像素; 其中该些第一电路区之一与该些第二电路区之一中至少一者是一五边形,该五边形具有依序相连的第一边、第二边、第三边、第四边、与第五边, 其中该五边形的第一边与该第二方向平行, 其中该五边形的第二边与该第一方向平行, 其中该五边形的第三边与该些像素之一者的对角线平行, 其中该五边形的第四边与该五边形对应的该基板边缘实质上平行,且该五边形的第四边的长度大于该些像素的侧边中至少一者的长度,以及其中该五边形的第五边与该五边形的第三边平行。2.如权利要求1所述的显示装置,其中该五边形的第一边与该显示区中最外侧的像素之一者的侧边相邻,且该五边形的第二边与该显示区中最外侧的像素的另一者的侧边相邻。3.如权利要求1所述的显示装置,其中该些像素是矩形,该第一方向垂直于该第二方向,每一该些第一电路区驱动单列的像素,且每一该些第二电路区驱动至少一行的像素。4.如权利要求1所述的显示装置,其中该显示区实质上呈圆形。5.如权利要求1所述的显示装置,其中该些第一电路区为对应驱动多条扫描线的多个移位暂存器,该些移位暂存器之一包括一电源供给线,该电源供给线与该五边形的第四边相邻,且与该五边形对应的该基板边缘实质上平行。6.如权利要求1所述的显示装置,其中该些第二电路区为对应驱动多条数据线的多个多工控制器,该些多工控制器之一包括一时序信号线,该时序信号线与该五边形的第四边相邻,且与该五边形对应的该基板边缘实质上平行。7.如权利要求1所述的显示装置,其中该些第一电路区之一与该些第二电路区之一中的另一者是一六边形,且夹设于该五边形与该显示区之间, 其中该六边形具有依序相连的第一边、第二边、第三边、第四边、第五边、与第六边,其中该六边形的第一边与该第二方向平行,并与该显示区中最外侧的像素之一者的侧边相邻, 其中该六边形的第二边与该第一方向平行,并与显示区中最外侧的像素的另一者的侧边相邻, 其中该六边形的第三边与该些像素之一者的对角线平行, 其中该六边形的第四边与该六边形的第一边平行,并与该五边形的第一边平行, 其中该六边形的第五边与该六边形的第二边平行,并与该五边形的第二边平行, 其中该六边形的第六边与该六边形的第三边平行。8.如权利要求7所述的显示装置,其中该些第二电路区为对应驱动多条数据线的多个多工控制器,该些多工控制器之一包括一电源供给线,该电源供给线与该六边形的第五边相邻。9.一种显示装置,包括: 显示区,具有位于一基板上的多个像素;以及 周边区域位于该显示区外侧,该周边区域包括位于该基板上的多个第一电路区与多个第二电路区,该些第一电路区依一第一方向驱动该些像素,该些第二电路区依一第二方向驱动该些像素; 其中该些第一电路区之一与该些第二电路区之一中至少一者是一七边形,该七边形具有依序相连的第一边、第二边、第三边、第四边、第五边、第六边、与第七边, 其中该七边形的第一边与该第二方向平行, 其中该七边形的第二边与该第一方向平行, 其中该七边形的第四边与该七边形对应的该基板边缘实质上平行,且该七边形的第四边的长度大于该些像素的侧边中至少一者的长度, 其中该七边形的第六边与该七边形的第一边平行,以及 其中该七边形的第七边与该七边形的第二边平行。10.如权利要求9所述的显示装置,其中该七边形的第一边与该显示区中最外侧的像素的第一者的第一侧边相邻,该七边形的第二边与该显示区中最外侧的像素的第二者的侧边相邻,且该七边形的第六边与该显示区中最外侧的像素的第三者的侧边相邻,且该七边形的第七边与该显示区中最外侧的像素的第一者的第二侧边相邻。11.如权利要求9所述的显示装置,其中该些像素是矩形,该第一方向垂直于该第二方向,每一该些第一电路区驱动单列的像素,且每一该些第二电路区驱动至少一行的像素。12.如权利要求9所述的显示装置,其中该显示区实质上呈圆形。13.如权利要求9所述的显示装置,其中该些第一电路区为对应驱动多条扫描线的多个移位暂存器,该些移位暂存器之一包括一电源供给线,该电源供给线与该七边形的第四边相邻,且与该七边形对应的该基板边缘实质上平行。14.如权利要求9所述的显示装置,其中该些第一电路区为对应驱动多条扫描线的多个移位暂存器,该些移位暂存器之一包括一电源供给线,该电源供给线与该七边形的第五边相邻。15.如权利要求9所述的显示装置,其中该些第一电路区为对应驱动多条扫描线的多个移位暂存器,该些移位暂存器之一包括一电源供给线,该电源供给线与该七边形的第一边相邻,且与该七边形的第七边相邻。16.如权利要求9所述的显示装置,其中该些第一电路区之一与该些第二电路区之一中的另一者是一六边形,且夹设于该七边形与该显示区之间, 其中该六边形具有依序相连的第一边、第二边、第三边、第四边、第五边、与第六边, 其中该六边形的第一边与该第二方向平行,并与该显示区中最外侧的像素之一者的侧边相邻, 其中该六边形的第二边与该第一方向平行,并与显示区中最外侧的像素的另一者的侧边相邻, 其中该六边形的第三边与该些像素之一者的对角线平行, 其中该六边形的第四边与该六边形的第一边平行,并与该七边形的第一边或该七边形的第六边相邻, 其中该六边形的第五边与该六边形的第二边平行,并与该七边形的第二边或该七边形的第七边相邻, 其中该六边形的第六边与该六边形的第三边平行。17.如权利要求16所述的显示装置,其中该些第二电路区为对应驱动多条数据线的多个多工控制器,该些多工控制器之一包括一电源供给线,该电源供给线与该六边形的第五边相邻。
【文档编号】G09G3/20GK105989788SQ201510085306
【公开日】2016年10月5日
【申请日】2015年2月17日
【发明人】黄圣峰, 施建丰, G.J.赫克斯特拉
【申请人】群创光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1