点灯系统的制作方法

文档序号:2748561阅读:361来源:国知局
专利名称:点灯系统的制作方法
技术领域
本实用新型涉及一种点灯系统,且特别涉及一种应用于投影装置的点灯系统。
背景技术
结合显示器与投影机的产品是近年来技术发展的重点之一,例如液晶显示 (liquid crystal display,LCD)投影机、数字光学处(digital lightprocessing,DLP)投 影机或硅上液晶(liquid crystal on silicon,LC0S)投影机等等。其中,数字光学处理投 影机不同于过去液晶投影机将光束穿透液晶面板成像的方式,而是使光束经由数字微镜装 置上的微镜片反射产生影像。利用数字微镜装置的技术可以使投影装置的重量降低,体积也能大幅缩小,且可 同时提供较好的光学效率及更高的分辨率。由于数字微镜装置具有反射性以及高填满率的 特性来产生较高的光学效率。因此,数字光学处理投影机适用于需要高亮度及高分辨率的 用途。同时,数字光学处理的全数字化设计也提供了更为正确且稳定的再生影像。现今数字光学处理投影器大多采用单灯投影的设计。图1所示为传统数字光学处 理投影器的单灯投影的示意图。参照图1,一般用以点亮灯107的控制单元大多采用德州仪 器(TI)所研发的DLP ASIC 101。TI DLP ASIC101在色轮(color wheel,未图示)转速稳 定后,会发出逻辑高的系统控制信号LCS给灯控制电路103。当灯控制电路103接收到逻辑高的系统控制信号LCS时,灯控制电路103会发出 逻辑低的灯驱动信号SCI给灯驱动器105,并提供一持续电流回路给灯驱动器105,使得灯 驱动器105驱动(点亮)灯107。换言之,当灯控制电路103发出逻辑高的灯驱动信号SCI 给灯驱动器105时,电流回路会被切断。如此一来,灯107就会熄灭。传统上,当灯驱动器105成功点亮灯107时,灯控制电路103会传送一个逻辑低的 灯状态信号LST给TI DLP ASIC 101 (表示点灯成功)。如此一来,TI DLPASIC 101在得知 灯107已被成功点亮后,会传送系统同步信号SYNC给灯控制电路103,由此控制灯107的极 性(频率)与电流方向,用以避免投射影像产生闪烁。另一方面,当灯驱动器105未如期点亮灯107时,灯控制电路103会传送一个逻辑 高的灯状态信号LST给TI DLP ASIC 101 (表示点灯失败)。如此一来,TI DLP ASIC 101 在得知灯107未如期被点亮后,会重新传送逻辑高的系统控制信号LCS给灯控制电路103 以再次点亮灯107,直至一预定次数为止,例如TI DLP ASIC 101可重复6次传送逻辑高的 系统控制信号LCS给灯控制电路103。基于上述,若采用TI DLP ASIC 101来驱动双灯或多灯投影的话(与多灯点灯相 关的专利有美国专利案号第7,009,348 B2号),亦即直接将TI DLPASIC 101所发出的系 统控制信号LCS提供给并联的两个或两个以上的灯控制电路/灯驱动器的话,会有以下几 点情形1、无法依使用者指定以点亮特定的灯;2、无法在某一灯已被点亮的状态下,额外(增加)点亮另一盏灯;[0011]3、无法在某一灯已被点亮的状态下,交替点亮另一盏灯;以及4、在点亮双灯其中一盏成功而另一盏失败的状态下,无法针对点亮失败的那一盏 灯进行再次点灯而不影响已成功点亮的那一盏灯。

实用新型内容有鉴于此,本实用新型提出一种点灯系统,可以依使用情况而调整点亮灯的数量。本实用新型的其它目的和优点可以从本实用新型所揭露的技术特征中得到进一 步的了解。为达上述之一或部分或全部目的或是其它目的,本实用新型的一实施例提供一种 点灯系统,适用于一投影装置。点灯系统包括第一灯与第二灯、系统控制及处理单元,及灯 控制及驱动单元。系统控制及处理单元用以接收并处理使用者命令,以发送系统控制信号 与两灯致能信号。灯控制及驱动单元耦接第一灯、第二灯以及系统控制及处理单元,灯控制 及驱动单元用以对系统控制信号与两灯致能信号进行逻辑运算,以发送两灯驱动信号来点 亮第一灯与第二灯的至少其中之一。在本实用新型的一实施例中,系统控制及处理单元包括系统处理单元与系统控制 单元。系统处理单元用以接收并处理使用者命令以发送两灯致能信号,且依据两灯状态信 号以发送系统状态信号。系统控制单元耦接系统处理单元,用以在系统处理单元输出两灯 致能信号后发送系统控制信号,并且依据系统状态信号来决定是否重新发送系统控制信号。在本实用新型的一实施例中,两灯致能信号包括第一灯致能信号与第二灯致能信 号,两灯驱动信号包括第一灯驱动信号与第二灯驱动信号,且两灯状态信号包括第一灯状 态信号与第二灯状态信号。在本实用新型的一实施例中,灯控制及驱动单元包括第一灯控制电路与第一灯驱 动器。第一灯控制电路耦接系统处理单元与系统控制单元,用以接收系统控制信号与第一 灯致能信号,并用以对系统控制信号与第一灯致能信号进行逻辑运算,以发送第一驱动信 号。第一灯驱动器耦接第一灯控制电路与第一灯,用以接收并根据第一灯驱动信号,以决定 是否点亮第一灯。在本实用新型的一实施例中,逻辑运算为与非逻辑运算。在本实用新型的一实施例中,当第一灯驱动信号为逻辑低时,第一灯驱动器决定 点亮所述第一灯。在本实用新型的一实施例中,当第一灯驱动器决定点亮第一灯且未成功点亮第一 灯时,第一灯控制电路传送逻辑高的第一灯状态信号给系统处理单元,当第一灯驱动器决 定点亮第一灯且成功点亮第一灯时,第一灯控制电路传送逻辑低的第一灯状态信号给系统
处理单元。在本实用新型的一实施例中,灯控制及驱动单元还包括第二灯控制电路与第二灯 驱动器。第二灯控制电路耦接系统处理单元与系统控制单元,用以接收系统控制信号与第 二灯致能信号,并用以对系统控制信号与第二灯致能信号进行逻辑运算,以发送第二驱动 信号。第二灯驱动器耦接第二灯控制电路与第二灯,用以接收并根据第二灯驱动信号,以决 定是否点亮第二灯。[0023]在本实用新型的一实施例中,当第二灯驱动信号为逻辑低时,第二灯驱动器决定 点亮第二灯。在本实用新型的一实施例中,当第二灯驱动器决定点亮第二灯且未成功点亮第二 灯时,第二灯控制电路传送逻辑高的第二灯状态信号给系统处理单元,当第二灯驱动器决 定点亮第二灯且成功点亮第二灯时,第二灯控制电路传送逻辑低的第二灯状态信号给系统
处理单元。在本实用新型的一实施例中,当两灯状态信号的其中之一为逻辑高时,系统处理 单元发出逻辑高的系统状态信号,以使系统控制单元重新发送系统控制信号;当两灯状态 信号的其中之一为逻辑低时,系统处理单元发出逻辑低的系统状态信号,以使系统控制单 元发送系统同步信号给灯控制及驱动单元。在本实用新型的一实施例中,系统处理单元还依据两灯状态信号以发送两灯维持 信号给灯控制及驱动单元。在本实用新型的一实施例中,灯控制及驱动单元还依据两灯维持信号以交替点亮 第一灯与第二灯。在本实用新型的一实施例中,两灯维持信号包括第一灯维持信号与第二灯维持信 号。在本实用新型的一实施例中,当第一灯控制电路传送逻辑高的第一灯状态信号给 系统处理单元时,系统处理单元传送逻辑低的第一灯维持信号给第一灯控制电路。另外,当 第二灯控制电路传送逻辑高的第二灯状态信号给系统处理单元时,系统处理单元传送逻辑 低的第二灯维持信号给第二灯控制电路。在本实用新型的一实施例中,当系统处理单元发出逻辑高的第一灯维持信号时, 系统处理单元强制第一灯驱动器点亮第一灯。另外,当系统处理单元发出逻辑高的第二灯 维持信号时,系统处理单元强制第二灯驱动器点亮第二灯。在本实用新型的一实施例中,第一灯控制电路包括与非门、双极晶体管、第一电 阻、电容、以及第二电阻。与非门的两输入端用以分别接收系统控制信号与第一灯致能信 号,且与非门的输出端用以发送第一灯驱动信号。双极晶体管的基极用以接收第一灯维持 信号,双极晶体管的射极耦接一接地电位,且双极晶体管的集极耦接至与非门的输出端。第 一电阻的第一端耦接一系统电压,且第一电阻的第二端耦接第一灯驱动器。电容的第一端 耦接第一电阻的第二端,且电容的第二端耦接至接地电位。第二电阻的第一端耦接第一电 阻的第二端,且第二电阻的第二端耦接系统处理单元,以传送第一灯状态信号。在本实用新型的一实施例中,第二灯控制电路包括与非门、双极晶体管、第一电 阻、电容、以及第二电阻。与非门的两输入端用以分别接收系统控制信号与第二灯致能信 号,且与非门的输出端用以发送第二灯驱动信号。双极晶体管的基极用以接收第二灯维持 信号,双极晶体管的射极耦接一接地电位,且双极晶体管的集极耦接至与非门的输出端。第 一电阻的第一端耦接一系统电压,且第一电阻的第二端耦接第二灯驱动器。电容的第一端 耦接第一电阻的第二端,且电容的第二端耦接至接地电位。第二电阻的第一端耦接第一电 阻的第二端,且第二电阻的第二端耦接系统处理单元,以传送第二灯状态信号。在本实用新型的一实施例中,第一灯致能信号与第二灯致能信号的默认值为逻辑 低、第一灯维持信号与第二灯维持信号的默认值为逻辑低,且系统状态信号的默认值为逻辑高。在本实用新型的一实施例中,系统处理单元内嵌一非易失性存储器,用以记录第 一灯与第二灯在投影装置关机前是否被点亮。基于上述,在本实用新型上述实施例中,点灯系统至少可以达到以下其中一个目 的或其它目的1、增加投影装置的灯的数目以增加投影亮度的上限;2、可以依使用者指定来点亮特定的灯;3、可以在某一盏灯已被点亮的状态下,额外(增加)点亮另一盏灯;4、可以在某一盏灯已被点亮的状态下,交替点亮另一盏灯;以及5、可以在点亮双灯其中一盏成功且另一盏失败的状态下,针对点亮失败的那一盏 灯进行再次点灯而不影响已成功点亮的那一盏灯。为让本实用新型的上述特征和优点能更明显易懂,下文特举多个实施例,并结合 附图,作详细说明如下。

[0042]图1所示为传统数字光学处理投影器的单灯投影的示意图。[0043]图2所示为本实用新型一实施例的点灯系统的示意图。[0044]图3所示为本实用新型一实施例的第一灯控制电路与第二灯控制电路的电路图。[0045]图4:至图7分别所示为本实用新型一实施例的多灯点灯方法的流程图。[0046]图8所示为本实用新型另一实施例的多灯点灯方法的流程图。[0047]主要元件符号说明[0048]101:TI DLP ASIC[0049]103灯控制电路[0050]105灯驱动器[0051]107,201,203 灯[0052]205系统控制及处理单元[0053]207灯控制及驱动单元[0054]209系统处理单元[0055]211系统控制单元[0056]213第一灯控制电路[0057]215第一灯驱动器[0058]217第二灯控制电路[0059]219第二灯驱动器[0060]M:非易失性存储器[0061]NA 与非门[0062]T 双极晶体管[0063]R1、R2 电阻[0064]C:电容[0065]vDD系统电压[0066]GND 接地电位LCS 系统控制信号LST 灯状态信号SYNC 系统同步信号SCI 灯驱动信号SCI_1 第一灯驱动信号SCI_2 第二灯驱动信号Ll_En 第一灯致能信号L2_En 第二灯致能信号L1_K 第一灯维持信号L2_K 第二灯维持信号LIST 第一灯状态信号L2ST 第二灯状态信号UC 使用者命令S401 S405、S501 S512、S601 S612、S701 S746、S801 S812 本实用新型实施例的多灯点灯方法的流程图各步骤
具体实施方式
有关本实用新型前述及其它技术内容、特点与效果,在
以下结合附图的多个实施 例的详细说明中,将可清楚地呈现。以下实施例中所提到的方向用语,例如「上」、「下」、 「前」、「后」、「左」、「右」等,仅是参考附图的方向。因此,使用的方向用语是用来说明,而非 用来限制本实用新型。图2所示为本实用新型一实施例的点灯系统200的示意图。参照图2,本实施例 的点灯系统200可以适用于投影装置,在本实施例中,投影装置例如为数字光学处理投影 机,但并不限于此。点灯系统200包括第一灯201、第二灯203、系统控制及处理单元205,以 及灯控制及驱动单元207。其中,第一灯201与第二灯203例如可以是高压汞灯,但并不限 于此。系统控制及处理单元205用以接收并处理使用者命令UC,并用以发送系统控制信号 LCS、第一灯致能信号Ll_En与第二灯致能信号L2_En。另外,灯控制及驱动单元207耦接第一灯201、第二灯203以及系统控制及处理单 元205。灯控制及驱动单元207会依据系统控制信号LCS而分别与第一灯致能信号Ll_En与 第二灯致能信号L2_En进行逻辑运算的结果,灯控制及驱动单元207可依据逻辑运算的结 果,单独发送第一灯驱动信号SCI_1来点亮第一灯201,或单独发送第二灯驱动信号SCI_2 来点亮第二灯203,或者发送第一灯驱动信号SCI_1与第二灯驱动信号SCI_2来同时点亮第 一灯201与第二灯203。更清楚来说,系统控制及处理单元205包括系统处理单元209与系统控制单元 211。其中,系统处理单元209(例如为数字光学处理投影机内的影像缩放器)用以接收并 处理使用者命令UC,并用以发送第一灯致能信号Ll_En与第二灯致能信号L2_En。此外, 系统处理单元209还可依据从灯控制及驱动单元207所回复的第一灯状态信号LIST与第 二灯状态信号L2ST,以发送系统状态信号LST。在本实施例中,系统处理单元209内嵌有一个非易失性存储器M,例如为电子式可擦除可编程只读存储器(electrically-erasable programmable read-only memory,EEPROM),但并不限于此。非易失性存储器M用以记录第 一灯201与第二灯203在数字光学处理投影机关机前是否被点亮。 另外,系统控制单元211例如为TI DLP ASIC,系统控制单元211耦接系统处理单 元209。系统控制单元211会在系统处理单元209输出第一灯致能信号Ll_En与第二灯致 能信号L2_En后才发送系统控制信号LCS。此外,系统控制单元211还可依据系统状态信号 LST而决定是否重新发送系统控制信号LCS。另一方面,灯控制及驱动单元207包括第一灯控制电路213、第一灯驱动器215、第 二灯控制电路217,以及第二灯驱动器219。其中,第一灯控制电路213耦接系统处理单元 209与系统控制单元211。第一灯控制电路213用以接收系统控制信号LCS与第一灯致能 信号Ll_En,并对系统控制信号LCS与第一灯致能信号Ll_En进行例如与非(NAND)逻辑运 算,以发送第一驱动信号SCI_1。另外,第一灯驱动器215耦接第一灯控制电路213与第一灯201。第一灯驱动器 215用以接收并根据第一灯驱动信号SCI_1,以决定是否点亮第一灯201。因此,当第一灯驱 动信号SCI_1为逻辑低时(即系统控制信号LCS与第一灯致能信号Ll_En皆为逻辑高时), 由于第一灯控制电路213会提供一持续电流回路给第一灯驱动器215。如此一来,第一灯驱 动器215会决定点亮第一灯201。由此,当第一灯驱动器215决定点亮第一灯201而未成功 点亮时,第一灯控制电路213会传送逻辑高的第一灯状态信号LIST给系统处理单元209 ; 而当第一灯驱动器215决定点亮第一灯201且成功点亮时,第一灯控制电路213会传送逻 辑低的第一灯状态信号LIST给系统处理单元209。相似地,第二灯控制电路217耦接系统处理单元209与系统控制单元211。第二灯 控制电路217用以接收系统控制信号LCS与第二灯致能信号L2_En,并对系统控制信号LCS 与第二灯致能信号L2_En进行例如与非(NAND)逻辑运算,以发送第二驱动信号SCI_2。另 夕卜,第二灯驱动器219耦接第二灯控制电路217与第二灯203。第二灯驱动器219用以接收 并根据第二灯驱动信号SCI_2,以决定是否点亮第二灯203。因此,当第二灯驱动信号SCI_1 为逻辑低时(即系统控制信号LCS与第二灯致能信号L2_En皆为逻辑高时),由于第二灯控 制电路217会提供一持续电流回路给第二灯驱动器219。如此一来,第二灯驱动器219会决 定点亮第二灯203。由此,当第二灯驱动器219决定点亮第二灯203而未成功点亮时,第二 灯控制电路217会传送逻辑高的第二灯状态信号L2ST给系统处理单元209 ;而当第二灯驱 动器219决定点亮第二灯203且成功点亮时,第二灯控制电路217会传送逻辑低的第二灯 状态信号L2ST给系统处理单元209。在本实施例中,当第一灯状态信号LIST与第二灯状态信号L2ST的其中之一为逻 辑高时(即未如期点亮所有的灯),系统处理单元209会发出逻辑高的系统状态信号LST, 使得系统控制单元211重新发送系统控制信号LCS ;然而,当第一灯状态信号LIST与第二 灯状态信号L2ST皆为逻辑低时(即已如期点亮所有的灯),系统处理单元209会发出逻辑 低的系统状态信号LST,使得系统控制单元211发送系统同步信号SYNC给灯控制及驱动单 元207内的第一灯控制电路213与第二灯控制电路217。如此一来,第一灯201与第二灯 203的极性(频率)与电流方向就会受到控制,从而避免投射影像产生闪烁。在此,再次参照图2,系统处理单元209还会依据第一灯状态信号LIST与第二灯状态信号L2ST,以分别发送第一灯维持信号L1_K与第二灯维持信号L2_K给灯控制及驱动单元207内的第一灯控制电路213与第二灯控制电路217。此外,灯控制及驱动单元207还会 依据第一灯维持信号L1_K与第二灯维持信号L2_K,以交替点亮第一灯201与第二灯203。在本实施例中,当第一灯控制电路213传送逻辑高的第一灯状态信号LIST给系统 处理单元209时(即未如期点亮第一灯201),系统处理单元209会发送逻辑低的第一灯维 持信号L1_K给第一灯控制电路213。相似地,当第二灯控制电路217传送逻辑高的第二灯 状态信号L2ST给系统处理单元209时(即未如期点亮第一灯203),系统处理单元209会发 送逻辑低的第二灯维持信号L2_K给第二灯控制电路217。除此之外,当系统处理单元209发出逻辑高的第一灯维持信号L1_K给第一灯控制 电路213时,系统处理单元209会强制第一灯驱动器215点亮第一灯201。相似地,当系统 处理单元209发出逻辑高的第二灯维持信号L2_K给第二灯控制电路217时,系统处理单元 209会强制第二灯驱动器219点亮第二灯203。图3所示为本实用新型一实施例的第一灯控制电路213与第二灯控制电路217的 电路图。合并参照图2与图3,第一灯控制电路213与第二灯控制电路217分别包括与非门 NA、N型双极晶体管T、电阻Rl与R2,以及电容C。其中,在第一灯控制电路213中,与非门 NA的两输入端用以分别接收系统控制信号LCS与第一灯致能信号Ll_En,且与非门NA的输 出端用以发送第一灯驱动信号SCI_1。N型双极晶体管T的基极用以接收第一灯维持信号 L1_K, N型双极晶体管T的射极耦接至一接地电位GND,且N型双极晶体管T的集极耦接至 与非门NA的输出端。电阻Rl的第一端耦接至一系统电压VDD,且电阻Rl的第二端耦接第一 灯驱动器215。电容C的第一端耦接电阻Rl的第二端,且电容C的第二端耦接至接地电位 GND。电阻R2的第一端耦接电阻Rl的第二端,且电阻R2的第二端耦接系统处理单元209, 用以传送第一灯状态信号LIST。在第二灯控制电路217中,与非门NA的两输入端用以分别接收系统控制信号LCS 与第二灯致能信号L2_En,且与非门NA的输出端用以发送第二灯驱动信号SCI_2。N型双极 晶体管T的基极用以接收第二灯维持信号L1_K,N型双极晶体管T的射极耦接至一接地电 位GND,且N型双极晶体管T的集极耦接至与非门NA的输出端。电阻Rl的第一端耦接至一 系统电压VDD,且电阻Rl的第二端耦接第二灯驱动器219。电容C的第一端耦接电阻Rl的 第二端,且电容C的第二端耦接至接地电位GND。电阻R2的第一端耦接电阻Rl的第二端, 且电阻R2的第二端耦接系统处理单元209,用以传送第二灯状态信号L2ST。基于上述,图4 图7分别所示为本实用新型一实施例的多灯点灯方法的流程图。 合并参照图2 图7,首先,在步骤S401中,假设第一灯致能信号Ll_En与第二灯致能信号 L2_En的默认值(default value)为逻辑低、第一灯维持信号LlJ(与第二灯维持信号L2_ K的默认值为逻辑低、系统状态信号LCS的默认值为逻辑高,且允许重新点灯的次数Cnt例 如可为3次。接着,如步骤S402所述,当数字光学处理投影机开机时,系统处理单元209会先去 读取内嵌于系统处理单元209内的挥发性存储器M的内容。由前述实施例所揭示的内容可 知,非易失性存储器M用以记录第一灯201与第二灯203在数字光学处理投影机关机前是 否被点亮。在此,假设第一灯201在数字光学处理投影机关机前被点亮,而第二灯203在数 字光学处理投影机关机前未被点亮的话(即单灯投影),则在步骤S402的判断结果会走向步骤S403,以进行单独点亮第一灯201的流程。另外,假设第一灯201在数字光学处理投影机关机前未被点亮,而第二灯203在数 字光学处理投影机关机前被点亮的话(即单灯投影),则在步骤S402的判断结果会走向步 骤S404,以进行单独点亮第二灯203的流程。再者,假设第一灯201与第二灯203在数字光 学处理投影机关机前均被点亮的话(即双灯投影),则在步骤S402的判断结果会走向步骤 S405,以进行同时点亮第一灯201与第二灯203的流程。在本实施例中,当步骤S402的判断结果走向步骤S403以进行单独点亮第一灯201 的流程时,参照图5。单独点亮第一灯201的流程包括系统处理单元209会先发送逻辑高 的第一灯致能信号Ll_En(步骤S501),然后,再供给系统控制单元211(即TI DLP ASIC) 电源(步骤S502)。如此一来,系统控制单元211在自我检查无误且色轮(未图示)转速 稳定后,系统控制单元211会发送逻辑高的系统控制信号LCS给第一灯控制电路213 (步骤 S503)。由于系统控制信号LCS与第一灯致能信号Ll_En皆为逻辑高,所以第一灯控制电 路213内的与非门NA的输出端会输出逻辑低的第一灯驱动信号SCI_1,以提供一持续电流 回路给第一灯驱动器215。如此一来,第一灯驱动器215会开始进行点亮第一灯201。在第 一灯驱动器215点亮第一灯201的过程中,系统处理单元209会判断第一灯控制电路213 所传送的第一灯状态信号LIST是否为逻辑低(步骤S504)。当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态信号LIST 为逻辑低时(即已成功点亮第一灯201),系统处理单元209会先发送逻辑低的系统状态信 号LST给系统控制单元211 (步骤S505),使得系统控制单元211发送系统同步信号SYNC 给第一灯控制电路213(步骤S506)。如此一来,第一灯201即会进入外部同步模式(步骤 S507)并被成功点亮(步骤S508)。其中,当第一灯201进入外部同步模式时,表示其极性 (频率)与电流方向已被控制,因此投射影像就不会产生闪烁。另一方面,当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态 信号LIST非为逻辑低时(即未成功点亮第一灯201),则系统处理单元209会发送逻辑高 的系统状态信号LST给系统控制单元211,以使系统控制单元211重新发送逻辑高的系统 控制信号LCS在一预设次数(亦即在步骤S401中Cnt所定义的3次)给第一灯控制电路 213,并持续判断第一灯控制电路213所传送的第一灯状态信号LIST是否转为逻辑低(步 骤 S504、S509 与 S510)。一旦当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态信号 LIST在预定次数内转为逻辑低时(即已成功点亮第一灯201),系统处理单元209会先发送 逻辑低的系统状态信号LST给系统控制单元211 (步骤S505),以使系统控制单元211发送 系统同步信号SYNC给第一灯控制电路213 (步骤S506)。如此一来,第一灯201即会进入外 部同步模式(步骤S507)并被成功点亮(步骤S508)。然而,当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态信号 LIST在预定次数内未转为逻辑低时(即重复3次都无法成功点亮第一灯201,表示第一灯 201可能已损毁),则系统处理单元209会去修改内嵌系统处理单元209的非易失性存储器 M的内容(步骤S511),并且结束点亮第一灯201的流程(步骤S512)。其中,系统处理单 元209修改内嵌于系统处理单元209的非易失性存储器M的内容包括记录第一灯201在数字光学处理投影机关机前未被点亮,且第二灯203在数字光学处理投影机关机前被点亮。 如此一来,当数字光学处理投影机重新开机时,系统处理单元209就会尝试去点亮第二灯 203,而非原先的第一灯201。相似地,当步骤S402的判断结果走向步骤S404以进行单独点亮第二灯203的流 程时,参照图6。单独点亮第二灯203的流程包括系统处理单元209会先发送逻辑高的第 二灯致能信号L2_En(步骤S601),然后,再供给系统控制单元211(即TI DLP ASIC)电源 (步骤S602)。如此一来,系统控制单元211在自我检查无误且色轮转速稳定后,系统控制 单元211会发送逻辑高的系统控制信号LCS给第二灯控制电路217 (步骤S603)。由于系统控制信号LCS与第二灯致能信号L2_En皆为逻辑高,所以第二灯控制电 路217内的与非门NA的输出端会输出逻辑低的第二灯驱动信号SCI_2,以提供一持续电流 回路给第二灯驱动器219。如此一来,第二灯驱动器219会开始进行点亮第二灯203。在第 二灯驱动器219点亮第二灯203的过程中,系统处理单元209会判断第二灯控制电路217 所传送的第二灯状态信号L2ST是否为逻辑低(步骤S604)。当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号L2ST 为逻辑低时(即已成功点亮第二灯203),系统处理单元209会先发送逻辑低的系统状态信 号LST给系统控制单元211 (步骤S605),以使系统控制单元211发送系统同步信号SYNC 给第二灯控制电路217 (步骤S606)。如此一来,第二灯203即会进入外部同步模式(步骤 S607)并被成功点亮(步骤S608)。其中,当第二灯203进入外部同步模式时,表示其极性 (频率)与电流方向已被控制,因此投射影像就不会产生闪烁。另一方面,当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态 信号L2ST非为逻辑低时(即未成功点亮第二灯203),则系统处理单元209会发送逻辑高 的系统状态信号LST给系统控制单元211,以使系统控制单元211重新发送逻辑高的系统 控制信号LCS在一预设次数(亦即在步骤S401中Cnt所定义的3次)给第二灯控制电路 217,并持续判断第二灯控制电路217所传送的第二灯状态信号L2ST是否转为逻辑低(步 骤 S604、S609 与 S610)。一旦当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号 L2ST在预定次数内转为逻辑低时(即已成功点亮第二灯203),系统处理单元209会先发送 逻辑低的系统状态信号LST给系统控制单元211 (步骤S605),以使系统控制单元211发送 系统同步信号SYNC给第一灯控制电路213 (步骤S606)。如此一来,第二灯201即会进入外 部同步模式(步骤S607)并被成功点亮(步骤S608)。然而,当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号 L2ST在预定次数内未转为逻辑低时(即重复3次都无法成功点亮第二灯203,表示第二灯 203可能已损毁),则系统处理单元209会去修改内嵌于系统处理单元209的非易失性存 储器M的内容(步骤S611),并且结束点亮第二灯203的流程(步骤S612)。其中,系统处 理单元209修改内嵌于系统处理单元209的非易失性存储器M的内容包括记录第一灯201 在数字光学处理投影机关机前被点亮,且第二灯203在数字光学处理投影机关机前未被点 亮。如此一来,当数字光学处理投影机重新开机时,系统处理单元209就会尝试去点亮第一 灯201,而非原先的第二灯203。除此之外,当步骤S402的判断结果走向步骤S405以进行同时点亮第一灯201与第二灯203的流程时,参照图7。同时点亮第一灯201与第二灯203的流程包括系统处 理单元209会先同时发送逻辑高的第一灯致能信号Ll_En与第二灯致能信号L2_En(步骤 S701),然后,再供给系统控制单元211 (即TI DLP ASIC)电源(步骤S702)。如此一来,系 统控制单元211在自我检查无误且色轮转速稳定后,会发送逻辑高的系统控制信号LCS给 第一灯控制电路213与第二灯控制电路217 (步骤S703)。由于系统控制信号LCS与第一灯致能信号Ll_En皆 为逻辑高,所以第一灯控制电 路213内的与非门NA的输出端会输出逻辑低的第一灯驱动信号SCI_1,以提供一持续电流 回路给第一灯驱动器215。如此一来,第一灯驱动器215会开始进行点亮第一灯201。相似地,由于系统控制信号LCS与第二灯致能信号L2_En皆为逻辑高,所以第二灯 控制电路217内的与非门NA的输出端会输出逻辑低的第二灯驱动信号SCI_2,以提供一持 续电流回路给第二灯驱动器219。如此一来,第二灯驱动器219会开始进行点亮第二灯203。在第一灯驱动器215与第二灯驱动器219各别点亮第一灯201与第二灯203的过 程中,系统处理单元209会先判断第一灯控制电路213所传送的第一灯状态信号LIST是否 为逻辑低(步骤S704),当系统处理单元209判断出第一灯控制电路213所传送的第一灯状 态信号LIST为逻辑低时(即已成功点亮第一灯201),系统处理单元209会继续判断第二灯 控制电路219所传送的第二灯状态信号L2ST是否为逻辑低(步骤S705)。当系统处理单元209判断出第二灯控制电路219所传送的第二灯状态信号L2ST 为逻辑低时(即已成功点亮第二灯203),系统处理单元209会先发送逻辑低的系统状态信 号LST给系统控制单元211 (步骤S706),以使系统控制单元211发送系统同步信号SYNC给 第一灯控制电路213与第二灯控制电路217 (步骤S707)。如此一来,第一灯201与第二灯 203即会进入外部同步模式(步骤S708)并被成功点亮(步骤S709)。其中,当第一灯201 与第二灯203进入外部同步模式时,表示其极性(频率)与电流方向已被控制,因此投射影 像就不会产生闪烁。另一方面,当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态 信号LIST为逻辑低(即已成功点亮第一灯201),但第二灯控制电路217所传送的第二灯 状态信号L2ST非为逻辑低时(未成功点亮第二灯203),系统处理单元209会先发送逻辑 高的第一灯维持信号L1_K给第一灯控制电路213,由此开启第一灯控制电路213内N型双 极晶体管T ;接着,系统处理单元209会再发送逻辑高的系统状态信号LST给系统控制单元 211(步骤S710)。如此一来,第一灯201即会进入自发模式(步骤S711)。当第一灯201进入自发模式后,系统处理单元209在步骤S710所发送的逻辑高 的系统状态信号LST会使系统控制单元211重新发送逻辑高的系统控制信号LCS在一预 设次数(亦即在步骤S401中Cnt所定义的3次)给第二灯控制电路217,且系统处理单元 209会持续判断第二灯控制电路217所传送的第二灯状态信号L2ST是否转为逻辑低(步骤 S712 S714)。一旦当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号 L2ST在预定次数内转为逻辑低时(即已成功点亮第二灯203),系统处理单元209会先发送 逻辑低的系统状态信号LST给系统控制单元211 (步骤S715),以使系统控制单元211发送 系统同步信号SYNC (步骤S716);接着,系统处理单元209会再发送逻辑低的第一灯维持信 号L1_K给第一灯控制电路213 (步骤S717),以使第一灯控制电路213与第二灯控制电路217接收到系统控制单元211所发送的系统同步信号SYNC。如此一来,第一灯201与第二灯203即会进入外部同步模式(步骤S718)并被成功点亮(步骤S719)。然而,当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号 L2ST在预定次数内未转为逻辑低时(即重复3次都无法成功点亮第二灯203,表示第二灯 203可能已损毁),系统处理单元209会先去修改内嵌于系统处理单元209的非易失性存储 器M的内容(步骤S720),接着再发送逻辑低的系统状态信号LST给系统控制单元211 (步 骤S721),以使系统控制单元211发送系统同步信号SYNC (步骤S722);然后,系统处理单元 209会再发送逻辑低的第一灯维持信号L1_K给第一灯控制电路213 (步骤S723),以使第一 灯控制电路213接收到系统控制单元211所发送的系统同步信号SYNC。如此一来,第一灯 201即会进入外部同步模式(步骤S724)并被成功点亮。由于无法顺利点亮第二灯203(即数字光学处理投影机无法操作在双灯投影 模式),所以在第一灯201进入外部同步模式并被成功点亮后,还可以在屏幕上显示 (on-screen display, 0SD)第二灯203未被成功点亮的信息给使用者知晓(步骤S725),可 让使用者进一步对第二灯203进行更换或检查。除此之外,由于无法顺利点亮第二灯203,因此在步骤S720中,系统处理单元209 修改内嵌于系统处理单元209的非易失性存储器M的内容包括记录第一灯201在数字光学 处理投影机关机前被点亮,且第二灯203在数字光学处理投影机关机前未被点亮。如此一 来,当数字光学处理投影机重新开机时,系统处理单元209就仅会单独去点亮第一灯201, 而不会浪费资源再去点亮可能已损毁的第二灯203。再另一方面,当系统处理单元209在步骤S704中判断出第一灯控制电路213所传 送的第一灯状态信号LIST非为逻辑低(即未成功点亮第一灯201)时,系统处理单元209会 继续判断第二灯控制电路219所传送的第二灯状态信号L2ST是否为逻辑低(步骤S726)。当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号L2ST 为逻辑低时(即已成功点亮第二灯203),系统处理单元209会先发送逻辑高的第二灯维持 信号L2J(给第二灯控制电路217,用以开启第二灯控制电路217内N型双极晶体管T ;接着, 系统处理单元209会再发送逻辑高的系统状态信号LST给系统控制单元211 (步骤S727)。 如此一来,第二灯203即会进入自发模式(步骤S728)。当第二灯203进入自发模式后,系统处理单元209在步骤S727所发送的逻辑高 的系统状态信号LST会使系统控制单元211重新发送逻辑高的系统控制信号LCS在一预 设次数(亦即在步骤S401中Cnt所定义的3次)给第一灯控制电路213,且系统处理单元 209会持续判断第一灯控制电路213所传送的第一灯状态信号LIST是否转为逻辑低(步骤 S729 S731)。一旦当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态信号 LIST在预定次数内转为逻辑低时(即已成功点亮第一灯201),系统处理单元209会先发送 逻辑低的系统状态信号LST给系统控制单元211 (步骤S732),以使系统控制单元211发送 系统同步信号SYNC (步骤S733);接着,系统处理单元209会再发送逻辑低的第二灯维持信 号L2_K给第二灯控制电路217 (步骤S734),以使第一灯控制电路213与第二灯控制电路 217接收到系统控制单元211所发送的系统同步信号SYNC。如此一来,第一灯201与第二 灯203即会进入外部同步模式(步骤S735)并被成功点亮(步骤S736)。[0125]然而,当系统处理单元209判断出第一灯控制电路213所传送的第一灯状态信号 LIST在预定次数内未转为逻辑低时(即重复3次都无法成功点亮第一灯201,表示第一灯 201可能已损毁),系统处理单元209会先去修改内嵌于系统处理单元209的非易失性存储 器M的内容(步骤S737),接着再发送逻辑低的系统状态信号LST给系统控制单元211 (步 骤S738),以使系统控制单元211发送系统同步信号SYNC (步骤S739);然后,系统处理单元 209会再发送逻辑低的第二灯维持信号L2_K给第二灯控制电路217 (步骤S740),以使第二 灯控制电路217接收到系统控制单元211所发送的系统同步信号SYNC。如此一来,第二灯 203即会进入外部同步模式(步骤S741)并被成功点亮。由于无法顺利点亮第一灯201 (即数字光学处理投影机无法操作在双灯投影模 式),所以在第二灯203进入外部同步模式并被成功点亮后,还可以在屏幕上显示第一灯 201未被成功点亮的信息给使用者知晓(步骤S742),可让使用者进一步对第一灯201进行 更换或检查。除此之外,由于无法顺利点亮第一灯201,因此在步骤S737中,系统处理单元209 修改内嵌于系统处理单元209的非易失性存储器M的内容包括记录第一灯201在数字光学 处理投影机关机前未被点亮,且第二灯203在数字光学处理投影机关机前被点亮。如此一 来,当数字光学处理投影机重新开机时,系统处理单元209就仅会单独去点亮第二灯203, 而不会浪费资源再去点亮可能已损毁的第一灯201。又另一方面,当系统处理单元209在步骤S726中判断出第二灯控制电路219所传 送的第二灯状态信号L2ST非为逻辑低时(即第一灯201与第二灯203皆未被成功点亮), 系统处理单元209会发送逻辑高的系统状态信号LST给系统控制单元211 (步骤S743),以 使系统控制单元211重新发送逻辑高的系统控制信号LCS在一预设次数(亦即于步骤S401 中Cnt所定义的3次)给第一灯控制电路213与第二灯控制电路217 (步骤S744与S745)。 当在预设次数内仍未点亮第一灯201或第二灯203时,则结束点亮第一灯201与第二灯203 的流程(步骤S746)。反之,则返回步骤S704。图8所示为本实用新型另一实施例的多灯点灯方法的流程图。合并参照图2、图3 与图8,假设第一灯201已被点亮,且此时欲增加或交替点亮第二灯203时,本实施例的多灯 点灯方法包括系统处理单元209会发送逻辑高的第二灯维持信号L2J(给第二灯控制电路 217 (步骤S801),由此开启第二灯控制电路217内N型双极晶体管T,从而强制第二灯驱动 器219点亮第二灯203。如此一来,系统处理单元209会判断第二灯控制电路217所传送的第二灯状态信 号L2ST是否为逻辑低(步骤S802)。当系统处理单元209判断出第二灯控制电路217所传 送的第二灯状态信号L2ST非为逻辑低时(即未成功点亮第二灯203),则可以在屏幕上显示 第一灯201持续被点亮,而第二灯203未被成功点亮的信息给使用者知晓(步骤S803),从 而让使用者进一步对第二灯203进行更换或检查。另一方面,当系统处理单元209判断出第二灯控制电路217所传送的第二灯状态信号L2ST为逻辑低时(即已成功点亮第二灯203),系统处理单元209在步骤S801所发送 的逻辑高的第二灯维持信号L2J(会使第二灯203进入自发模式(步骤S804);接着,系统处 理单元209会先发送逻辑高的第二灯致能信号L2_En给第二灯控制电路217 (步骤S805), 之后再发送逻辑低的第二灯维持信号L2J(给第二灯控制电路217(步骤S806),由此让第二灯203进入外部同步模式(步骤S807)并被成功点亮(步骤S808)。如此一来,系统处理单元209仅需将其所接收到的使用者命令UC进行处理(解 析)后,系统处理单元209会判断是否要熄灭第一灯201 (步骤S809)。在第一灯201已被 点亮且此时欲额外(增加)点亮第二灯203的情况下,步骤S809的判断结果会走向步骤 S810,亦即让第一灯201与第二灯203同时作为数字光学处理投影机的投影光源。也就是 说,数字光学处理投影机处于双灯投影模式。另外,在第一灯201已被点亮且此时欲交替点亮第二灯203的情况下,步骤S809 的判断结果会走向步骤S811,亦即系统处理单元811会发送逻辑低的第一灯致能信号Ll_ En给第一灯控制电路213。如此一来,第一灯201就会熄灭(步骤S812),以让第二灯203 作为数字光学处理投影机的投影光源(步骤S813)。也就是说,数字光学处理投影机处于单 灯投影模式。相似地,在本实用新型其它实施例中,亦可在第二灯203已被点亮的情况下,额外 (增加)或交替点亮第一灯201,然其整体流程类似于图8,在此不再赘述。上述实施例的点灯系统可以应用在数字光学处理投影机内,且其投影光源并不限 制于双灯系统。也就是说,可以依据实际应用或设计需求,而在数字光学处理投影机内多增 设几组灯、灯驱动器以及灯控制电路。然而,鉴于上述各实施例所揭示的内容,本实用新型 领域普通技术人员应当可类推出双灯以上的运作原理,因此在此不再赘述。换言之,只要是 有应用上述实施例的点灯系统的数字光学处理投影机,甚至是双灯以上的点灯系统即属本 实用新型所欲保护的范围。综上所述,在本实用新型上述实施例中,点灯系统至少可以达到以下其中之一个 目的或其它目的1、增加数字光学处理投影机的灯的数目以增加投影亮度的上限;2、可以依使用者指定来点亮特定的灯;3、可以在某一盏灯已被点亮的状态下,额外(增加)点亮另一盏灯;4、可以在某一盏灯已被点亮的状态下,交替点亮另一盏灯;以及5、可以在点亮双灯其中一盏成功而另一盏失败的状态下,针对点亮失败的那一盏 灯进行再次点灯而不影响已成功点亮的那一盏灯。以上所述,仅为本实用新型的优选实施例而已,当不能以此限定本实用新型实施 的范围,即大凡依本实用新型权利要求及实用新型说明内容所作的简单的等效变化与修 改,皆仍属本实用新型的保护范围内。另外,本实用新型的任一实施例或权利要求不须达成 本实用新型所揭露的全部目的或优点或特点。此外,摘要和标题仅是用来辅助专利文件检 索,并非用来限制本实用新型的权利范围。
权利要求一种点灯系统,其特征在于,适用于投影装置,所述点灯系统包括第一灯与第二灯;系统控制及处理单元,用以接收并处理使用者命令,以发送系统控制信号与两灯致能信号;以及灯控制及驱动单元,耦接所述第一灯、所述第二灯及所述系统控制及处理单元,所述灯控制及驱动单元用以对所述系统控制信号与所述两灯致能信号进行逻辑运算,以发送两灯驱动信号来点亮所述第一灯与所述第二灯的至少其中之一。
2.如权利要求1所述的点灯系统,其特征在于,所述系统控制及处理单元包括系统处理单元,用以接收并处理所述使用者命令以发送所述两灯致能信号,且依据两 灯状态信号以发送系统状态信号;以及系统控制单元,耦接所述系统处理单元,在所述系统处理单元输出所述两灯致能信号 后发送所述系统控制信号,并且依据所述系统状态信号而决定是否重新发送所述系统控制 信号。
3.如权利要求2所述的点灯系统,其特征在于,所述两灯致能信号包括第一灯致能信 号与第二灯致能信号,所述两灯驱动信号包括第一灯驱动信号与第二灯驱动信号,且所述 两灯状态信号包括第一灯状态信号与第二灯状态信号。
4.如权利要求3所述的点灯系统,其特征在于,所述灯控制及驱动单元包括第一灯控制电路,耦接所述系统处理单元与所述系统控制单元,用以接收所述系统控 制信号与所述第一灯致能信号,并用以对所述系统控制信号与所述第一灯致能信号进行所 述逻辑运算,以发送所述第一驱动信号;以及第一灯驱动器,耦接所述第一灯控制电路与所述第一灯,用以接收并根据所述第一灯 驱动信号,以决定是否点亮所述第一灯。
5.如权利要求4所述的点灯系统,其特征在于,所述逻辑运算为与非逻辑运算。
6.如权利要求5所述的点灯系统,其特征在于,所述灯控制及驱动单元还包括第二灯控制电路,耦接所述系统处理单元与所述系统控制单元,用以接收所述系统控 制信号与所述第二灯致能信号,并用以对所述系统控制信号与所述第二灯致能信号进行所 述逻辑运算,以发送所述第二驱动信号;以及第二灯驱动器,耦接所述第二灯控制电路与所述第二灯,用以接收并根据所述第二灯 驱动信号,以决定是否点亮所述第二灯。
7.如权利要求6所述的点灯系统,其特征在于,所述两灯维持信号包括第一灯维持信 号与第二灯维持信号,且所述第一灯控制电路包括与非门,所述与非门的两输入端用以分别接收所述系统控制信号与所述第一灯致能信 号,且所述与非门的输出端用以发送所述第一灯驱动信号;双极晶体管,所述双极晶体管的基极用以接收所述第一灯维持信号,双极晶体管的射 极耦接接地电位,双极晶体管的集极耦接至所述与非门的输出端;第一电阻,所述第一电阻的第一端耦接系统电压,且所述第一电阻的第二端耦接所述 第一灯驱动器;电容,所述电容的第一端耦接所述第一电阻的所述第二端,且所述电容的第二端耦接 至所述接地电位;以及第二电阻,所述第二电阻的第一端耦接所述第一电阻的所述第二端,且所述第二电阻 的第二端耦接所述系统处理单元,以传送所述第一灯状态信号。
8.如权利要求6所述的点灯系统,其特征在于,所述第二灯控制电路包括 与非门,所述与非门的两输入端用以分别接收所述系统控制信号与所述第二灯致能信 号,且所述与非门的输出端用以发送所述第二灯驱动信号;双极晶体管,所述双极晶体管的基极用以接收所述第二灯维持信号,所述双极晶体管 的射极耦接接地电位,且所述双极晶体管的集极耦接至所述与非门的输出端;第一电阻,所述第一电阻的第一端耦接系统电压,且所述第一电阻的第二端耦接所述 第二灯驱动器;电容,所述电容的第一端耦接所述第一电阻的所述第二端,且所述电容的第二端耦接 至所述接地电位;以及第二电阻,所述第二电阻的第一端耦接所述第一电阻的所述第二端,且所述第二电阻 的第二端耦接所述系统处理单元,以传送所述第二灯状态信号。
专利摘要一种点灯系统,包括第一灯、第二灯、系统控制及处理单元、以及灯控制及驱动单元。系统控制及处理单元用以接收并处理使用者命令,以发送系统控制信号与两灯致能信号。灯控制及驱动单元耦接第一灯、第二灯以及系统控制及处理单元,灯控制及驱动单元用以对系统控制信号与两灯致能信号进行逻辑运算,以发送两灯驱动信号来点亮第一灯或第二灯的至少其中之一。
文档编号G03B21/14GK201571229SQ200920162550
公开日2010年9月1日 申请日期2009年8月18日 优先权日2009年8月18日
发明者徐麒恩, 陈俊杰, 陈文晋 申请人:中强光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1