1.一种兼容高低电平自检的加速度传感器,其特征在于,包括:
传感器芯片;
高电平自检模块,与所述传感器芯片相连,用于将高电平信号转化为触发信号,触发所述传感器芯片自检;
低电平自检模块,与所述传感器芯片相连,用于将低电平信号转化为触发信号,触发所述传感器芯片自检。
2.根据权利要求1所述的兼容高低电平自检的加速度传感器,其特征在于,
还包括:信号输出模块,所述信号输出模块与所述传感器芯片相连,用于输出所述传感器芯片自检后的输出信号。
3.根据权利要求2所述的兼容高低电平自检的加速度传感器,其特征在于,
所述信号输出模块包括:运算放大器和第一电容,所述第一电容的第一端与所述运算放大器的正输入端相连,第二端接地,所述运算放大器的输出端与所述运算放大器的负输入端相连。
4.根据权利要求3所述的兼容高低电平自检的加速度传感器,其特征在于,
所述传感器芯片包括电源端、信号输出端、以及自检信号输入端,所述传感器芯片的信号输出端与所述运算放大器的正输入端相连。
5.根据权利要求4所述的兼容高低电平自检的加速度传感器,其特征在于,
所述高电平自检模块包括第一电阻、第二电阻、第二电容、以及二极管,
所述第一电阻的第一端与所述二极管的负极相连,第二端与所述二极管的正极相连,所述第二电容的第一端与所述第一电阻的第一端相连,第二端与所述第一电阻的第二端相连,所述第二电容的第二端接地,所述第二电阻的第一端与所述第二电容的第一端相连。
6.根据权利要求5所述的兼容高低电平自检的加速度传感器,其特征在于,
所述低电平自检功能模块包括:第三电阻、第四电阻、第五电阻、第三电容、以及晶体管,所述第三电阻的第一端与所述晶体管的源极相连,与所述二极管的负极相连,以及与所述传感器芯片自检信号输入端相连,第二端与所述传感器芯片的电源端相连,所述第四电阻的第一端与所述晶体管的栅极相连,第二端与所述第三电阻的第二端相连,所述第三电容的第一端与所述第四电阻的第一端相连,第二端与所述第四电阻的第二端相连,
所述第五电阻的第一端与所述第三电容的第一端相连,第二端与所述第二电阻的第二端相连,所述晶体管的漏极接地。
7.根据权利要求5所述的兼容高低电平自检的加速度传感器,其特征在于,
所述高电平自检模块和低电平自检模块的信号输入端相连,所述信号输入端与所述第二电阻的第二端相连,所述高电平自检模块和低电平自检模块的信号输出端相连,并且所述信号输出端与所述传感器芯片的自检信号输入端相连。