应用fpga的科氏超滤流量计电路的制作方法_4

文档序号:9260075阅读:来源:国知局
电感第一端,所述第18电感第二端连接5V电源电路正极,所述第14比较器电源负极端分别连接第50电容第一端和第52电容第一端,所述第50电容第二端和第52电容第二端连接并接地,所述第52电容第一端连接第19电感第一端,所述第19电感第二端连接5V电源电路负极,所述第14比较器N极端连接第13电阻第一端,所述第13电阻第二端连接FPGA模块N极端,所述第14比较器P极端连接第19电阻第一端,所述第19电阻第二端连接FPGA模块P极端。
[0062]上述技术方案的有益效果为:所述超滤流量探测电路连接外部探测芯片,所述超滤流量探测电路布局设计合理,运行稳定,保证数据采集准确。
[0063]如图6所示,所述的应用FPGA的科氏超滤流量计电路,优选的,包括参考电压电路:
[0064]12V电源电路正极连接第17电感第一端,所述第17电感第二端连接第43电容第一端,所述第43电容第一端还分别连接第125电容第一端和第42电容第一端,所述第42电容第二端、第43电容第二端和第125电容第二端连接并接地,所述第43电容第一端还连接第12参考电压芯片输入端,所述第12参考电压芯片接地端连接第43电路第二端,所述第12参考电压芯片输出端连接第7电阻第一端,所述第7电阻第二端连接第8电阻第一端,所述第8电阻第一端还连接第45电容第一端和第13A运算放大器正极输入端,所述第8电阻第二端和第45电容第二端连接并接地,所述第13A运算放大器第四端分别连接第44电容第一端和第5电感第一端,所述第44电容第二端接地,所述第5电感第二端连接5V电源电路负极,所述第13A运算放大器第八端分别连接第41电容第一端和第4电感第一端,所述第41电容第二端接地,所述第4电感第二端连接5V电源电路正极,所述第13A运算放大器输出端分别连接第13A运算放大器负极输入端和参考电压输出端,所述第13A运算放大器输出端还连接第6电阻第一端,所述第6电阻第二端分别连接第13B运算放大器负极输入端和第5电阻第一端,所述第5电阻第二端分别连接第13B运算放大器输出端和参考电压输出端,所述第13B运算放大器正极输入端接地。
[0065]上述技术方案的有益效果为:通过设置参考电压电路,保证超滤流量探测电路的运行稳定。
[0066]如图8所示,所述的应用FPGA的科氏超滤流量计电路,优选的,包括信号传输电路:
[0067]FPGA模块第3数据传输端连接第58电阻第一端,所述第58电阻第二端连接第74电阻第一端,所述第74电阻第二端接地,FPGA模块第4数据传输端连接第72电阻第一端,所述第72电阻第二端连接总线信号传输芯片第一端,所述FPGA模块输入输出端连接第76电阻第一端,所述第76电阻第二端连接总线信号传输芯片第四端,所述总线信号传输芯片第六端分别连接第3电阻第一端和第73电阻第一端,所述第3电阻第二端分别连接总线信号传输芯片第八端和第18电容第一端,所述第18电容第一端还分别连接第10电容第一端和第24电感第一端,所述第10电容第二端和第18电容第二端连接并接地,所述第24电感第二端连接电源电路,所述总线信号传输芯片第七端分别连接第73电阻第二端和第75电阻第一端,所述第75电阻第二端接地,所述第75电阻第一端还分别连接第25电感第一端和RS485芯片,所述第25电感第二端连接FPGA模块总线B传输端,所述第73电阻第一端还连接第15电感第一端,所述第15电感第二端连接FPGA模块总线A传输端。
[0068]上述技术方案的有益效果为:通过FPGA模块连接MAX485CSA芯片,从而保证数据传输的稳定性。
[0069]所述的应用FPGA的科氏超滤流量计电路,优选的,所述FPGA模块为EP3C16E144C7。
[0070]稳压器优选为LM7912、LM1085CT-12 ;连接FPGA模块的稳压器为LM2596S。
[0071]参考电压芯片优选为RER)2CSZ。
[0072]所述超滤流量探测电路优选为同样的电路结构,配置两个超滤流量探测电路,这样更有利于探测流量的准确性和稳定性。
[0073]在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
[0074]尽管已经示出和描述了本发明的实施例,本领域的普通技术人员可以理解:在不脱离本发明的原理和宗旨的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由权利要求及其等同物限定。
【主权项】
1.一种应用FPGA的科氏超滤流量计电路,其特征在于,包括:电源电路、FPGA模块、超滤流量探测电路、驱动电路; 电源电路FPGA电源输出端连接FPGA模块电源输入端,所述电源电路探测电路电源输出端连接超滤流量探测电路电源输入端,所述电源电路驱动电源输出端连接驱动电路电源输入端,所述驱动电路驱动输出端连接超滤流量探测电路驱动输入端,所述超滤流量探测电路流量探测端连接透析机的科氏超滤流量计。2.根据权利要求1所述的应用FPGA的科氏超滤流量计电路,其特征在于,所述电源电路包括:FPGA开关电源电路和FPGA稳压电路; 电源端连接FPGA开关电源电路输入端,所述FPGA开关电源输出端连接FPGA稳压电路输入端,所述FPGA稳压电路输出端连接FPGA模块电源输入端。3.根据权利要求2所述的应用FPGA的科氏超滤流量计电路,其特征在于,所述FPGA开关电源电路包括: 第31电容第一端连接电源端,所述第31电容第二端分别连接第32电容第一端和第2二极管正极,所述第32电容第二端连接电源端,所述第31电容第一端还连接开关电源芯片电源输入端,所述第2 二极管负极分别连接第3 二极管负极和开关电源芯片输出端,所述第3 二极管正极连接第2 二极管正极,所述第3 二极管正极还连接第38电容第一端,所述第38电容第二端分别连接第3电感第一端和第34电容第一端,所述第3电感第二端连接第3二极管负极,所述第34电容第二端分别接地和连接第38电容第一端,所述第34电容第一端还连接第I电感第一端,所述第I电感第一端还连接开关电源芯片反馈信号端,所述第I电感第二端分别连接第39电容第一端和第35电容第一端,所述第39电容第二端连接第34电容第二端,所述第35电容第二端连接第39电容第二端,所述第35电容第一端还连接第2电感第一端,所述第2电感第二端连接FPGA稳压电路输入端,所述第2电感第二端还连接第36电容第一端,所述第36电容第二端连接第35电容第二端。4.根据权利要求2所述的应用FPGA的科氏超滤流量计电路,其特征在于,所述FPGA稳压电路包括: FPGA开关电源电路输出端分别连接第4电阻第一端和第11电容第一端,所述第4电阻第二端连接发光二极管正极,所述发光二极管负极接地,所述第11电容第二端接地,所述第11电容第一端还连接第5稳压器输入端,所述第5稳压器输出端连接第14电容第一端,所述第14电容第一端还分别连接第12电容第一端和3.3V电压输出端,所述第14电容第二端接地,所述第12电容第二端连接第14电容第二端,所述第11电容第一端还连接第19电容第一端,所述第19电容第二端接地,所述第19电容第一端还连接第6稳压器输入端,所述第6稳压器输出端连接第21电容第一端,所述第21电容第一端还分别连接第20电容第一端和2.5V电压输出端,所述第20电容第二端连接第21电容第二端,所述第21电容第二端接地,所述第11电容第一端还分别连接第29电容第一端和第26电容第一端,所述第29电容第二端连接第26电容第二端,所述第26电容第二端接地,所述第26电容第一端连接第8稳压器输入端,所述第8稳压器输出端连接地28电容第一端,所述第28电容第一端还分别连接第27电容第一端和1.2V电压输出端,所述第27电容第二端连接第28电容第二端,所述第28电容第二端接地,所述第5稳压器、第6稳压器和第8稳压器的调整输出端相连并接地。5.根据权利要求1所述的应用FPGA的科氏超滤流量计电路,其特征在于,所述电源电路包括流量探测电源电路; 所述流量探测电源电路包括:电源端正极分别连接第3电容第一端和第116电容第一端,所述第3电容第二端和第116电容第二端相连并接地,所述电源端正极还连接第3稳压器输入端,所述第3稳压器输出端连接第4电容第一端,所述第4电容第二端接地,所述第4电容第一端连接超滤流量探测电路12V正极输入端,所述第4电容第一端还连接第5电容第一端,所述第5电容第二端接地,所述第4电容第一端还连接第4稳压器输入端,所述第4稳压器输入端还连接第8电容第一端,所述第8电容第二端连接第16电容第一端,所述第16电容第二端连接第7稳压器输入端,所述第16电容第二端还分别连接超滤流量探测电路12V负极输入端和第24电容第一端,所述第24电容第二端接地,所述第24电容第一端连接第10稳压器输出端,所述第2
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1