计算机pci总线与isa总线的转换器的制作方法

文档序号:6439350阅读:570来源:国知局
专利名称:计算机pci总线与isa总线的转换器的制作方法
技术领域
本实用新型涉及一种计算机PCI总线与ISA总线的转换器。
随着计算机技术的发展,计算机的速度越来越快,为了适应这一要求,必然要采用新的总线方式,例如新诞生的PCI总线,现在已经为大多数计算机所采用。但是,使用传统的ISA总线的多种外设接口依然存在。为了解决这些设备与新的计算机总线的配套连接,许多计算机厂家和IC制造商都相继生产了专门的IC桥接电路,这种桥接电路虽然能够完成两种总线的互相转换,但是它们的引脚太多,例如823、8EB等均为208脚,同时又是贴片封装,一般情况下很难使用。随着计算机的更新,很多新型计算机已经有了PCI插槽,在此之前购买的ISA的外设板(特别是那些专用的、价格高昂的外设板)就无法使用,而PCI总线又比ISA总线复杂得多,一般计算机人员并不熟悉,无法直接利用普通的PCI总线来开发设计自己的产品。目前的工作实践,需要找到一种利用普通IC构成,元件又少的电路器件将PCI总线与ISA总线桥接起来,即可以使计算机升级换代,又使原有的一些专门外设板可以继续使用。同时,给熟悉ISA总线的计算机人员提供一个在ISA总线平台上设计产品,在PCI总线上运行的可能。但现有技术中尚没有这种器件。
本实用新型的任务是满足上述实际需要,提供一种由普通IC构成,结构简单,使用方便,又能够将PCI总线与ISA总线桥接起来的转换器。有了这种转换器,就可以在计算机升级采用PCI总线以后,原有的ISA插件及外设板均可继续使用,可以节省大量资金,并且给熟悉ISA总线的计算机人员提供一个在ISA总线平台上设计产品,在PCI总线上运行的方便条件。
实现上述任务的技术方案是在ISA总线中,外设译码只要D0-D7,A0-A9,RESET,OSC,AEN,IOR,IOW,共23根,且数据线与地址线是分离的。在PCI总线中,数据线与地址线是复合的,为复合总线。PCI总线为32位,且译码为合地址译码。本技术方案是先将数据线与地址线分离,将不用的数据地址线用下拉电阻处理,以构成全译码制。PCI总线中对外设起作用的控制线共有8根CO-C3,FRAME,DEVSEL,IRDY,TRDY。ISA总线中对外设起作用的有3根AEN,IOR,IOW。本方案同时按它们的转换机理将8根转换成3根,即可以使用了。例如,可采用以下电路设有集成电路芯片U1、U2、U3,例如16V8,分别与PCI总线、ISA总线连接(具体连接见实施例)。
本实用新型提供的PCI总线与ISA总线的转换器由普通IC构成,结构简单,使用方便,又能够将PCI总线与ISA总线桥接起来。有了这种转换器,就可以在计算机升级采用PCI总线以后,原有的ISA插件及外设板均可继续使用,可以节省大量资金,并且给熟悉ISA总线的计算机人员提供一个在ISA总线平台上设计产品,在PCI总线上运行的方便条件。
现结合附图与实施例作进一步说明。


图1为本设计工作原理图;图2为实施例1的电路图。
实施例1,参照图1、图2设有集成电路芯片U1、U2、U3分别与PCI总线、ISA总线连接ISA总线的D0-D7分别接PCI总线的AD0-AD7,并与集成电路芯片U2的2-9脚连接,ISA总线的IOW,IOR,AEN线分别与芯片U1的16-18脚连接,AO-A7脚分别与芯片U2的19-12脚连接,A8、A9分别与芯片U3的19、18脚连接,OSC线与芯片U1的19脚连接,RESET线与芯片U3的12脚连接,PCI总线的CLK,DEVSEL,FRAME,CO-C3,IRDY,TRDY线分别与芯片U1的1-9脚连接,AD8、AD9线分别与芯片U3的2、3脚连接,RST线与芯片U3的8脚连接,三个芯片的10脚接地、20脚接VCC,同时芯片U1的12脚接芯片U2的1脚及芯片U3的1脚。这里所说的三个芯片,可以采用16V8或其他等效电路芯片。
权利要求1.一种计算机PCI总线与ISA总线的转换器,设有集成电路芯片分别与PCI总线、ISA总线连接,其特征是将数据线与地址线分离,将不用的数据地址线用下拉电阻处理,以构成全译码制,将PCI总线中对外设起作用的8根控制线CO-C3,FRAME,DEVSEL,IRDY,TRDY,转换成ISA总线中对外设起作用的3根控制线AEN,IOR,IOW。
2.按照权利要求1所述的计算机PCI总线与ISA总线的转换器,其特征是具体电路为,设有集成电路芯片U1、U2、U3,ISA总线的D0-D7分别接PCI总线的AD0-AD7,并与芯片U2的2-9脚连接,ISA总线的IOW,IOR,AEN线分别与芯片U1的16-18脚连接,AO-A7脚分别与芯片U2的19-12脚连接,A8、A9分别与芯片U3的19、18脚连接,OSC线与芯片U1的19脚连接,RESET线与芯片U3的12脚连接,PCI总线的CLK,DEVSEL,FRAME,CO-C3,IRDY,TRDY线分别与芯片U1的1-9脚连接,AD8、AD9线分别与芯片U3的2、3脚连接,RST线与芯片U3的8脚连接,三个芯片的10脚接地、20脚接VCC,同时芯片U1的12脚接芯片U2的1脚及芯片U3的1脚。
3.按照权利要求1或2所述的计算机PCI总线与ISA总线的转换器,其特征是所说的集成电路芯片采用16V8或其他等效电路芯片。
专利摘要计算机PCI总线与ISA总线的转换器,先将数据线与地址线分离,将不用的数据地址线用下拉电阻处理,以构成全译码制。PCI总线中对外设起作用的控制线共有8根;ISA总线中对外设起作用的有3根,按它们的转换机理将8根转换成3根,即可。本转换器由普通IC构成,结构简单,使用方便,又能够将PCI总线与ISA总线桥接起来,可以在计算机升级采用PCI总线以后,原有的ISA插件及外设板均可继续使用,可节省大量资金。
文档编号G06F1/16GK2461051SQ0026702
公开日2001年11月21日 申请日期2000年12月22日 优先权日2000年12月22日
发明者姚大志 申请人:中国科学院紫金山天文台
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1