一种总线式条码解码芯片的制作方法

文档序号:6602994阅读:262来源:国知局
专利名称:一种总线式条码解码芯片的制作方法
一种总线式条码解码芯片
技术领域
本发明属于条码技术领域,特别地,涉及一种总线式条码解码芯片。背景技术
条码技术是在计算机技术与信息技术基础上发展起来的一门集编码、印刷、识别、 数据采集和处理于一身的新兴技术。条码技术由于其识别快速、准确、可靠以及成本低等优 点,被广泛应用于商业、图书管理、仓储、邮电、交通和工业控制等领域,并且势必在逐渐兴 起的“物联网”应用中发挥重大的作用。目前被广泛使用的条码包括一维条码及二维条码。一维条码又称线形条码,是由 平行排列的多个“条”和“空”单元组成,条形码信息靠条和空的不同宽度和位置来表达。一 维条码只是在一个方向(一般是水平方向)表达信息,而在垂直方向则不表达任何信息,因 此信息容量及空间利用率较低,并且在条码损坏后即无法识别。二维条码是由按一定规律在二维方向上分布的黑白相间的特定几何图形组成,其 可以在二维方向上表达信息,因此信息容量及空间利用率较高,并具有一定的校验功能。二 维条码可以分为堆叠式二维条码和矩阵式二维条码。堆叠式二维条码是由多行短截的一 维条码堆叠而成,代表性的堆叠式二维条码包括PDF417、Code 49、Code 16K等。矩阵式 二维条码是由按预定规则分布于矩阵中的黑、白模块组成,代表性的矩阵式二维条码包括 Codeone、Aztec、Data Matrix、OR 石马等。通常来说,条码识别的实现方式为,通过光学图像传感阵列获取条码图像,利用处 理器对条码图像进行图像处理,以获取码字,根据一定编码规律对所获取的码字进行解码, 以获取条码中所隐含的信息。现有的条码解码处理一般是利用软件解码的方式实现,需要在处理器中写入实现 解码算法的一系列软件程序,软件程序容易被反向工程所破解;由于单个处理器只能同时 针对一种特定类型的条码格式进行解码处理,因此解码速度较慢,不能处理多种格式类型 的条码;再者,由于实现条码解码的软件算法较为复杂,因此所采用的处理器一般而言为高 端的处理器(如32位处理器),由于高端的处理器价格较为昂贵,因此造成成本升高。—般而言,若普通设备需要集成条码解码功能,需要使用人工布线的方式将 条码识别设备与现有的处理器通过各种通信协议相连,如使用I2C(Inter-Integrated Circuit,内部集成电路)总线将条码识别设备与处理器互连,如此一来,会极大地拖慢研 发进度,加大研发人员负担。因此,针对现有技术存在的以上不足,亟需提供一种条码解码方案,能够实现将条 码解码芯片与普通微处理器的总线相连,从而减轻研发人员负担,更具有使用方便、解码速 度更快、成本更低、并能够处理多种不同编码类型的条码图像的功能。

发明内容为了克服现有技术存在的成本增加、布线困难、解码流程容易被破解、解码速度较慢以及解码类型单一等缺点,本发明提供了一种总线式条码解码芯片,以克服上述问题。本发明提供一种总线式条码解码芯片,包括数据存储器,用于存储条码图像;寄 存器组,包括命令寄存器和数据寄存器,命令寄存器用于暂存命令,数据寄存器用于暂存数 据;条码解码流水线,用于处理条码图像;主控逻辑模块,从命令寄存器获取处理命令,根 据处理命令将数据存储器中存储的条码图像传输至条码解码流水线进行解码;总线接口, 从外部总线接收命令至命令寄存器。根据本发明的一个优选实施例,总线接口进一步从外部总线接收条码图像至数据 寄存器,主控逻辑模块将条码图像传输至数据存储器。根据本发明的一个优选实施例,总线式条码解码芯片进一步包括配置存储器,配 置存储器与寄存器组电连接,用于存储条码解码流水线工作时的运算参数以及查表数据, 条码解码流水线通过主控逻辑模块以及寄存器组从配置存储器获取运算参数以及查表数 据。根据本发明的一个优选实施例,总线式条码解码芯片进一步包括配置存储器,配 置存储器设置在条码解码流水线内部,用于存储条码解码流水线工作时的运算参数以及查 表数据。根据本发明的一个优选实施例,总线式条码解码芯片包括由硬件逻辑实现的多个 条码解码流水线,多个条码解码流水线对条码图像进行并行处理。根据本发明的一个优选实施例,总线接口包括基本输入输出引脚、命令锁存使能 引脚、地址锁存使能引脚、片选引脚、写使能引脚以及读使能引脚。根据本发明的一个优选实施例,总线式条码解码芯片进一步包括用于获取条码图 像的光学图像传感阵列。根据本发明的一个优选实施例,总线式条码解码芯片进一步包括曝光控制模块, 曝光控制模块根据光学图像传感阵列的工作状态产生处理命令暂存至命令寄存器中。通过以上设置,本发明所揭示的总线式条码解码芯片可实现将条码解码芯片与普 通微处理器的总线相连,从而减轻研发人员负担,更具有使用方便、解码速度更快、成本更 低、并能够处理多种不同编码类型的条码图像的功能。

图1是根据本发明第一实施例的总线式条码解码芯片的电路连接框图。图2是根据本发明第二实施例的总线式条码解码芯片的电路连接框图。图3是根据本发明第三实施例的总线式条码解码芯片的电路连接框图。
具体实施方式有关本发明的特征及技术内容,请参考以下的详细说明与附图,附图仅提供参考 与说明,并非用来对本发明加以限制。图1是根据本发明第一实施例的总线式条码解码芯片的电路连接框图。如图1所 示,该总线式条码解码芯片包括总线接口 109、寄存器组103、主控逻辑模块101、条码解码 流水线102、光学图像传感阵列105、设置开关107以及数据存储器104。在上述总线式条码解码芯片中,条码解码流水线102包括PDF417条码解码流水线、一维条码解码流水线以及RSS (Reduced Space Symbology,缩小空间码)条码解码流水 线,不同类型的条码解码流水线用于处理不同条码格式的条码图像,其利用硬件逻辑实现。光学图像传感阵列105可以是习知的CCD(Charge Coupled Device,电荷藕合器 件图像传感器)或CMOS (Complementary Metal OxideSemiconductor,互补金属氧化物半 导体)光学图像传感阵列,用于获取条码图像,并将所获取的条码图像传输到数据存储器 104中。数据存储器104用于存储由光学图像传感阵列105获取的条码图像,其具体可利用 RAM (random access memory,随机存取存储器)来实现。主控逻辑模块101可根据特定命令触发特定事件,可以通过触发与主控逻辑模块 101电连接的设置开关107或从总线接口 109获取总线命令来选取所需的控制状态,如从数 据存储器104获取条码图像,将其传输至条码解码流水线102等。本发明所揭示的主控逻 辑模块101不具备运算功能,而是仅根据一定条件触发相应事件,具体可利用习知的状态 机实现。总线接口 109可与外部总线(未绘示)连接且进行通讯,其中,外部总线为普通微 处理器的总线。总线接口 109与主控逻辑模块101之间设置有寄存器组103,寄存器组103包括一 系列自定义的寄存器,包括状态寄存器、数据寄存器以及命令寄存器等,状态寄存器用于显 示主控逻辑模块101的工作状态,数据寄存器用于暂存数据,命令寄存器用于暂存命令,主 控逻辑模块101可从数据寄存器读取数据,从命令寄存器读取命令,并且根据特定命令作 出特定动作,其中也可以从总线接口 109输入命令(即总线命令)至命令寄存器中。寄存 器组103与主控逻辑模块101将条码解码流水线102与外部电路隔离,可方便以后对条码 解码流水线102进行升级(如增加更多可处理其他格式类型的条码解码流水线)。当光学图像传感阵列105获得条码图像后,该条码图像会存储到数据存储器104 中,主控逻辑模块101在命令寄存器中接收到处理命令后会将条码图像从数据存储器104 传输至条码解码流水线102中,由条码解码流水线102对该条码图像进行图像预处理、灰度 提取、二值化、码字读取、译码处理等一系列的条码解码处理操作。另外,条码图像也可以通过总线接口 109输入至寄存器组103的数据寄存器中,主 控逻辑模块102可从数据寄存器获取条码图像,并将其保存至数据存储器104,当主控逻辑 模块102从寄存器组103的命令寄存器读取到处理命令时,可将数据存储器104中的外部 条码图像传输至条码解码流水线102进行处理,条码解码流水线102可对该外部条码图像 进行图像预处理、灰度提取、二值化、码字读取、译码处理等一系列的条码解码处理操作。值得注意的是,由于条码解码流水线102包括PDF417条码解码流水线、一维条码 解码流水线以及RSS条码解码流水线等多种针对不同条码类型的条码解码流水线。因此, 在获取条码图像后,例如是一维条码,那么该一维条码图像会同时传输至以上三种条码解 码流水线中进行并行处理,而由与其格式相容的一维条码解码流水线输出该条码图像的正 确条码信息。当然,也可以根据需要设置一种或者其他多种格式的条码解码流水线。由于与一维条码图像格式不相容,PDF417条码解码流水线和RSS条码解码流水线 在接收到该一维条码图像后无法进行相应处理,并无法输出正确的条码信息。同样地,条码 解码流水线102也可对PDF417条码图像、RSS条码图像进行上述处理。当然,主控逻辑模块 102也可根据用户的选择仅控制多个条码流水线中的一个条码流水线对输入条码图像进行处理。另外,若从光学图像传感阵列105或总线接口 109先后获取三张条码图像A、B、 C至数据存储器104,三张条码图像A、B、C分别对应三种不同类型的条码格式PDF417条 码、RSS条码以及一维条码,那么该三张条码图像可按获取的先后次序从数据存储器104提 供至条码解码流水线102,同一时间下,PDF417条码解码流水线、一维条码解码流水线以及 RSS条码解码流水线会首先并行处理条码图像A,结果是PDF417条码解码流水线会对条码 图像A作相应处理,并输出正确条码信息,其他两个条码解码流水线则无法对条码图像A进 行处理。如果在PDF417条码解码流水线对条码图像A的处理过程中,一维条码解码流水线 以及RSS条码解码流水线已确认无法处理A,则会尝试处理下一张条码图像B,其中RSS条 码解码流水线会对条码图像B进行处理,并输出正确条码信息。如果在PDF417条码解码 流水线和RSS条码解码流水线分别对条码图像A、B进行处理的过程中,一维条码解码流水 线已确认无法处理条码图像B,则会继续尝试对下一条码图像C进行处理,并且由于格式对 应,一维条码解码流水线可对C进行处理,并输出正确条码信息。由于不用等待第一张条码图像处理完成就可以处理第二张条码图像,并且不用等 待第二张条码图像处理完成就可以处理第三条码张图像,因此以上并行的条码图像处理方 式可极大地提高处理不同类型的条码图像的速度。条码解码流水线102输出的条码信息可由主控逻辑模块101存储至数据存储器 104,并在需要输出时再从数据存储器104存储至数据寄存器。当然,条码解码流水线102 输出的条码信息可由主控逻辑模块101直接存储至数据寄存器。存储至数据寄存器的条码 信息可经总线接口 109传输至普通微处理器的总线。值得注意的是,以上条码解码流水线102的工作方式适用于本发明的任一实施 例。在优选实施例中,图1中所揭示的总线接口 109总线接口 309包括以下引脚1/ 00-1/07、CLE、ALE、CS、TO、RE,其中各引脚的功能如下表1. 1所介绍表 1. 1 一般而言,当引脚ALE有效时,总线接口 109从引脚I/O。 1/07接收到地址数据, 当引脚CLE有效时,总线接口 109从引脚I/O。 1/07接收到命令,并且将该命令暂存至寄 存器组303的命令寄存器中,在WE引脚有效时,外部条码图像可从总线接口 109的引脚I/ 00-I/07输入寄存器组303的数据寄存器,主控逻辑模块101可根据上述命令从寄存器组 303的数据寄存器获取外部条码图像,并传输至数据存储器304。另外,当主控逻辑模块101 从寄存器组103的命令寄存器读取到处理命令时,可将数据存储器104中的条码图像传输 至条码解码流水线302进行解码处理。本发明的总线接口 109可以与普通总线兼容,极大地方便了开发流程。通过以上设置,本发明所揭示的总线式条码解码芯片可实现将条码解码芯片与普 通微处理器的总线相连,从而减轻研发人员负担,更具有使用方便、解码速度更快、成本更 低、并能够处理多种不同编码类型的条码图像的功能。图2是根据本发明第二实施例的条码解码系统的电路连接框图。其与图1所示的 实施方式基本相同,同样包括总线接口 211、寄存器组203、主控逻辑模块201、条码解码流 水线202、第二数据存储器204以及光学图像传感阵列205。改进在于,图2的实施例中采 用了曝光控制模块208,曝光控制模块208通过I2Canter-Integrated Circuit,内部集成 电路)总线控制光学图像传感阵列205的工作状态。此外,曝光控制模块208会根据光学图像传感阵列205的工作状态放置处理命令 到寄存器组203的命令寄存器中,主控逻辑模块201从寄存器组203的命令寄存器中获取 处理命令后,控制条码解码流水线202对光学图像传感阵列205所获得条码图像进行解码。另外,曝光控制模块208可通过总线接口 211获取总线命令,并将其存储在寄存器 组203的命令寄存器中,曝光控制模块208可获取该总线命令,从而控制光学图像传感阵列 205的工作状态。图2进一步示出了扫描开关206,可通过启动扫描开关206向主控逻辑模块201发 送扫描命令,主控逻辑模块201将扫描命令暂存至命令寄存器,由此控制曝光控制模块208 启动光学图像传感阵列205进行拍摄。光学图像传感阵列205的分辨率可选用752X 480或是640X 480 (本发明并不对此作限定),其可通过总线命令或设置开关207选择不同的分辨率,例如,通过设置开关207 发送设置命令至主控逻辑模块101,主控逻辑模块201将设置命令暂存至命令寄存器,曝光 控制模块208获取设置命令以设置光学图像传感阵列205的分辨率。值得注意的是,设置 开关207除了具有第一实施例中所描述的触发主控逻辑模块201将条码图像从数据存储器 204传输到条码解码流水线202的作用外,还具有设置光学图像传感阵列205的分辨率的功 能。设置开关207和扫描开关206可根据实际需要设置,必要时可以省略。另外,配置存储器212与寄存器组203电连接,用于存储条码解码流水线202工 作时的运算参数以及查表数据(如译码运算所需的码表),条码解码流水线202可通过主 控逻辑模块201以及寄存器组203从配置存储器212获取以上数据,其必须能够保证在 断电的情况下不会丢失数据,可用习知的EEPROM(ElectricalIy Erasable Programmable Read-Only Memory,电可擦可编程只读存储器)来实现,在一些情况下,配置存储器212可 直接设置在条码解码流水线202中。值得注意的是,配置存储器212可设置在本发明所述的任一实施例中。图3是根据本发明第三实施例的总线式条码解码芯片的电路连接框图。本实施例 与图1所示的第一实施例的区别在于,本实施例的总线式条码解码芯片中未设置光学传感 阵列。条码图像由总线接口从外部输入。以上参照

了本发明的各种优选实施例,但是只要不背离本发明的实质和 范围,本领域的技术人员可以对其进行各种形式上的修改和变更,都属于本发明的保护范围。
8
权利要求
一种总线式条码解码芯片,其特征在于,包括数据存储器,用于存储条码图像;寄存器组,包括命令寄存器和数据寄存器,所述命令寄存器用于暂存命令,所述数据寄存器用于暂存数据;条码解码流水线,用于处理所述条码图像;主控逻辑模块,从所述命令寄存器获取处理命令,根据所述处理命令将所述数据存储器中存储的所述条码图像传输至所述条码解码流水线进行解码;总线接口,从外部总线接收所述命令至所述命令寄存器。
2.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线接口进一步从 所述外部总线接收所述条码图像至所述数据寄存器,所述主控逻辑模块将所述条码图像传 输至所述数据存储器。
3.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线式条码解码芯 片进一步包括配置存储器,所述配置存储器与所述寄存器组电连接,用于存储所述条码解 码流水线工作时的运算参数以及查表数据,所述条码解码流水线通过所述主控逻辑模块以 及所述寄存器组从所述配置存储器获取所述运算参数以及所述查表数据。
4.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线式条码解码芯 片进一步包括配置存储器,所述配置存储器设置在所述条码解码流水线内部,用于存储所 述条码解码流水线工作时的运算参数以及查表数据。
5.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线式条码解码芯 片包括由硬件逻辑实现的多个所述条码解码流水线,所述多个条码解码流水线对所述条码 图像进行并行处理。
6.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线接口包括基本 输入输出引脚、命令锁存使能引脚、地址锁存使能引脚、片选引脚、写使能引脚以及读使能 引脚。
7.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线式条码解码芯 片进一步包括用于获取所述条码图像的光学图像传感阵列。
8.根据权利要求1所述的总线式条码解码芯片,其特征在于,所述总线式条码解码芯 片进一步包括曝光控制模块,所述曝光控制模块根据所述光学图像传感阵列的工作状态产 生所述处理命令暂存至所述命令寄存器中。
全文摘要
本发明提供一种总线式条码解码芯片,包括数据存储器,用于存储条码图像;寄存器组,包括命令寄存器和数据寄存器,命令寄存器用于暂存命令,数据寄存器用于暂存数据;条码解码流水线,用于处理条码图像;主控逻辑模块,从命令寄存器获取处理命令,根据处理命令将数据存储器中存储的条码图像传输至条码解码流水线进行解码;总线接口,从外部总线接收命令至命令寄存器。通过以上设置,本发明所揭示的总线式条码解码芯片可实现将条码解码芯片与普通微处理器的总线相连,从而减轻研发人员负担,更具有使用方便、解码速度更快、成本更低、并能够处理多种不同编码类型的条码图像的功能。
文档编号G06K7/10GK101882199SQ20101018190
公开日2010年11月10日 申请日期2010年5月25日 优先权日2010年5月25日
发明者王贤福, 蔡小丹, 陈朱管 申请人:福建新大陆电脑股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1