一种接口模块带电插拔的方法和设备的制作方法

文档序号:6512969阅读:411来源:国知局
一种接口模块带电插拔的方法和设备的制作方法
【专利摘要】本发明的实施例公开一种接口模块带电插拔的方法和设备,涉及多媒体应用技术,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。该方法包括:当所述系统总线检测到所述接口模块拔离所述逻辑模块时,所述逻辑模块通过所述系统总线对应的总线端接收所述系统总线发送的第一使能信号;根据所述第一使能信号关闭所述系统总线对应的总线端至所述接口模块对应的设备端的信号传输,以使得所述接口模块拔离后的所述系统总线保持系统内信号正常传输。本发明的实施例应用于I2S总线及I2S设备。
【专利说明】一种接口模块带电插拔的方法和设备

【技术领域】
[0001]本发明涉及多媒体应用技术,尤其涉及一种接口模块带电插拔的方法和设备。

【背景技术】
[0002]在现有电子系统设计中内部集成总线I2C (Inter-1ntegrated Circuit)与I2S(Inter—IC Sound)集成音频接口总线用于音响数据的采集、处理和传输,其中I2c总线与I2S总线是多媒体技术的重要组成部分。具体的I2c用于连接微控制器及其外围设备,I2S总线应用于例如数字音频录音带、数字声音处理器。
[0003]在现有电子系统设计中I2c总线与I2S总线对应的很多应用模块设备由于是直接设计在主板上的,故不支持热插拔,这样导致应用模块设备无法根据实际情况进行更新,且无法根据实际需求进行升级。


【发明内容】

[0004]本发明的实施例提供一种接口模块带电插拔的方法和设备,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。
[0005]为达到上述目的,本发明的实施例采用如下技术方案:
[0006]第一方面,提供一种接口模块带电插拔的方法,应用于集成音频接口 I2S或内部集成总线I2c所属的电子设备中,其中,所述电子设备具有一逻辑模块,所述逻辑模块能够通过总线端与系统总线连接,所述逻辑模块能够通过设备端与一接口模块连接,所述方法包括:
[0007]当所述系统总线检测到所述接口模块拔离所述逻辑模块时,所述逻辑模块通过所述系统总线对应的总线端接收所述系统总线发送的第一使能信号;
[0008]根据所述第一使能信号关闭所述系统总线对应的总线端至所述接口模块对应的设备端的信号传输,以使得所述接口模块拔离后的所述系统总线保持系统内信号正常传输。
[0009]结合第一方面,在第一种可能的实现方式中具体包括,所述系统总线检测到所述接口模块拔离所述逻辑模块之前,还包括:
[0010]所述逻辑模块转发所述接口模块发送的检测信号至所述系统总线,所述检测信号用于告知所述接口模块已经接入;
[0011]接收所述系统总线根据所述检测信号发送的第二使能信号,所述第二使能信号用于指示所述接口模块接入成功;
[0012]根据所述第二使能信号连通所述接口模块与所述系统总线。
[0013]结合第一方面中的第一种可能的实现方式,在第二种可能的实现方式中具体包括,所述逻辑模块转发所述接口模块发送的检测信号至所述系统总线,包括:
[0014]接收所述接口模块通过连接于所述逻辑模块对应的设备端的连接端子发送的检测信号;
[0015]转发所述检测信号至所述系统总线。
[0016]第二方面,提供一种逻辑模块,应用于集成音频接口 I2S或内部集成总线I2c所属的电子设备中,其中,所述电子设备具有一逻辑模块,所述逻辑模块能够通过总线端与系统总线连接,所述逻辑模块能够通过设备端与一接口模块连接,所述逻辑模块包括:
[0017]接收单元,用于当所述系统总线检测到所述接口模块拔离所述逻辑模块时,所述逻辑模块通过所述系统总线对应的总线端接收所述系统总线发送的第一使能信号;
[0018]处理单元,用于根根据所述接收单元接收的所述第一使能信号关闭所述系统总线对应的总线端至所述接口模块对应的设备端的信号传输,以使得所述接口模块拔离后的所述系统总线保持系统内信号正常传输。
[0019]结合第二方面,在第一种可能的实现方式中具体包括,所述逻辑模块还包括:
[0020]转发单元,用于在所述系统总线检测到所述接口模块拔离所述逻辑模块之前,转发所述接口模块发送的检测信号至所述系统总线,所述检测信号用于告知所述接口模块已经接入;
[0021]所述接收单元,还用于接收所述系统总线根据所述检测信号发送的第二使能信号,所述第二使能信号用于指示所述接口模块接入成功;
[0022]连通单元,用于根据所述第二使能信号连通所述接口模块与所述系统总线。
[0023]结合第二方面中的第一种可能的实现方式,在第二种可能的实现方式中具体包括,所述转发单元,具体用于:
[0024]接收所述接口模块通过连接于所述逻辑模块对应的设备端的连接端子发送的检测信号;
[0025]转发所述检测信号至所述系统总线。
[0026]本发明实施例提供的接口模块带电插拔的方法和设备,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。

【专利附图】

【附图说明】
[0027]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0028]图1为本发明的实施例提供一种接口模块带电插拔的方法的流程示意图;
[0029]图2为本发明的实施例提供的逻辑模块的管脚结构图;
[0030]图3为本发明的实施例提供另一种接口模块带电插拔的方法的流程示意图;
[0031]图4为本发明的实施例提供又一种接口模块带电插拔的方法的流程示意图;
[0032]图5为本发明的实施例提供的连接端子的管脚结构图;
[0033]图6为本发明的实施例提供一种逻辑模块的结构示意图;
[0034]图7为本发明的实施例提供另一种逻辑模块的结构示意图。

【具体实施方式】
[0035]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0036]本发明实施例所涉及的接口模块带电插拔的方法中,适用于内部集成总线I2C(Inter-1ntegrated Circuit)与集成音频接口总线 I2S(Inter—IC Sound)所属的电子设备,其中I2c总线与I2S总线是多媒体技术的重要组成部分,具体的I2c用于连接微控制器及其外围设备,I2S总线应用于例如数字音频录音带、数字声音处理器。本发明提供的实施例中系统总线以及接口模块以I2S总线和I2S模块为例进行说明,具体以实现一种接口模块带电插拔的方法为主,不作具体限定,本发明实施例提供一种接口模块带电插拔的方法,参照图1所述,具体包括以下步骤:
[0037]101、当系统总线检测到接口模块拔离逻辑模块时,逻辑模块通过系统总线对应的总线端接收该系统总线发送的第一使能信号。
[0038]这里本发明的实施例提供的逻辑模块中,该逻辑模块结构包括:对应系统总线的总线端与对应接口模块的设备端。
[0039]具体的,本发明提供的实施例中逻辑模块以TI SN74AVC4T245PW芯片为例,系统总线以I2S总线为例,接口模块以I2S设备为例进行说明,其中TI SN74AVC4T245PW芯片是双路4通道的逻辑芯片,通过控制该TI SN74AVC4T245PW芯片的数据流向和使能管脚,可以控制通道中数据的传输时间,其中包括传输的起始时间,这里TISN74AVC4T245PW芯片的管脚结构如图2所示。
[0040]102、逻辑模块根据该第一使能信号关闭系统总线对应的总线端至接口模块对应的设备端的信号传输,以使得该接口模块拔离后的系统总线保持系统内信号正常传输。
[0041]其中第一使能信号可以为I2S总线控制TI SN74AVC4T245PW芯片使能端的一个高电平信号或低电平信号,使得后续由I2S总线发送的功能信号均能由TI SN74AVC4T245PW芯片的A端发送至B端,本发明实施例中第一使能信号以高电平信号为例进行说明。
[0042]这里TI SN74AVC4T245PW芯片的A端连接I2S总线,B端连接I2S设备,当I2S设备拔离B端后,TI SN74AVC4T245PW芯片由OE端接收I2S总线系统端发出的第一使能信号,然后关闭由A端到B端的信号传输,进而使得即使I2S设备拔离TISN74AVC4T245PW芯片,I2S总线端也不会受到功能结构上的影响。
[0043]本发明实施例中提出的逻辑模块仅以TI SN74AVC4T245PW芯片为例进行说明,具体不做限定。
[0044]本发明实施例提供的接口模块带电插拔的方法,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。
[0045]具体的,以下结合具体的实施例进行说明。
[0046]可以在图1对应的实施例的基础上,参照图3所示,本发明的实施例提供了一种接口模块带电插拔的方法,参照图3所示,为接口模块从逻辑模块的设备端拔离的过程,具体步骤如下:
[0047]201、逻辑模块转发接口模块发送的检测信号至系统总线。
[0048]其中,检测信号用于告知系统总线接口模块已经接入。
[0049]这里本发明的实施例提供的逻辑模块中,该逻辑模块结构包括:对应系统总线的总线端与对应接口模块的设备端,其中,设备端将该系统总线发送的使能信号转发至接口模块,以便系统总线通过使能信号与接口模块连接。
[0050]具体的,本发明提供的实施例中逻辑模块以TI SN74AVC4T245PW芯片为例,系统总线以I2S总线为例,接口模块以I2S设备为例进行说明,其中TI SN74AVC4T245PW芯片是双路4通道的逻辑芯片,通过控制该TI SN74AVC4T245PW芯片的数据流向和使能管脚,可以控制通道中数据的传输时间,其中包括传输的起始时间。
[0051]这里TI SN74AVC4T245PW芯片的A端连接I2S总线,B端连接I2S设备,其中,当I2S设备接入TI SN74AVC4T245PW芯片B端时,I2S设备可以通过Detect管脚发送检测信号控制TI SN74AVC4T245PW芯片的使能管脚(如管脚15与管脚14对应的OE管脚),进而将检测信号发送至I2S总线侧,使得I2S总线被告知I2S设备已经接入,其中检测信号以高电平信号为例进行说明。
[0052]202、逻辑模块接收系统总线根据检测信号发送的第二使能信号。
[0053]其中,第二使能信号用于指示接口模块接入成功。
[0054]203、逻辑模块根据第二使能信号连通接口模块与系统总线。
[0055]这里当I2S总线接收到I2S设备通过TI SN74AVC4T245PW芯片发送的检测信号时,I2S总线发送第二使能信号控制TISN74AVC4T245PW芯片的使能管脚,从而连接到I2S设备。以便后续的I2S总线信号通过TI SN74AVC4T245PW芯片的A端传送至B端,进而发送至I2S设备。
[0056]204、当系统总线检测到接口模块拔离逻辑模块时,逻辑模块通过系统总线对应的总线端接收该系统总线发送的第一使能信号。
[0057]这里本发明的实施例提供的逻辑模块中,该逻辑模块结构包括:对应系统总线的总线端与对应接口模块的设备端。
[0058]具体的,本发明提供的实施例中逻辑模块以TI SN74AVC4T245PW芯片为例,系统总线以I2S总线为例,接口模块以I2S设备为例进行说明,其中TI SN74AVC4T245PW芯片是双路4通道的逻辑芯片,通过控制该TI SN74AVC4T245PW芯片的数据流向和使能管脚,可以控制通道中数据的传输时间,其中包括传输的起始时间,这里TISN74AVC4T245PW芯片的管脚结构如图2所示。
[0059]这里TI SN74AVC4T245PW芯片的A端连接I2S总线,B端连接I2S设备,当I2S设备拔离B端后,TI SN74AVC4T245PW芯片由OE使能端接收I2S总线端系统发出的第一使能信号,然后关闭由A端到B端的信号传输,进而使得即使I2S设备拔离TISN74AVC4T245PW芯片,I2S总线端也不会受到功能结构上的影响。
[0060]205、逻辑模块根据该第一使能信号关闭系统总线对应的总线端至接口模块对应的设备端的信号传输,以使得该接口模块拔离后的系统总线保持系统内信号正常传输。
[0061]其中第一使能信号可以为I2S总线控制TI SN74AVC4T245PW芯片使能端的一个高电平信号或低电平信号,使得后续由I2S总线发送的功能信号均能由TI SN74AVC4T245PW芯片的A端发送至B端,本发明实施例中第一使能信号以高电平信号为例进行说明。
[0062]当I2S系统总线检测到Detect管脚处的信号为低电平信号,则发送第一使能信号关闭逻辑芯片(TI SN74AVC4T245PW芯片),使得A端至B端的信号传输终断。这样即使I2S设备拔离逻辑芯片也不会改变I2S总线的内部功能结构,从而提高了系统的稳定性。
[0063]本发明实施例中提个的逻辑模块仅以TI SN74AVC4T245PW芯片为例进行说明,具体不做限定。
[0064]本发明实施例提供的接口模块带电插拔的方法,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。
[0065]可以在图1以及图2的基础上,参照图4所示,本发明的实施例提供了一种接口模块带电插拔的方法,参照图4所示,为接口模块提供连接于逻辑模块的设备端的连接端子拔离的过程,具体步骤如下:
[0066]301、逻辑模块接收接口模块通过连接于该逻辑模块对应的设备端的连接端子发送的检测信号。
[0067]其中,该连接端子通过使能逻辑模块中的一个管脚实现接口模块与系统总线的连接。这里本发明的实施例提供的连接端子以USB3.0段子为例,逻辑模块以TISN74AVC4T245PW芯片为例,系统总线以I2S总线为例,接口模块以I2S设备为例进行说明,其中TISN74AVC4T245PW芯片是双路4通道的逻辑芯片,通过控制该TISN74AVC4T245PW芯片的数据流向和使能管脚,可以控制通道中数据的传输时间,其中包括传输的起始时间,这里TI SN74AVC4T245PW芯片的管脚结构如图2所示。
[0068]这里TI SN74AVC4T245PW芯片的A端连接I2S总线,B端连接I2S设备,其中,当I2S设备接入TI SN74AVC4T245PW芯片B端时,I2S设备可以通过发送检测信号控制TISN74AVC4T245PW芯片的使能管脚,进而将检测信号发送至I2S总线侧,使得I2S总线被告知I2S设备已经接入,这里检测管脚的连通需要USB3.0端子的一个管脚实现连接,其中,TISN74AVC4T245PW芯片通过I2S设备的USB3.0端子连接的一个使能管脚接收I2S设备发送的检测信号,该检测信号可以为一个高电平信号,在本发明实施例中检测信号以高电平为例进行说明,具体不做限定,这里I2S设备的USB3.0端子的管脚结构参照图5所示。
[0069]302、逻辑模块转发检测信号至系统总线。
[0070]这里I2S设备通过USB3.0端子的第9管脚控制TISN74AVC4T245PW芯片的使能管脚,使得TI SN74AVC4T245PW芯片将检测信号由该使能管脚发送至I2S总线端。
[0071]303、逻辑模块接收系统总线根据检测信号发送的第二使能信号。
[0072]其中,第二使能信号用于指示接口模块接入成功。
[0073]具体的,参照图2TI SN74AVC4T245PW芯片B端的第12管脚负责控制时钟BCLK部分、第11管脚负责控制左声音识别LRCLK部分以及第10管脚负责控制数据SDATAO部分。
[0074]参照图5所示,I2S设备的USB3.0端子的第5管脚负责控制数据SDATAO部分、第6管脚负责控制位时钟BCLK部分以及第8管脚负责控制左右声道同步时钟LRCLK部分。
[0075]将TI SN74AVC4T245PW芯片B端的第12管脚、第11管脚以及第10管脚与I2S设备的USB3.0端子的第6管脚、第8管脚以及第5管脚对应相连,当I2S总线系统端接收到I2S设备通过USB3.0端子中的逻辑通道发送的检测信号时,I2S总线发送第二使能信号控制TISN74AVC4T245PW芯片的使能管脚,使得I2S总线与I2S设备连通,进而在后续的功能信号传输中,I2S总线发送的功能信号均由TISN74AVC4T245PW芯片的A端发送至B端,再通过B端的第12管脚、第11管脚以及第10管脚对应连接I2S设备的USB3.0端子的第6管脚、第8管脚以及第5管脚,将功能信号发送至I2S设备侧,其中功能信号的信号流向为由TI SN74AVC4T245PW 芯片的 A 端到 B 端。
[0076]304、当系统总线检测到接口模块拔离逻辑模块时,逻辑模块通过系统总线对应的总线端接收该系统总线发送的第一使能信号。
[0077]305、逻辑模块根据该第一使能信号关闭系统总线对应的总线端至接口模块对应的设备端的信号传输,以使得该接口模块拔离后的系统总线保持系统内信号正常传输。
[0078]其中第一使能信号可以为I2S总线控制TI SN74AVC4T245PW芯片使能端的一个高电平信号或低电平信号,使得后续由I2S总线发送的功能信号均能由TI SN74AVC4T245PW芯片的A端发送至B端,本发明实施例中第一使能信号以高电平信号为例进行说明。
[0079]这里TI SN74AVC4T245PW芯片的A端连接I2S总线,B端连接I2S设备,当I2S设备拔离B端后,I2S系统总线通过使能管脚Detect检测到Detect管脚处的信号为低电平信号,则发送第一使能信号关闭逻辑芯片(TI SN74AVC4T245PW芯片),使得A端至B端的信号传输终断。这样即使I2S设备拔离逻辑芯片也不会改变I2S总线的内部功能结构,从而提闻了系统的稳定性。
[0080]本发明实施例提供的接口模块带电插拔的方法,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题,并且接口模块通过使用连接端子与逻辑模块连接提升了系统总线的驱动能力。
[0081]本发明实施例提供的逻辑模块和/或连接端子仅以TISN74AVC4T245PW芯片和/或USB3.0端子为例进行说明,具体不做限定,实际情况以实现上述任一种接口模块带电插拔的方法为准。
[0082]本发明实施例提供一种逻辑模块4,该逻辑模块以可以实现本发明的实施例所提供的上述任一接口模块带电插拔的方法为准,参照图6所示,包括:
[0083]接收单元41,用于当系统总线检测到接口模块拔离逻辑模块时,该逻辑模块通过系统总线对应的总线端接收系统总线发送的第一使能信号;
[0084]其中,系统总线通过识别接口模块拔出时的Detect信号状态发送第一使能信号;
[0085]处理单元42,用于根据接收单元41接收的第一使能信号关闭系统总线对应的总线端至接口模块对应的设备端的信号传输,以使得该接口模块拔离后的系统总线保持系统内信号正常传输。
[0086]其中,逻辑模块4中的处理单元根据接收的第一使能信号控制逻辑模块中的使能端(如TI SN74AVC4T245PW芯片中的OE端口),进而控制关闭系统总线对应的总线端至接口模块对应的设备端的信号传输。
[0087]本发明实施例提供的逻辑模块,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题。
[0088]可选的,参照图7所示,逻辑模块4,还包括:
[0089]转发单元43,用于在系统总线检测到接口模块拔离逻辑模块之前,转发接口模块发送的检测信号至系统总线,该检测信号用于告知该接口模块已经接入;
[0090]接收单元41,还用于接收系统总线根据检测信号发送的第二使能信号,该第二使能信号用于指示接口模块接入成功;
[0091]连通单元44,用于根据第二使能信号连通接口模块与系统总线。
[0092]可选的,转发单元43,具体用于:接收接口模块通过连接于逻辑模块对应的设备端的连接端子发送的检测信号;
[0093]转发检测信号至系统总线。
[0094]本发明实施例提供的逻辑模块,当所述系统总线检测到所述接口模块拔离所述逻辑模块时,逻辑模块通过接收系统总线端发送的第一使能信号,并根据该第一使能信号关闭所述逻辑模块中系统总线对应的总线端至接口模块对应的设备端的信号传输,解决了在电子系统设计中,由于主板无法支持对应的应用模块设备热插拔,导致应用模块设备无法根据实际需求进行升级或更新的问题,并且接口模块通过使用连接端子与逻辑模块连接提升了系统总线的驱动能力。
[0095]以上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉本【技术领域】的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
【权利要求】
1.一种接口模块带电插拔的方法,其特征在于,应用于集成音频接口 I2S或内部集成总线I2c所属的电子设备中,其中,所述电子设备具有一逻辑模块,所述逻辑模块能够通过总线端与系统总线连接,所述逻辑模块能够通过设备端与一接口模块连接,所述方法包括: 当所述系统总线检测到所述接口模块拔离所述逻辑模块时,所述逻辑模块通过所述系统总线对应的总线端接收所述系统总线发送的第一使能信号; 根据所述第一使能信号关闭所述系统总线对应的总线端至所述接口模块对应的设备端的信号传输,以使得所述接口模块拔离后的所述系统总线保持系统内信号正常传输。
2.根据权利要求1所述的方法,其特征在于,所述系统总线检测到所述接口模块拔离所述逻辑模块之前,还包括: 所述逻辑模块转发所述接口模块发送的检测信号至所述系统总线,所述检测信号用于告知所述接口模块已经接入; 接收所述系统总线根据所述检测信号发送的第二使能信号,所述第二使能信号用于指示所述接口模块接入成功; 根据所述第二使能信号连通所述接口模块与所述系统总线。
3.根据权利要求2所述的方法,其特征在于,所述逻辑模块转发所述接口模块发送的检测信号至所述系统总线,包括: 接收所述接口模块通过连接于所述逻辑模块对应的设备端的连接端子发送的检测信号; 转发所述检测信号至所述系统总线。
4.一种逻辑模块,其特征在于,应用于集成音频接口 I2S或内部集成总线I2c所属的电子设备中,其中,所述电子设备具有一逻辑模块,所述逻辑模块能够通过总线端与系统总线连接,所述逻辑模块能够通过设备端与一接口模块连接,所述逻辑模块包括: 接收单元,用于当所述系统总线检测到所述接口模块拔离所述逻辑模块时,所述逻辑模块通过所述系统总线对应的总线端接收所述系统总线发送的第一使能信号; 处理单元,用于根根据所述接收单元接收的所述第一使能信号关闭所述系统总线对应的总线端至所述接口模块对应的设备端的信号传输,以使得所述接口模块拔离后的所述系统总线保持系统内信号正常传输。
5.根据权利要求4所述的逻辑模块,其特征在于,所述逻辑模块还包括: 转发单元,用于在所述系统总线检测到所述接口模块拔离所述逻辑模块之前,转发所述接口模块发送的检测信号至所述系统总线,所述检测信号用于告知所述接口模块已经接A ; 所述接收单元,还用于接收所述系统总线根据所述检测信号发送的第二使能信号,所述第二使能信号用于指示所述接口模块接入成功; 连通单元,用于根据所述第二使能信号连通所述接口模块与所述系统总线。
6.根据权利要求5所述的逻辑模块,其特征在于,所述转发单元,具体用于: 接收所述接口模块通过连接于所述逻辑模块对应的设备端的连接端子发送的检测信号; 转发所述检测信号至所述系统总线。
【文档编号】G06F13/40GK104461989SQ201310439333
【公开日】2015年3月25日 申请日期:2013年9月24日 优先权日:2013年9月24日
【发明者】侯晓明 申请人:联想(北京)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1