存储器装置的控制方法、存储器装置和存储器系统的制作方法_4

文档序号:9261185阅读:来源:国知局
说明在此便不再赘述。
[0069]综上所述,本发明所公开的存储器系统、存储器装置及/或存储器装置的操作方法可定义出异步存储器传输接口,其可通过存取数据的追随信号来达成可靠及高速的数据读写传输。另外,本发明所公开的存储器传输接口还可通过数据预取来提高存储器带宽。
[0070]以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1.一种存储器装置的控制方法,其特征在于,包含: 依据一地址信息与一存取信号以通过异步于系统时钟的方式对所述存储器装置执行一数据存取; 当所述存取信号指示一读取操作时,依据一欲读取数据自所述存储器装置内部读取出来所经过的一存储器内部读取时间来产生一数据追随信号;以及 将所述数据追随信号伴随所述欲读取数据输出到所述存储器装置外部的一存储器控制单元,以作为所述存储器控制单元用来擷取所述欲读取数据的一参考信号。2.如权利要求1所述的控制方法,其特征在于,所述数据追随信号的起始参考点是在所述存储器装置接收所述地址信息与所述存取信号之后对所述存储器装置开始执行所述数据存取的时间点。3.如权利要求1所述的控制方法,其特征在于,还包含: 依据至少一辅助信号来将所述地址信息与所述存取信号擷取到所述存储器装置内部。4.如权利要求3所述的控制方法,其特征在于,依据所述至少一辅助信号来将所述地址信息与所述存取信号擷取到所述存储器装置内部的步骤包含: 依据所述至少一辅助信号来分段擷取所述地址信息,使得所述地址信息所包含的多个分段信息会在不同的时间点擷取到所述存储器装置内部。5.如权利要求4所述的控制方法,其特征在于,所述至少一辅助信号包含多个辅助信号,以及所述多个分段信息会分别依据所述多个辅助信号来擷取到所述存储器装置内部。6.如权利要求4所述的控制方法,其特征在于,所述数据追随信号的起始参考点是在所述存储器装置完成接收所述多个分段信息与所述存取信号之后对所述存储器装置开始执行所述数据存取的时间点。7.如权利要求3所述的控制方法,其特征在于,所述数据追随信号的起始参考点是依据所述至少一辅助信号来决定。8.如权利要求3所述的控制方法,其特征在于,所述至少一辅助信号是一时钟信号,以及依据所述至少一辅助信号来将所述地址信息与所述存取信号擷取到所述存储器装置内部的步骤包含: 使所述存取信号所指示的一存取命令同步于所述时钟信号;以及 将同步于所述时钟信号的所述存取命令擷取到所述存储器装置内部。9.如权利要求1所述的控制方法,其特征在于,还包含: 在所述存储器装置接收所述存取信号且经过所述存储器内部读取时间之后,依据一时钟信号的一预定时钟周期个数或一预定延迟来从所述存储器装置内部同步地擷取所述欲读取数据;以及 使所述数据追随信号以及从所述存储器装置内部所擷取的所述欲读取数据均同步于所述时钟信号。10.如权利要求1所述的控制方法,其特征在于,所述欲读取数据包含多笔子数据,所述读取操作是一连续数据读取操作,所述存储器内部读取时间包含所述多笔子数据自所述存储器装置内部读取出来所分别经过的多个子读取时间,以及所述控制方法还包含: 于所述数据存取开始执行时,将一起始信号输入到所述存储器装置; 以及依据所述欲读取数据自所述存储器装置内部读取出来所经过的所述存储器内部读取时间来产生所述数据追随信号的步骤包含: 依据所述多个子读取时间来产生所述数据追随信号; 其中所述数据追随信号的起始参考点是依据所述起始信号来决定。11.一种存储器装置,其特征在于,包含: 一存储器单元阵列;以及 一控制电路,耦接于所述存储器单元阵列与所述存储器装置外部的一存储器控制单元之间,用以依据一地址信息与一存取信号以通过异步于系统时钟的方式对所述存储器单元阵列执行一数据存取,其中当所述存取信号指示一读取操作时,所述控制电路还依据一欲读取数据自所述存储器单元阵列读取出来所经过的一存储器内部读取时间来产生一数据追随信号,以及将所述数据追随信号伴随所述欲读取数据输出到所述存储器控制单元,以作为所述存储器控制单元用来擷取所述欲读取数据的一参考信号。12.如权利要求11所述的存储器装置,其特征在于,所述数据追随信号的起始参考点是所述控制电路接收所述地址信息与所述存取信号之后开始执行所述数据存取的时间点。13.如权利要求11所述的存储器装置,其特征在于,所述控制电路是依据至少一辅助信号来擷取所述地址信息与所述存取信号。14.如权利要求13所述的存储器装置,其特征在于,所述地址信息包含多个分段信息,以及所述控制电路是依据所述至少一辅助信号在不同的时间点擷取所述多个分段信息。15.如权利要求14所述的存储器装置,其特征在于,所述至少一辅助信号包含多个辅助信号,以及所述控制电路是分别依据所述多个辅助信号来擷取所述多个分段信息。16.如权利要求14所述的存储器装置,其特征在于,所述数据追随信号的起始参考点是所述控制电路完成接收所述多个分段信息与所述存取信号之后开始执行所述数据存取的时间点。17.如权利要求13所述的存储器装置,其特征在于,所述控制电路是依据所述至少一辅助信号来决定所述数据追随信号的起始参考点。18.如权利要求13所述的存储器装置,其特征在于,所述至少一辅助信号是一时钟信号,以及所述存储器装置还包含: 一同步器,耦接到所述存储器控制单元,用以接收所述时钟信号以及所述存取信号、将所述存取信号所指示的一存取命令同步于所述时钟信号,以及将同步于所述时钟信号的所述存取命令传送到所述控制电路。19.如权利要求11所述的存储器装置,其特征在于,还包含: 一同步器,耦接到所述存储器控制单元,所述同步器用以接收一时钟信号,其中在所述控制电路接收所述存取信号且经过所述存储器内部读取时间之后,所述同步器还将所述控制电路所输出的所述欲读取数据与所述数据追随信号均同步于所述时钟信号,以及依据所述时钟信号的一预定时钟周期个数或一预定延迟来将同步于所述时钟信号的所述欲读取数据与所述数据追随信号输出到所述存储器控制单元。20.如权利要求11所述的存储器装置,其特征在于,所述欲读取数据包含多笔子数据,所述读取操作是一连续数据读取操作,以及所述存储器内部读取时间包含所述多笔子数据自所述存储器装置内部读取出来所分别经过的多个子读取时间;以及所述控制电路在所述数据存取开始执行时接收一起始信号,依据所述多个子读取时间来产生所述数据追随信号,以及依据所述起始信号来决定所述数据追随信号的起始参考点。21.如权利要求20所述的存储器装置,其特征在于,所述控制电路包含: 一串行器/解串器,用以对所述欲读取资料执行串行处理,以及将所述数据追随信号伴随经串行处理后的所述欲读取数据输出到所述存储器控制单元。22.如权利要求11所述的存储器装置,其特征在于,所述存储器装置是一存储器晶粒。23.一种存储器系统,其特征在于,包含: 一存储器控制单元,用以产生一地址信息与一存取信号;以及一存储器晶粒,其中所述存储器控制单元外接于所述存储器晶粒,所述存储器晶粒依据所述地址信息与所述存取信号以通过异步于系统时钟的方式执行一数据存取; 其中当所述存取信号指示一读取操作时,所述存储器晶粒依据一欲读取数据自所述存储器晶粒内部读取出来所经过的一存储器内部读取时间来产生一数据追随信号,以及将所述数据追随信号伴随所述欲读取数据输出到所述存储器控制单元,以作为所述存储器控制单元用来擷取所述欲读取数据的一参考信号。
【专利摘要】本发明公开了一种存储器装置的控制方法、存储器装置和存储器系统。所述存储器系统包含存储器控制单元及存储器晶粒。所述存储器晶粒依据所述存储器控制单元所产生的地址信息与存取信号以通过异步于系统时钟的方式执行数据存取。在对所述存储器晶粒读取数据时,所述存储器晶粒依据欲读取数据自所述存储器晶粒读取出来所经过的存储器内部读取时间来产生数据追随信号。所述存储器控制单元与所述存储器晶粒是由其相互间传递的数据追随信号来撷取所传递的数据。所述控制方法定义出异步操作的存储器接口协议,达到可靠且高速的数据读写传输。
【IPC分类】G06F12/02, G06F13/16, G06F3/06
【公开号】CN104978150
【申请号】CN201510154608
【发明人】王智彬, 丁达刚, 谢永清
【申请人】补丁科技股份有限公司
【公开日】2015年10月14日
【申请日】2015年4月2日
【公告号】US20150287445
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1