Ddr内存条的应变测试分析系统的制作方法

文档序号:6771886阅读:300来源:国知局
专利名称:Ddr内存条的应变测试分析系统的制作方法
技术领域
本发明涉及到一种DDR内存条的应变测试分析系统。
背景技术
DDR全称是DDRSDRAM (Double Date Rate SDRAM,双倍速率 SDRAM) oDDRSDRAM最早是由三星公司于1996年提出,由日本电气、三菱、富士通、东芝、日立、德州仪器、三星及现代等八家公司协议订立的内存规格,并得到了 AMD、VIA与SiS等主要芯片组厂商的支持。它是SDRAM的升级版本,因此也称为「SDRAM II」。其最重要的改变是在界面数据传输上,他在时钟信号的上升沿与下降沿均可进行数据处理,使数据传输率达到SDR(SingleData Rate) SDRAM的2倍。至于寻址与控制信号则与SDRAM相同,仅在时钟上升沿传送。DDR是现在的主流内存规范,各大芯片组厂商的主流产品全部是支持它的。现在最新的内存条是DDR3,DDR3是继DDR2以及更早的DDR内存技术之后的新一代产品,该产品将 打破千兆赫速度的局限性,将内存速度提升到一个前所未有的水平。DDR3内存的特点是更快的速度、更高的数据带宽、更低的工作电压和功耗,以及更好的散热性能。DDR3内存设计的目的是支持需要更高数据带宽的下一代四核处理器,使其性能更出色。DDR3内存模块分为1066MHz、1333MHz和1600MHz三种频率(数据传输速率),其中1066MHz和1333MHz DDR3于2007年全面上市,1600MHz DDR3于2008年正式推出。
随着经济的发展,对于变化很快的瞬态信号或高频信号,如汽车碰撞试验、工程爆破测试等,进行测试的次数越来越多,这些冲击信号的准确测试对于很多结构部件的测试起着至关重要的作用。诸如汽车碰撞试验、工程爆破测试等;因为一瞬间数据量非常大,而时间往往就是一瞬间,由于USB传输速率的限制,数据来不及通过USB接口传输到电脑;这时为了保证采样速度和精度,往往在仪器内部内置了内存RAM,将瞬间采集的数据暂时先存放于内存RAM中,等采集结束之后将数据导出,现有的内置缓存一般只有IOMB左右,无法满足高频率下的数据存储。发明内容;
本发明的目的就是要提供一种DDR内存条的应变测试分析系统,它能克服目前USB接口传输、内存RAM所存在的问题。本发明的目的是这样实现的,DDR内存条的应变测试分析系统,包括传感器、程控信号放大器、模拟滤波器所组成,其特征在于可控供桥电路、传感器、程控信号放大器、模拟滤波器、16位模拟至数字转换器顺序串联,组成信号前端处理部分;减法器、16位数字至模拟转换器串联后与比较器并联,组成平衡电路;16位模拟至数字转换器分两并联支路DSP数据处理、DDR内存,两并联支路DSP数据处理、DDR内存的另一端与UART转USB12相连;所述的UART转USB、USB数据传输、计算机信号测试分析软件顺序串联;计算机信号测试分析软件、USB数据传输、UART转USB、单片机控制器、可控供桥电路顺序串联;程控信号放大器、减法器与16位数字至模拟转换器串联、比较器、16位模拟至数字转换器、DSP数据处理、DDR内存条并联于单片机。本发明由于现在DDR内存条技术的飞速发展,普遍DDR内存条容量已发展到2G、4G甚至更高,完全足够存储一瞬间采集的数据,通过DDR内存可将缓存容量大幅提升且能保证存储速率。


图1是本发明结构示意 1.可控供桥电压,2.传感器,3.程控信号放大器,4.模拟滤波器,5.减法器,
6.16位数字至模拟转换器,7.比较器,8. 16位模拟至数字转换器,9. DSP数据处理,10.单片机控制器,11. DDR内存条,12.UARTRUSB, 13. USB数据传输,14.计算机信号测试分析软件。
具体实施例方式下面结合附图对本发明作进一步说明;
DDR内存条的应变测试分析系统,包括传感器2、程控信号放大器3、模拟滤波器4所组成,其特征在于可控供桥电压1、传感器2、程控信号放大器3、模拟滤波器4、16位模拟至数字转换器8顺序串联,组成信号前端处理部分;减法器5、16位数字至模拟转换器6串联后与比较器7并联,组成平衡电路;16位模拟至数字转换器8分两并联支路DSP数据处理9、DDR内存11,两并联支路DSP数据处理9、DDR内存条11的另一端与UART转USB12相连;所述的UART转USB12、USB数据传输13、计算机信号测试分析软件14顺序串联;计算机信号测试分析软件14、USB数据传输13、UART转USB12、单片机控制器10、可控供桥电路I顺序串联;程控信号放大器3、减法器5与16位数字至模拟转换器6串联、比较器7、16位模拟至数字转换器8、DSP数据处理9、DDR内存条11并联于单片机10。具体实施时,传感器供电、仪器内部电压信号平衡处理、信号采集处理及存储。首先信号测试分析软件通过UART转USB给一个命令给单片机控制器,单片机控制器与可控供桥电压电路相通,可控供桥电压电路输出电压给传感器,为传感器提供工作电压。同时,信号测试分析软件通过UART转USB发送指令给单片机控制器,单片机控制器给16位数字至模拟转换器发送指令,使16位数字至模拟转换器输出模拟电压进入减法器,进行运算,再经过比较器进行比较后,给单片机控制器发送停止命令,将电路中内置电压除去,避免影响到测量信号。传感器输出信号给程控信号放大器,信号经过放大之后进入模拟滤波器,滤去无关信号,将有用信号再经过16位模拟至数字转换器,转换成数字信号,信号分成两路,一路到DSP数据处理,另一路到DDR内存条进行存储,DSP数字处理之后的信号进行UART转USB,通过USB数据传输至计算机信号测试分析软件,显示在采集软件上;存储在DDR内存条上的数据,当采集完成之后,进行UART转USB,通过USB数据传输至计算机信号测试分析软件上。
权利要求
1.DDR内存条的应变测试分析系统,包括传感器(2)、程控信号放大器(3)、模拟滤波器(4)所组成,其特征在于可控供桥电路(I)、传感器(2)、程控信号放大器(3)、模拟滤波器(4)、16位模拟至数字转换器(8)顺序串联,组成信号前端处理部分;减法器(5)、16位数字至模拟转换器(6 )串联后与比较器(7 )并联,组成平衡电路;16位模拟至数字转换器(8 )分两并联支路DSP数据处理(9 )、DDR内存条(11),两并联支路DSP数据处理(9 )、DDR内存条(11)的另一端与UART转USB (12)相连;所述的UART转USB (12)、USB数据传输(13)、计算机信号测试分析软件(14)顺序串联;计算机信号测试分析软件(14)、USB数据传输(13)、UART转USB (12)、单片机控制器(10)、可控供桥电路(I)顺序串联;程控信号放大器(3)、减法器(5)与16位数字至模拟转换器(6)串联、比较器(7)、16位模拟至数字转换器(8)、DSP数据处理(9)、DDR内存条(11)并联于单片机(10)。
全文摘要
DDR内存条的应变测试分析系统,包括传感器、程控信号放大器、模拟滤波器所组成。可控供桥电路、传感器、程控信号放大器、模拟滤波器、16位模拟至数字转换器顺序串联,组成信号前端处理部分;减法器、16位数字至模拟转换器串联后与比较器并联,组成平衡电路;16位模拟至数字转换器分两并联支路DSP数据处理、DDR内存,两并联支路DSP数据处理、DDR内存的另一端与UART转USB12相连;所述的UART转USB、USB数据传输、计算机信号测试分析软件顺序串联。本发明通过DDR内存可将缓存容量大幅提升且能保证存储速率,满足高频率下的数据存储。
文档编号G11C29/56GK102881335SQ20111019892
公开日2013年1月16日 申请日期2011年7月16日 优先权日2011年7月16日
发明者施杰, 刘椿峰 申请人:施杰
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1