组合式大容量u盘的制作方法

文档序号:6740664阅读:300来源:国知局
专利名称:组合式大容量u盘的制作方法
技术领域
本实用新型涉及一种大容量U盘,尤其是由多个闪存(Flash)组合成的大容量U盘。
背景技术
目前,公知的U盘内为一个闪存,闪存目前最大容量为IOGbit左右,制造更大容量闪存技术上遇到困难
实用新型内容
为了克服现有闪存容量不足问题,本实用新型提出用多个NAND型闪存组合成大
容量U盘。本实用新型解决其技术问题所采用的技术方案U盘主要由串并转换器、NAND型闪存、页面寄存器和读写控制器等组成。NAND型闪存的读取步骤为发送命令和寻址信息一串并转换器将命令和寻址信息串并转换一将数据传向页面寄存器一串并转换器将数据并串转换传出;NAND型闪存的写步骤为发送寻址信息和数据一串并转换器将寻址信息和数据串并转换一将数据传向页面寄存器一发送命令信息一串并转换器将命令信息串并转换一数据从页面寄存器写入页面。U盘与电脑仍需串并转换器连接。为了扩大U盘容量,将多个NAND型闪存、页面寄存器和读写控制器用以下两种方式之一组合成大容量U盘。方式一页面寄存器使能控制型一个页面寄存器输出端与一个NAND型闪存地址和数据线连接,一个页面寄存器与一个NAND型闪存之间连接一个读写控制器,全部页面寄存器输入端、地线和电源线分别并联,全部NAND型闪存的地线和电源线分别并联;在多个页面寄存器与串并转换器之间增加译码器,译码器输入端接串并转换器并口线,译码器每一条输出线与一个驱动电路输入端连接,一个驱动电路输出端与一个页面寄存器使能端连接;串并转换器并口线数量多于页面寄存器输入端数量,将串并转换器并口线分为基本线和附加线两部分,基本线数量与页面寄存器输入端数量相同;基本线与页面寄存器输入端连接,附加线与译码器输入端连接;电脑的寻址指令中包括页面寄存器寻址,数据线页面寄存器寻址指令通过译码器和驱动电路仅使一个页面寄存器工作,电脑的读写指令通过使能有效的页面寄存器和其所控制的读写控制器对一个NAND型闪存读写操作;若每个页面寄存器具有独立使能端,将多个页面寄存器的电源线端、地线端分别并联;若每个页面寄存器的使能端为电源线端,一条译码-驱动电路输出线与一个页面寄存器的电源线端连接,电脑发出的页面寄存器寻址指令仅使一个驱动电路输出为高电平,其余都为低电平,将全部页面寄存器地线端并联;若每个页面寄存器的使能端为地线端,一条译码-驱动电路输出线与一个页面寄存器地线端连接,电脑发出的页面寄存器寻址指令仅使一个驱动电路输出为低电平,其余都为高电平,将全部页面寄存器的电源线端并联。方式一中若串并转换器并口线中附加线数量不少于页面寄存器数量,可将附加线直接与驱动电路输入端连接,一条附加线直接与一个驱动电路输入端连接,一个驱动电路输出端与一个页面寄存器使能端、或者电源线端、或者地线端连接。方式二 NAND型闪存使能控制型将多个NAND型闪存的相同编号地址和数据线、地线、电源线分别并联;页面寄存器输入端接串并转换器并口线,页面寄存器输出端数量多于NAND型闪存地址和数据线数量;将页面寄存器输出端分为基本和附加两部分,页面寄存器基本输出端数量与NAND型闪存数据输入端数量相同;页面寄存器基本输出端与NAND型闪存数据输入端连接,页面寄存器附加输出端接译码器输入端,译码器每一个输出端通过一个驱动电路与一个NAND型闪存使能端连接,页面寄存器与各NAND型闪存之间连接一个公用读写控制器;电脑寻址指令中包括NAND型闪存寻址,电脑发出的NAND型闪存寻址指令通过串并转换器、页面寄存器、译码器和驱动电路仅使一个NAND型闪存使能有效,电脑发出的读写指令通过串并转换器、页面寄存器和公用读写控制器对使能有效NAND型闪存读写操作;若每个NAND型闪存具有独立使能端,将多个NAND型闪存的电源线、地线分别并联; 若每个NAND型闪存的使能端为电源线端,一条译码-驱动电路输出线与一个NAND型闪存电源线端连接,电脑发出的发出的NAND型闪存寻址指令仅使一个驱动电路输出为高电平,其余都为低电平,将全部NAND型闪存地线端并联;若每个NAND型闪存使能端为地线端,一条译码-驱动电路输出线与一个NAND型闪存地线端连接,电脑发出的发出NAND型闪存寻址指令仅使一个驱动电路输出低电平,其余都为高电平或开路,将全部NAND型闪存的电源线端并联。方式二中若页面寄存器附加输出端数量不少于NAND型闪存数量,可将页面寄存器附加输出端直接与驱动电路输入端连接,一个页面寄存器附加输出端直接与一个驱动电路输入端连接,一个驱动电路输出端与一个NAND型闪存使能端、或者电源线端、或者地线端连接。本实用新型的有益效果可在一个U盘内由多个NAND型闪存组合成大容量U盘,比用集线器将多个NAND型闪存组合成大容量U盘成本低、操作速度快。
以下结合附图
和实施例对本实用新型进一步说明。图I是本实用新型的页面寄存器使能控制型大容量U盘之一示意图。图2是本实用新型的页面寄存器使能控制型大容量U盘之二示意图。图3是本实用新型的NAND型闪存使能控制型大容量U盘之一示意图。图4是本实用新型的NAND型闪存使能控制型大容量U盘之二示意图。在图I中,I.串并转换器并口基本线,2.串并转换器并口附加线,3.译码器,4.驱动电路输出线,5.页面寄存器1,6.页面寄存器I使能端,7.页面寄存器I输出线,8. NAND型闪存1,9.页面寄存器2,10.页面寄存器2使能端,11.页面寄存器2输出线,12. NAND型闪存2,13.驱动电路,14.读写控制器1,15.读写控制器2。在图2中,I.串并转换器并口基本线,2.串并转换器并口附加线,4.驱动电路输出线,5.页面寄存器1,6.页面寄存器I使能端,7.页面寄存器I输出线,8. NAND型闪存1,9.页面寄存器2,10.页面寄存器2使能端,11.页面寄存器2输出线,12. NAND型闪存2,13.驱动电路,14.读写控制器1,15.读写控制器2。在图3中,I.串并转换器并口线,2.页面寄存器,3.页面寄存器附加输出线,4.译码器,5.驱动电路输出线,6. NAND型闪存I,7. NAND型闪存I使能端,8.页面寄存器基本输出线,9. NAND型闪存2,10. NAND型闪存2使能端,11.驱动电路,12.公用读写控制器。在图4中,I.串并转换器并口线,2.页面寄存器,3.页面寄存器附加输出线,5.驱动电路输出线,6. NAND型闪存I,7. NAND型闪存I使能端,8.页面寄存器基本输出线,9. NAND型闪存2,10. NAND型闪存2使能端,11.驱动电路,12.公用读写控制器。
具体实施方式
在图I中,串并转换器并口基本线⑴与页面寄存器1(5)输入端连接,页面寄存器I (5)输入端与页面寄存器2 (9)输入端连接,串并转换器并口附加线(2)与译码器(3)输入端连接,译码器输出端与驱动电路(13)输入端连接,驱动电路(13)输出端(4)分别与页面寄存器I (5)和页面寄存器2 (9)使能端(6)和(10)连接,页面寄存器I (5)输出端(7)与·NAND型闪存I⑶连接;若页面寄存器I (5)使能有效,接在页面寄存器I (5)与NAND型闪存I (8)之间的读写控制器I (14)控制将NAND型闪存I (8)内数据传入页面寄存器I (5)或将页面寄存器I (5)内数据写入NAND型闪存1(8);页面寄存器2 (9)输出端(11)与NAND型闪存2 (12)连接,若页面寄存器2 (9)使能有效,接在页面寄存器2 (9)与NAND型闪存2 (12)之间的读写控制器2 (15)控制将NAND型闪存2 (9)内数据传入页面寄存器2 (12)或将页面寄存器2 (9)内数据写入NAND型闪存2 (12)。在图2中,串并转换器并口基本线⑴与页面寄存器1(5)输入端连接,页面寄存器I (5)输入端与页面寄存器2(9)输入端连接,串并转换器并口附加线(2)与驱动电路
(13)输入端连接,驱动电路(13)输出端(4)分别与页面寄存器I (5)和页面寄存器2 (9)的使能端(6)和(10)连接,页面寄存器1(5)的输出端(7)与NAND型闪存1(8)连接;若页面寄存器I (5)使能有效,接在页面寄存器I (5)与NAND型闪存I (8)之间的读写控制器I (14)控制将NAND型闪存I (8)内数据传入页面寄存器I (5)或将页面寄存器I (5)内数据写入NAND型闪存I (8);页面寄存器2 (9)输出端(11)与NAND型闪存2 (12)连接,若页面寄存器2(9)使能有效,接在页面寄存器2 (9)与NAND型闪存2 (12)之间的读写控制器2(15)控制将NAND型闪存2 (9)内数据传入页面寄存器2 (12)或将页面寄存器2 (9)内数据写入NAND型闪存2 (12)。在图3中,串并转换器并口线(I)与页面寄存器(2)输入端连接,页面寄存器(2)基本输出端⑶与NAND型闪存I (6)输入端连接,NAND型闪存I (6)输入端与NAND型闪存2(9)输入端连接,页面寄存器(2)附加输出端(3)与译码器(4)输入端连接,译码器输出端与驱动电路(11)输入端连接,驱动电路(11)输出端(5)分别与NAND型闪存1(6)使能端(7)和NAND型闪存2 (9)使能端(10)连接,接在页面寄存器(2)与NAND型闪存之间的公用读写控制器(12)控制将使能有效的NAND型闪存内数据传入页面寄存器(2)或将页面寄存器(2)内数据写入使能有效的NAND型闪存。在图4中,串并转换器并口线(I)与页面寄存器(2)输入端连接,页面寄存器(2)基本输出端⑶与NAND型闪存I (6)输入端连接,NAND型闪存I (6)输入端与NAND型闪存2(9)输入端连接,页面寄存器(2)附加输出端(3)与驱动电路(11)输入端连接,驱动电路(11)输出端(5)分别与NAND型闪存I (6)使能端(7)和NAND型闪存2(9)使能端(10)连接,接在页面寄存器(2)与NAND型闪存之间的公用读写控制器(12)控制将使能有效的NAND型闪存内数据传入页面寄存器(2)或将页面寄存器(2)内数据写入使能有效的NAND 型闪存。
权利要求1.一种组合式大容量U盘,其特征之一是u盘内串并转换器并口线数量大于页面寄存输入端数量,U盘内串并转换器并口线分为基本线(I)与附加线(2);—个页面寄存输出端与一个NAND型闪存地址和数据线连接,一个页面寄存器与一个NAND型闪存之间接一个读写控制器,全部页面寄存器相同编号输入端并联连接,基本线(I)与页面寄存器输入端连接,附加线(2)与译码器(3)输入端连接,译码器(3)输出端与驱动电路(13)输入端连接,驱动电路(13)输出端(4)分别与各页面寄存器使能端连接;若附加线(2)数量不少于页面寄存器数量,附加线⑵直接与驱动电路(13)输入端连接,驱动电路(13)输出端(4)分别与各页面寄存器使能端连接;其特征之二是页面寄存器输出端数量大于NAND型闪存地址和数据线数量,全部NAND型闪存相同编号地址和数据线并联连接,U盘内串并转换器并口线⑴与页面寄存器⑵输入端连接,页面寄存器⑵基本输出端⑶与NAND型闪存地址和数据线连接,公用读写控制器(12)接在页面寄存器(2)与各NAND型闪存之间,页面寄存器⑵附加输出端⑶与译码器⑷输入端连接,译码器⑷输出端与驱动电路(11)输入端连接,驱动电路(11)输出端(5)分别与各NAND型闪存使能端连接;若页面寄存器(2)附加输出端(3)数量不少于NAND型闪存数量,页面寄存器(2)附加输出端(3)与驱动电路(11)输入端连接,驱动电路(11)输出端(5)分别与各NAND型闪存使能端连接。
2.根据权利要求I所述的一种组合式大容量U盘,其特征是所述各页面寄存器使能端为其电源线端或地线端之一,所述驱动电路(13)输出端(4)分别与各页面寄存器电源线端或地线端之一连接。
3.根据权利要求I所述的一种组合式大容量U盘,其特征是所述各NAND型闪存使能端为其电源线端或地线端之一,所述驱动电路(11)输出端(5)分别与各NAND型闪存电源线端或地线端之一连接。
专利摘要一种组合式大容量U盘,串并转换器并口基本线(1)与页面寄存器(5)输入端连接,附加线(2)与译码器(3)输入端连接,译码器(3)输出端与驱动电路(13)输入端连接,驱动电路(13)输出端(4)分别与各页面寄存器使能端连接;或者数据线(1)与页面寄存器(2)输入端连接,页面寄存器(2)基本输出端(8)与NAND型闪存数据线连接,页面寄存器(2)附加输出端(3)与译码器(4)输入端连接,译码器(4)输出端与驱动电路(11)输入端连接,驱动电路(11)输出端(5)分别与各NAND型闪存使能端连接。
文档编号G11C7/10GK202677852SQ20122028190
公开日2013年1月16日 申请日期2012年6月15日 优先权日2012年6月15日
发明者魏明 申请人:魏明
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1