一种运用于闪存的高速敏感放大器的制造方法

文档序号:6767246阅读:277来源:国知局
一种运用于闪存的高速敏感放大器的制造方法
【专利摘要】本发明公开了一种运用于闪存的高速敏感放大器,包括参考单元恒流源、镜像恒流源电路、读出开关电路、存储单元及其等效位线电容、比较缓冲电路,该镜像恒流源电路的第二PMOS管漏极与该读出开关电路的第一NMOS管漏极相连形成输出节点,该敏感放大器还包括预充电电路,该预充电电路连接该输出节点,用于将该输出节点的电压精确充到比该比较缓冲电路的比较器的参考电压Vref_e高ΔV的设定值,通过本发明,可以提高敏感放大器的响应速度,从而提高闪存的读出速度。
【专利说明】一种运用于闪存的高速敏感放大器

【技术领域】
[0001]本发明关于一种敏感放大器,特别是涉及一种运用于闪存的高速敏感放大器。

【背景技术】
[0002]现代通信产品中广泛应用存储技术,敏感放大器(也即读出放大器)是存储电路的一个关键组件,图1为现有技术中用于闪存的传统敏感放大器通用简化原理图,其一般包含参考单元恒流源11~6化611、镜像恒流源电路(由?103管?肌和?12组成)、读出开关电路(由匪03管匪1和反相器I附1组成)、存储单元0611及其等效位线电容“1、预充电电路(由?103管?13组成)、比较缓冲电路(由比较器⑶?及缓冲器冊?1、冊?2组成)。其中,?108管?肌、?12和?13的源极接电源700,?108管?肌栅极和漏极短接并与?12的栅极以及参考单元恒流源11~6化611连接,设定?12漏极镜像输出30% 11-6^611, ?108管?12、?13漏极与匪03管匪1漏极相连形成输出节点£,匪03管匪1源极接存储单元沈11的位线8[和反相器I附1的输入端,反相器I附1由读控制信号3册控制,反相器I附1输出端接匪03管匪1的栅极,?108管?13栅极接反相预充电控制信号?1~6也犯^6—6他,输出节点2连接至比较器的反相输入端,比较器受控于第二读控制信号32吧,其同相输入端接参考电压#6乙6,其输出经缓冲器冊?1和冊?2缓冲后输出存储信息00口丁。
[0003]图2为现有技术中读” 1”的时序图,图3为现有技术中读”0”的时序图。当读控制信号3册为“1”时,读出开关电路导通,同时反相预充电控制信号?1~6也虹86—6他由高变低,?103管?13导通,电源700通过?103管?13和匪03管匪1对位线81预充电,经过预充电时间后反相预充电控制信号?由低变高,此时输出节点2电压达到设定值%,该如接近乂00 (取决于?13和匪1性能),当孔为高选中某存储单元0611时,若存储单元⑶11存储信息“1”,其由于选通而产生较大电流而将位线存储电荷泄放导致输出节点2电压下降,泄放设定时间786112后,输出节点2电压低于参考电压,第二读控制信号32吧由低变高,比较器01?开始工作,由于同相端电压高于反相端电压,比较器输出高电平“ 1 ”,经时延I⑶1111^1'社01~后在读出放大器输出端00口I输出信息“ 1 ”,若存储单元⑶11存储信息“0”,其被选通但不产生放电电流从而输出节点2电压不变,泄放设定时间丁86112后,第二读控制信号32吧由低变高,比较器01?开始工作,由于同相端电压低于反相端电压,比较器输出高电平“ 0 ”,经时延I⑶1111^1'社01~后在读出放大器输出端00口I输出信息 “0”。
[0004]由于读出“0”时间不受预充电电压充放电影响,读出“1”的时间等同于读出电路的响应时间,现有技术预充电时采取的控制策略过于简单,输出节点2预充电电压过高,从而放电时间过长,使得读出速度受限。


【发明内容】

[0005]为克服上述现有技术存在的不足,本发明之目的在于提供一种运用于闪存的高速敏感放大器,其可以提高敏感放大器的响应速度,从而提高闪存的读出速度。
[0006]为达上述及其它目的,本发明提出一种运用于闪存的高速敏感放大器,包括参考单元恒流源、镜像恒流源电路、读出开关电路、存储单元及其等效位线电容、比较缓冲电路,该镜像恒流源电路的第二管漏极与该读出开关电路的第一匪03管漏极相连形成输出节点,该敏感放大器还包括预充电电路,该预充电电路连接该输出节点,用于将该输出节点的电压精确充到比该比较缓冲电路的比较器的参考电压#6乙6高八V的设定值。
[0007]进一步地,该差值八V根据工艺参数取100?300—。
[0008]进一步地,该预充电电路包括第二匪03管和第三?103管,该第二匪03管漏极接电源,该第三?103管的源极接预充电参考电压,该第二匪03管匪2与该第三?103管漏极接该输出节点,该第二匪03管栅极接该预充电控制信号,该第三?103管栅极接反相预充电控制信号。
[0009]进一步地,该读出开关电路包括第一匪03管和第一反相器,该第一匪03管源极接存储单元的位线和该第一反相器的输入端,该第一反相器由读控制信号控制,该第一反相器输出端接该第一匪03管的栅极。
[0010]进一步地,该比较缓冲电路包括比较器及第一缓冲器、第二缓冲器,该比较器的反相输入端接该输出节点,该比较器受控于第二读控制信号,其同相输入端接参考电压#6乙6,其输出该第一缓冲器和和第二缓冲器缓冲后输出存储信息。
[0011]进一步地,当控制该读出开关电路的读控制信号3别为“1”时,该读出开关电路导通,同时该预充电控制信号由低变高、该反相预充电控制信号由高变低,该第二匪03管和第三?103管导通,该存储单元的位线开始预充电,首先该电源700通过该第二匪03管对该位线快速充电使得该输出节点快速上升至为该第二匪03管的饱和导通电压,然后该预充电参考电压经该第三管对该位线进行精确充电使该输出节点电压精确上升至^1~6;1^6十厶V。
[0012]进一步地,乂00;七11小于介6乙6十厶乂。
[0013]进一步地,该参考电压与该预充电参考电压由参考电压和预充电参考电压产生电路产生,该参考电压和预充电参考电压产生电路包括第四?103管、第三匪03管与第二反相器组成的开关电路、传输管以及第一恒流源、第二恒流源,该第四?103管源极接电源,栅极接控制信号,漏极接该开关电路的第三匪03管漏极与该传输管,该第三匪03管栅极接该第二反相器输出端,源极接该第一恒流源与该第二反相器输入端,该第二反相器由第二读控制信号控制,该传输管的控制端接该第二反相器输出端,另一端接该第二恒流源与电容,并输出该参考电压以及预充电参考电压。
[0014]进一步地,当该控制信号册为低时电路工作,该第三匪03管和该第二反相器组成开关电路,在该第二读控制信号为高时该第三匪03管导通,起始时,该第二反相器输入端电压为低,经该第二反相器反相后输出的电压为高,从而该第三匪03管导通,该第三匪03管导通使得该第一恒流源热端电压升高,该第二反相器输出下降,若该第二反相器反相后输出的电压太低,则该第三匪03管截止,从而使该第二反相器输入为低,经该第二反相器和该第三匪03管的负反馈,将该第三匪03管漏极电压稳定于设定值,经该传输管输出得到该参考电压#6;^6。
[0015]进一步地,所述镜像恒流源电路包括第一 ?103管和第二 ?103管,该第一 ?103管与该第二 ?103管的源极接电源电压,该第一 ?103管栅极和漏极短接并与该第二 ?103管的栅极以及参考单元恒流源连接。
[0016]与现有技术相比,本发明一种运用于闪存的高速敏感放大器通过将预充电电路将输出节点2的电压精确充到比较器参考电压高的设定值,提高了敏感放大器的响应速度,从而提高了闪存的读出速度。

【专利附图】

【附图说明】
[0017]图1为现有技术中用于闪存的传统敏感放大器通用简化原理图;
[0018]图2为现有技术中读” 1”的时序图;
[0019]图3为现有技术中读”0”的时序图;
[0020]图4为本发明一种运用于闪存的高速敏感放大器的电路原理图;
[0021]图5为本发明较佳实施例中参考电压和预充电参考电压产生电路的电路结构图;
[0022]图6与图7分别为本发明读“1”和读“0”的时序图。

【具体实施方式】
[0023]以下通过特定的具体实例并结合【专利附图】

【附图说明】本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其它优点与功效。本发明亦可通过其它不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本发明的精神下进行各种修饰与变更。
[0024]图4为本发明一种运用于闪存的高速敏感放大器的电路原理图。如图4所示,本发明一种运用于闪存的高速敏感放大器,包括参考单元恒流源11*6^611、镜像恒流源电路401、读出开关电路402、存储单元0611及其等效位线电容“1、预充电电路403、比较缓冲电路404,其中,参考单元恒流源11~6化611、镜像恒流源电路401、读出开关电路402、存储单元⑶11及其等效位线电容(? 1、比较缓冲电路404与现有技术相同,镜像恒流源电路401由?108管?肌和?12组成,?108管?肌、?12的源极接电源700,?108管?肌栅极和漏极短接并与的栅极以及参考单元恒流源11~6化611连接,读出开关电路402由匪03管匪1和反相器I附1组成,匪03管匪1源极接存储单元0611的位线81和反相器I附1的输入端,反相器I附1由读控制信号3册控制,反相器I附1输出端接匪03管匪1的栅极,镜像恒流源电路401的?103管?12漏极与匪03管匪1漏极相连形成输出节点£,比较缓冲电路404由比较器及缓冲器8现1、冊?2组成,比较器的反相输入端接输出节点£,比较器01?受控于第二读控制信号3别2,其同相输入端接参考电压#6乙6,其输出经缓冲器冊?1和冊?2缓冲后输出存储信息00口丁。
[0025]与现有技术不同的是,预充电电路403连接输出节点2,用于将输出节点2的电压精确充到比比较缓冲电路的比较器的参考电压#6乙6高八^的设定值,其中,差值八乂根据工艺参数可取100?300—,在本发明较佳实施例中,预充电电路403包括匪03管匪2和?103管?13,匪03管匪2漏极接电源700,?108管?13的源极接预充电参考电压
#6乙6,匪03管匪2与?103管?13漏极接输出节点2,匪03管匪2栅极接预充电控制信号?108管?13栅极接反相预充电控制信号。
[0026]图5为本发明较佳实施例中参考电压和预充电参考电压产生电路的电路结构图。在本发明较佳实施例中,参考电压和预充电参考电压产生电路包括?顯3管?14、匪03管匪3和反相器I附2组成的开关电路、传输管II以及恒流源11/12,?14源极接电源700,栅极接控制信号册,漏极接开关电路的开关管匪3漏极与传输管II,开关管匪3栅极接反相器I附2输出端,源极接恒流源II与反相器I附2输入端,反相器I附2由第二读控制信号3册2控制,传输管II的控制端接反相器I附2输出端,另一端接恒流源12与电容0,并输出参考电压#6乙6以及预充电参考电压?1*631*6乙6。具体地说,控制信号册为低时电路工作,开关管(匪03管)匪3和反相器I附2组成开关电路,在第二读控制信号3册2为高时开关管匪3导通,起始时,反相器I附2输入端电压即恒流源II热端电压为低,经I附2反相后输出的节点电压为高,从而匪3和导通,匪3导通使得恒流源II热端电压升高,反相器I附2输出下降,若节点(:电压太低,则匪3将截止,从而使反相器I附2输入为低,经I附2和匪3的负反馈,可以将匪3漏极电压稳定于设定值,该设定值经传输管II输出得到参考电压乙6,获得预充电参考电压?1~6」^6乙6方法相同,改变电路参数即可获得预充电参考电压#6乙6,当册为高时,电路停止工作,参考电#6乙6/预充电参考电压乙6由恒流源12放电。
[0027]图6与图7分别为本发明读“1”和读“0”的时序图。以下将一并配合图4-图7说明本发明的工作原理:当读控制信号3别为“1”时,读开关电路导通,同时预充电控制信号由低变高、反相预充电控制信号由高变低,匪03管匪2和?108管?13导通,位线81开始预充电,首先电源700通过匪03管匪2对位线81快速充电使得输出节点2快速上升至獲,其中是匪03管匪2的饱和导通电压,然后预充电参考电压乙6经?103管?13对位线81进行精确充电使节点2电压精确上升至#6乙6+八V (典型八V约200-),为保证无过冲,一般700-%!!小于#6乙6+八V,经过预充电时间1^1-601181-86后预充电控制信号由高变低、反相预充电控制信号
6他由低变高,此时输出节点2电压稳定于#6乙6+^(典型^约200-),当孔为高选中某存储单元0611时,若存储单元⑶11存储信息“1”,其由于选通而产生较大电流而将位线81存储电荷泄放导致输出节点2电压下降,由于节点2预充电电压#6乙6+^7与参考电压差仅八乂,经较短泄放设定时间186112后,输出节点2电压即低于参考电压#6乙6,第二读控制信号32吧由低变高,比较器01?开始工作,由于同相端电压高于反相端电压,比较器输出高电平“ 1 ”,经时延I⑶1111^1'社01~后在读出放大器输出端00口I输出信息“ 1 ”,若存储单元⑶11存储信息“0”,其被选通但不产生放电电流从而输出节点2电压不变,泄放设定时间丁86112后,第二读控制信号32吧由低变高,比较器01?开始工作,由于同相端电压低于反相端电压,比较器输出高电平“ 0 ”,经时延I⑶1111^1'社01~后在读出放大器输出端00口I输出信息 “0”。
[0028]可见,只要控制好预充电电压#6乙6+八乂与参考电压#6乙6之差八乂大小,可以有效减小读出“1”所需时间即提高敏感放大器的响应速度。由图6可见,由于预充电电压
比参考电压#6乙6仅高八乂,其放电至参考电压#6乙6的时间明显小。
[0029]综上所述,本发明一种运用于闪存的高速敏感放大器通过将预充电电路将输出节点2的电压精确充到比较器参考电压高匕V的设定值,提高了敏感放大器的响应速度,从而提高了闪存的读出速度。
[0030]上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何本领域技术人员均可在不违背本发明的精神及范畴下,对上述实施例进行修饰与改变。因此,本发明的权利保护范围,应如权利要求书所列。
【权利要求】
1.一种运用于闪存的高速敏感放大器,包括参考单元恒流源、镜像恒流源电路、读出开关电路、存储单元及其等效位线电容、比较缓冲电路,该镜像恒流源电路的第二 PMOS管漏极与该读出开关电路的第一 NMOS管漏极相连形成输出节点,其特征在于:该敏感放大器还包括预充电电路,该预充电电路连接该输出节点,用于将该输出节点的电压精确充到比该比较缓冲电路的比较器的参考电压Vref_e高AV的设定值。
2.如权利要求1所述的一种运用于闪存的高速敏感放大器,其特征在于:该差值AV根据工艺参数取100?300mV。
3.如权利要求1所述的一种运用于闪存的高速敏感放大器,其特征在于:该预充电电路包括第二 NMOS管和第三PMOS管,该第二 NMOS管漏极接电源,该第三PMOS管的源极接预充电参考电压,该第二 NMOS管匪2与该第三PMOS管漏极接该输出节点,该第二 WOS管栅极接该预充电控制信号,该第三PMOS管栅极接反相预充电控制信号。
4.如权利要求3所述的一种运用于闪存的高速敏感放大器,其特征在于:该读出开关电路包括第一 NMOS管和第一反相器,该第一 NMOS管源极接存储单元的位线和该第一反相器的输入端,该第一反相器由读控制信号控制,该第一反相器输出端接该第一 NMOS管的栅极。
5.如权利要求4所述的一种运用于闪存的高速敏感放大器,其特征在于:该比较缓冲电路包括比较器及第一缓冲器、第二缓冲器,该比较器的反相输入端接该输出节点,该比较器受控于第二读控制信号,其同相输入端接参考电压Vref_e,其输出该第一缓冲器和和第二缓冲器缓冲后输出存储信息。
6.如权利要求5所述的一种运用于闪存的高速敏感放大器,其特征在于:当控制该读出开关电路的读控制信号SEN为“I”时,该读出开关电路导通,同时该预充电控制信号由低变高、该反相预充电控制信号由高变低,该第二 NMOS管和第三PMOS管导通,该存储单元的位线开始预充电,首先该电源VDD通过该第二 NMOS管对该位线快速充电使得该输出节点快速上升至VDD-Vtn,Vtn为该第二 NMOS管的饱和导通电压,然后该预充电参考电压经该第三PMOS管对该位线进行精确充电使该输出节点电压精确上升至Vref_e+ Δ V。
7.如权利要求6所述的一种运用于闪存的高速敏感放大器,其特征在于:VDD-Vtn小于Vref_e+ΔV。
8.如权利要求3所述的一种运用于闪存的高速敏感放大器,其特征在于:该参考电压与该预充电参考电压由参考电压和预充电参考电压产生电路产生,该参考电压和预充电参考电压产生电路包括第四PMOS管、第三NMOS管与第二反相器组成的开关电路、传输管以及第一恒流源、第二恒流源,该第四PMOS管源极接电源,栅极接控制信号,漏极接该开关电路的第三NMOS管漏极与该传输管,该第三NMOS管栅极接该第二反相器输出端,源极接该第一恒流源与该第二反相器输入端,该第二反相器由第二读控制信号控制,该传输管的控制端接该第二反相器输出端,另一端接该第二恒流源与电容,并输出该参考电压以及预充电参考电压。
9.如权利要求8所述的一种运用于闪存的高速敏感放大器,其特征在于:当该控制信号EN为低时电路工作,该第三NMOS管和该第二反相器组成开关电路,在该第二读控制信号为高时该第三NMOS管导通,起始时,该第二反相器输入端电压为低,经该第二反相器反相后输出的电压为高,从而该第三NMOS管导通,该第三NMOS管导通使得该第一恒流源热端电压升高,该第二反相器输出下降,若该第二反相器反相后输出的电压太低,则该第三NMOS管截止,从而使该第二反相器输入为低,经该第二反相器和该第三NMOS管的负反馈,将该第三NMOS管漏极电压稳定于设定值,经该传输管输出得到该参考电压Vref_e。
10.如权利要求1所述的一种运用于闪存的高速敏感放大器,其特征在于:所述镜像恒流源电路包括第一 PMOS管和第二 PMOS管,该第一 PMOS管与该第二 PMOS管的源极接电源电压,该第一 PMOS管栅极和漏极短接并与该第二 PMOS管的栅极以及参考单元恒流源连接。
【文档编号】G11C16/06GK104505121SQ201410668048
【公开日】2015年4月8日 申请日期:2014年11月20日 优先权日:2014年11月20日
【发明者】黄明永, 杨光军 申请人:上海华虹宏力半导体制造有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1