抗电磁干扰方法和装置的制造方法

文档序号:9351546阅读:989来源:国知局
抗电磁干扰方法和装置的制造方法
【技术领域】
[0001 ] 本发明涉及电子领域,具体而言,涉及一种抗电磁干扰方法和装置。
【背景技术】
[0002]随着电子技术的快速发展,电子芯片的种类和数量越来越多。电子芯片在正常工作状态中会消耗电流,而电子芯片内部不同模块在不同工作频率下会产生电磁干扰,电磁干扰会产生辐射或者传导的干扰,严重影响电子芯片的性能。为了提高电子芯片的性能,需要对电子芯片内部的电磁干扰进行消除。电子芯片内部的电磁干扰可以通过扩频时钟技术进行消除,但是,传统的利用扩频时钟技术消除电磁干扰的方法通常是在电子芯片内部增设扩频模块,该方法为电子芯片内部的每个模块均增设扩频模块,这样不仅提高了硬件成本,而且也不能满足实际多变情况。
[0003]针对相关技术采用为芯片内部每个模块设置扩频模块的方式消除芯片电磁干扰造成的提高硬件成本的问题,目前尚未提出有效的解决方案。

【发明内容】

[0004]本发明实施例提供了一种抗电磁干扰方法和装置,以至少解决相关技术采用为芯片内部每个模块设置扩频模块的方式消除芯片电磁干扰造成的提高硬件成本的技术问题。
[0005]根据本发明实施例的一个方面,提供了一种抗电磁干扰方法,包括:检测目标芯片的干扰噪声,其中,干扰噪声的频率落在目标芯片的工作频段内,且干扰噪声的幅度高于预设阈值;以及通过对目标芯片的基础时钟频率进行扩频使干扰噪声的幅度小于预设阈值,其中,干扰噪声由目标芯片内部模块工作频率的谐波产生,目标芯片内部模块的工作频率为基础时钟频率倍频后的频率。
[0006]进一步地,通过对目标芯片的基础时钟频率进行扩频使干扰噪声的幅度小于预设阈值包括:通过对目标芯片的基础时钟频率进行扩频实现对目标芯片内部模块的工作频率进行扩频;通过对目标芯片内部模块的工作频率进行扩频实现对干扰噪声进行扩频,其中,干扰噪声的频率等于目标芯片内部的工作频率与谐波次数的乘积;以及通过对干扰噪声进行扩频使干扰噪声的幅度小于预设阈值。
[0007]进一步地,对目标芯片的基础时钟频率进彳丁扩频包括:确定调整步长A和次数N ;以及按照调整步长A对目标芯片的基础时钟频率调整N次。
[0008]进一步地,目标芯片的基础时钟频率进行扩频后所在的频率区间包括:第一频率区间,第一频率区间的起始频率为基础时钟频率,第一频率区间的终止频率为第一频率,其中,第一频率=基础时钟频率+A*N ;第二频率区间,第二频率区间的终止频率为基础时钟频率,第二频率区间的起始频率为第二频率,其中,第二频率=基础时钟频率-A*N ;以及第三频率区间,第三频率区间的起始频率为第二频率,第三频率区间的终止频率为第一频率。
[0009]进一步地,目标芯片中包括:扩频模块,其中,扩频模块中嵌入有预设应用程序,预设应用程序用于控制对目标芯片的基础时钟频率进行扩频。
[0010]根据本发明实施例的另一方面,还提供了一种抗电磁干扰装置,包括:检测模块,用于检测目标芯片的干扰噪声,其中,干扰噪声的频率落在目标芯片的工作频段内,且干扰噪声的幅度高于预设阈值;以及调整模块,用于通过对目标芯片的基础时钟频率进行扩频使干扰噪声的幅度小于预设阈值,其中,干扰噪声由目标芯片内部模块工作频率的谐波产生,目标芯片内部模块的工作频率为基础时钟频率倍频后的频率。
[0011]进一步地,调整模块包括:第一扩频模块,用于通过对目标芯片的基础时钟频率进行扩频实现对目标芯片内部模块的工作频率进行扩频;第二扩频模块,用于通过对目标芯片内部模块的工作频率进行扩频实现对干扰噪声进行扩频,其中,干扰噪声的频率等于目标芯片内部的工作频率与谐波次数的乘积;以及第一调整子模块,用于通过对干扰噪声进行扩频使干扰噪声的幅度小于预设阈值。
[0012]进一步地,调整模块包括:确定模块,用于确定调整步长A和次数N ;以及第二调整子模块,用于按照调整步长A对目标芯片的基础时钟频率调整N次。
[0013]进一步地,目标芯片的基础时钟频率进行扩频后所在的频率区间包括:第一频率区间,第一频率区间的起始频率为基础时钟频率,第一频率区间的终止频率为第一频率,其中,第一频率=基础时钟频率+A*N ;第二频率区间,第二频率区间的终止频率为基础时钟频率,第二频率区间的起始频率为第二频率,其中,第二频率=基础时钟频率-A*N ;以及第三频率区间,第三频率区间的起始频率为第二频率,第三频率区间的终止频率为第一频率。
[0014]进一步地,目标芯片中包括:扩频模块,其中,扩频模块中嵌入有预设应用程序,预设应用程序用于控制对目标芯片的基础时钟频率进行扩频。
[0015]在本发明实施例中,采用软件方式,通过对目标芯片的基础时钟频率进行扩频实现对目标芯片内部模块的工作频率进行扩频,进而实现对干扰噪声进行扩频,使得干扰噪声的幅度低于预设阈值,达到了消除电磁干扰的目的,从而实现了提高目标芯片性能,降低硬件成本的技术效果,进而解决了相关技术采用为芯片内部每个模块设置扩频模块的方式消除芯片电磁干扰造成的提高硬件成本的技术问题。
【附图说明】
[0016]此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
[0017]图1是根据本发明实施例的抗电磁干扰方法的流程图;
[0018]图2是根据本发明实施例的TCON内部时钟架构示意图;
[0019]图3是根据本发明实施例的目标芯片干扰噪声的示意图;
[0020]图4是根据本发明实施例的对基础时钟频率进行扩频的示意图;
[0021]图5是根据本发明实施例的消除电磁干扰的示意图;以及
[0022]图6是根据本发明实施例的抗电磁干扰装置的示意图。
【具体实施方式】
[0023]为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
[0024]需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0025]根据本发明实施例,提供了一种抗电磁干扰方法的方法实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
[0026]图1是根据本发明实施例的抗电磁干扰方法的流程图,如图1所示,该方法包括如下步骤:
[0027]步骤S102,检测目标芯片的干扰噪声,其中,干扰噪声的频率落在目标芯片的工作频段内,且干扰噪声的幅度高于预设阈值;
[0028]步骤S104,通过对目标芯片的基础时钟频率进行扩频使干扰噪声的幅度小于预设阈值,其中,干扰噪声由目标芯片内部模块工作频率的谐波产生,目标芯片内部模块的工作频率为基础时钟频率倍频后的频率。
[0029]通过上述步骤,能够解决相关技术采用为芯片内部每个模块设置扩频模块的方式消除芯片电磁干扰造成的提高硬件成本的技术问题,达到消除芯片内部电磁干扰,降低芯片硬件成本的技术效果。
[0030]该实施例中的目标芯片为具有基础时钟t旲块,且基础时钟t旲块的频率能够进彳丁调整的芯片,其中,基础时钟模块可以是外挂时钟模块,也可以是内嵌在芯片内部的时钟模块。该实施例以定时器/计数器控制寄存器TCON作为目标芯片为例对抗电磁干扰方法进行详细介绍,需要说明的是,TCON只是目标芯片的一种优选实施例,该实施例中的目标芯片并不仅限于TCON—种,凡是具有基础时钟模块,且基础时钟模块的频率可以进行调整的芯片均属于目标芯片。
[0031]下面以TCON为例对本发明实施例中的抗电磁干扰方法进行详细介绍:
[0032]在蜂窝网络覆盖范围内,应用无线广域网(Wireless Wide Area Network,简称为WWAN)技术使得终端设备,比如笔记本电脑或者其他设备装置可以在任何地方连接到互联网,进而,终端设备中的WWAN无线通信装置可以连接高速无线网络数据。终端设备中的WffAN无线通信装置包括多种不同的网络通信制式,比如GSM,UMTS, UffB, GPS, CDMA2000,TD-SCDMA, WCDMA, WiMax, LTE4G,bluetooth等。不同的网络通信制式对应有不同的频率区间。终端设备中可以包括一种或者多种芯片,其中,终端设备中的目标芯片可以工作在上述几种网络通信制式中的任意一种,目标芯片的不同的网络通信制式对应有不同的工作频段。
[0033]目标芯片在正常工作时内部会产生电磁干扰,干扰噪声会严重影响目标芯片的性能。其中,目标芯片干扰噪声的频率和幅度随着目标芯片所在的网络通信制式的不同而不同。目标芯片内部的电磁干扰和目标芯片内部的时钟架构相关,下面以TCON为例说明目
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1