用于功率转换器的同步整流电路与方法

文档序号:7362088阅读:163来源:国知局
专利名称:用于功率转换器的同步整流电路与方法
技术领域
本发明涉及一种功率转换器,且特别涉及一种用于谐振开关功率转换 器的同步整流电路。
背景技术
图1绘示已知谐振开关功率转换器的示意性电路。为了安全起见,所
述电路包含变压器10提供了功率转换器输出端与线路输入端之间的电气隔 离。开关20和30形成半桥式电路以切换变压器10和由电感器5与电容器 40形成的谐振槽(resonanttank)。电感器5可以是电感装置或变压器10的初 级绕组Np的漏电感。电感器5的电感和电容器40的电容决定谐振槽的谐 振频率fo,如以下等式所示
其中L和C分别是电感器5的电感值和电容器40的电容值。 变压器10将能量从其初级绕组Np传送到其次级绕组Nst和Ns2。整流 器61、 62和电容器65作为整流和滤波用途,以在功率转换器的输出端处 产生直流电压V0。谐振开关功率转换器的详细技术可参见Marian K. Kazimierczuk和Dariusz Czarkowski在1995年所编著且由John Wiley & Sons, Inc出版的教材"谐振功率转换器(Resonant Power Converters ),,。
虽然谐振开关功率转换器可实现高效率和低电磁干扰 (electric-magnetic interference, EMI ), ^f旦整流器61和62的正向电压仍造 成相当大的功率损耗。本发明的目的是提供一种用于谐振开关功率转换器 的同步整流电路,以实现较高效率。

发明内容
本发明的目的是提供一种用于谐振开关功率转换器的集成同步整流器 (同步整流电路),其包含功率晶体管和二极管,其连接到变压器和谐振开
关功率转换器的输出接地以用于整流。感测晶体管(sense transistor)耦接 到功率晶体管以用于产生与功率晶体管的电流相关的镜像电流(mirror current)。控制器依据开关电流信号而产生驱动信号以控制功率晶体管。电 流感测装置(current-sense device )耦接到感测晶体管以依据镜像电流而产 生开关电流信号。当二极管被正向偏压时,控制器便启用驱动信号以接通 功率晶体管。当开关电流信号低于阈值时,控制器产生复位(reset)信号以停 用驱动信号且断开功率晶体管。
控制器包含内锁电路(inner-lock circuit)以用于在驱动信号被启用时 产生内锁信号(inner-lock signal )。当内锁信号被停用,便起始并启用驱动 信号。最大接通时间电路产生最大接通时间信号以断开功率晶体管以用于 决定功率晶体管的最大接通时间。控制器包含锁存电路以用于产生驱动信 号以控制功率晶体管。控制器进一步包含多个比较器以用于设置或复位所 述锁存电路。当二极管被正向偏压时,便启用驱动信号,且当开关电流信 号低于阈值时,便停用驱动信号。
此外,控制器包含锁相电路以依据驱动信号和复位信号而产生锁相信 号。所述锁相信号用于在当开关电流信号低于阈值时便断开功率晶体管。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举 本发明的实施例,并配合附图,作详细说明如下。


附图是用来提供对本发明的进一步理解,且被并入并构成本说明书的 一部分。

本发明的实施例,且与描述内容一起用于解释本发明的 原理。
图l绘示已知谐振开关功率转换器的示意性电路。 图2绘示根据本发明实施例的具有集成同步整流器的谐振开关功率转 换器。
图3绘示根据本发明实施例的集成同步整流器。
图4绘示根据本发明实施例的集成同步整流器的控制器。
图5绘示根据本发明实施例的控制器的最大接通时间电路和消隐电路。
图6绘示根据本发明实施例的控制器的锁相电路。
图7绘示根据本发明实施例的锁相电路的可编程电流源。
图8绘示脉冲产生电路的实施例。
图9绘示根据本发明实施例的集成同步整流器的主要波形主要组件符号说明
5:电感器 10、 15:变压器 20、 30:开关 40:电容器
50、 51、 52:集成同步整流器
61、 62:整流器
65:电容器
100:控制器
110:电流源
115:电阻器
118:与门
119:或非门
120、 130:比较器
150:触发器
160:与门
162:晶体管
163:电流源
165:输出緩冲器
170:消隐电路
175:最大接通时间电路
200:功率晶体管
210:感测晶体管
215:电流感测装置
250: 二极管
271:非门
272:晶体管
273:电流源
275:电容器
279:与门
300:锁相电路
310:触发器
311非门
315:脉冲产生电路
340.电流源
341、342、 343:开关
350、 351:电容器360緩冲器放大器
370电阻器
380比较器
390与非门
471非门
472晶体管
473电流源
475电容器
478非门
479与门
500可编程电流源
510非门
511与门
515脉冲产生电路
520复位触发器
525非门
571、591:开关
575、 595:电流源600升降计数器
IN:输入端子
A:阳极端子
ck:触发器的频率输入端
EN:比较器130的输出
IB:可编程电流
Isi:第一开关电流
IS2:第二开关电流
K:阴极端子
LK:内锁端子
Np:初级绕组
NS1、 NS2:次级绕组
OPl OPN:升降计数器的输出端
PLS:脉冲信号
PS:周期信号
R:触发器的复位输入端
RMP:斜坡信号
RS:锁相信号
S1:取样信号
S2:清除信号
SB:消隐信号
SM:最大接通时间信号
Sw:触发器150的输出
U/D:升降计数器的方向端子
VG:驱动信号
Vuc:内锁信号
Vo:直流电压
Vm、 Vmi, (isi)、 VM2, (is2): 开关电流信号 VT、 VTA、 VTB:阈^直 Z:复位信号
具体实施例方式
图2绘示具有集成同步整流器(同步整流电路)的谐振开关功率转换 器。谐振开关功率转换器包含变压器15,其具有初级绕组NP和次级绕组 Nm和Ns2。通过两个开关20和30开关变压器15的初级绕组Np。集成同 步整流器51具有阴极端子K,其连接到次级绕组Nsi。集成同步整流器51
的阳极端子A连接到谐振开关功率转换器的输出接地。具有阴极端子K和
阳极端子A的集成同步整流器52从次级绕组Ns2连接到谐振开关功率转换 器的输出接地。
集成同步整流器51和52产生内锁信号Vuc以防止集成同步整流器51 和52被同时接通。当第一开关电流181低于电流阈值时,便停用集成同步
整流器51。当第二开关电流Is2低于另一电流阈值时,也便停用集成同步整
流器52。
图3绘示集成同步整流器50,其实现集成同步整流器51和52。集成 同步整流器50包含功率晶体管200、感测晶体管210、 二极管250、电流感 测装置215和控制器100。电流感测装置215可以是电阻器或电路。控制器 100依据开关电流信号VM而产生驱动信号Vg以控制功率晶体管200。二极 管250与功率晶体管200并联连接。举例来说,二极管250可以是肖特基 (schottky ) 二极管或功率晶体管200的寄生二极管。功率晶体管200连接 在阴极端子K与阳极端子A之间。集成同步整流器50的阴极端子K耦接 到变压器10的次级绕组Nst或NS2。阳极端子A耦接到谐振开关功率转换 器的输出接地。感测晶体管210耦接到功率晶体管200,以用于产生与功率 晶体管200的电流相关的镜像电流。电流感测装置215耦接到感测晶体管 210,以依据变压器15的开关电流(151或IS2)而产生开关电流信号VM。 电流感测装置215耦接到感测晶体管210,以用于根据镜像电流而产生开关 电流信号VM。当二极管250被正向偏压,控制器100便启用驱动信号VG 以接通功率晶体管200和感测晶体管210。当开关电流信号VM低于阈值 VT时,控制器100将产生复位信号以停用驱动信号Vg且断幵功率晶体管 200和感测晶体管210。内锁端子(inter-lock terminal) LK输出内锁信号 Vuc以指示功率晶体管200的接通/断开状态。
图4绘示控制器100的实施例。将阈值Vm供应到比较器130的正输 入端。比较器130的负输入端耦接到集成同步整流器50的阴极端子K。将 比较器130的输出EN和内锁信号VLK供应到与门(AND gate ) 118的两个 输入端。与门118的输出端耦接到触发器150的频率输入端ck。触发器150 的复位输入端R由或非门(NOR gate) 119的输出端控制。将触发器150 的输出Sw和比较器130的输出EN供应到与门160的两个输入端。触发器 150操作为锁存电路。与门160的输出端连接到输出緩冲器165。在输出緩
沖器165的输出端处产生驱动信号Vg以用于控制功率晶体管200。内锁电 路由晶体管162和电流源163形成。将驱动信号vg供应到晶体管162以产
生内锁信号Vuc。当驱动信号V(j被启用时,产生内锁信号Vuc。当内锁信
号Vuc被停用时,便起始并启用驱动信号VG。
驱动信号VG的最大接通时间由最大接通时间(maximum-on-time, MOT)电路175决定。将驱动信号vg供应到MOT电路175的输入端。响 应于驱动信号V(j的启用,在延迟时间之后产生最大接通时间信号SM。将 最大接通时间信号SM供应到或非门119的输入端以复位触发器150。驱动 信号vg的最大接通时间因此由MOT电路175所提供的延迟时间决定。当 阴极端子K处的电压低于阈值电压Vta且同时二极管250正^皮接通时,驱 动信号Vg便接通功率晶体管200。
或非门119的另一输入端连接到与门125的输出端。向与门125的输 入端供应消隐电路(blanking circuit, BLK ) 170所提供的消隐信号(blanking signal) SB。向消隐电路170的输入端供应驱动信号VG。消隐电路170提 供消隐时间以实现驱动信号V(j的最大接通时间。锁相电路(phase-lock circuit, PL ) 300将锁相信号RS供应到与门125的另 一输入端。依据驱动 信号Vg、消隐信号SB和复位信号Z而产生锁相信号RS。锁相信号RS用 于在没有电路延迟和/或开关频率变化的干扰的情况下准确地断开驱动信号 VG。在比较器120的输出端处产生复位信号Z。向比较器120的正输入端 供应阈值VTB。比较器120的负输入端耦接到电流源110与电阻器115的接 点。进一步向电阻器115供应开关电流信号VM。当开关电流信号VM低于 阈值VT时,停用驱动信号Vg以断幵功率晶体管200。
阈值VT可表示为
VT = [(Lio x R115) _ Vtb] (2)
前述不等式因此可表达为 Vm < [(Lio xR"5) —Vtb] (3)
其中I,是电流源110的电流值,且Rw是电阻器115的电阻值。 当二极管250被接通且正向偏压时,阴极端子K处的电压低于阚值 VTA。因此,仅在二极管250被接通之后才接通功率晶体管200,这实现功 率晶体管200的软开关操作(soft-switching operation )。此外,当二极管250
被反向偏压时,停用驱动信号Vg且断幵功率晶体管200。此外,当开关电 流信号VM低于阈值VT时,锁相信号RS断开功率晶体管200。
图5绘示MOT电路175和消隐电路170的实施例。电流源273用于对 电容器275进行充电。晶体管272用以对电容器275进行放电。驱动信号 V(j经由非门271控制晶体管272。进一步将驱动信号Ve供应到与门279 的输入端。与门279的另一输入端耦接到电容器275。当驱动信号Vcj被启 用,与门279的输出端便产生最大接通时间信号SM (针对MOT电路175 而言)或消隐信号SB(针对消隐电路170而言),以在延迟时间(针对MOT 电路175而言)或消隐时间(针对消隐电路170而言)之后停用驱动信号 VG。延迟时间/消隐时间可由电流源273的电流值和电容器275的电容值决 定。
图6绘示锁相电路300的实施例。其包含触发器310,所述触发器310 依据驱动信号VG和复位信号Z而输出周期信号PS。当开关341由周期信 号PS接通时,电流源340对电容器350进行充电。因此,在电容器350上 产生斜坡信号RMP。将周期信号PS供应到非门311的输入端。非门311 的输出端耦接到脉沖产生电路315的输入端。脉冲产生电路315的输出端 产生取样信号Sb将取样信号Si供应到非门321的输入端。非门321的输 出端耦接到脉冲产生电路325的输入端。脉冲产生电路325的输出端产生 清除信号S2。取样信号Sj姿通开关342以将电容器350上的电压传导到电 容器35L此后,清除信号S2经由开关343而对电容器350进行放电。电 容器351上的电压与周期信号PS的启用周期相关。经由緩冲器放大器360 和电阻器370将电容器351上的电压供应到比较器380的输入端。可编程 电流源(programmable current source ) 500进一步耦接到电阻器370以在电 阻器370上产生电压降。向比较器380的另 一输入端供应斜坡信号RMP。 将比较器380的输出和复位信号Z供应到与非门(NAND gate) 390的两个 输入端。与非门390产生锁相信号RS以停用驱动信号VG。可编程电流源 500的可编程电流(programmable current) IB经调节以产生锁相信号RS。
图7绘示可编程电流源500的实施例。与门511用于在复位信号Z被 停用之后在产生驱动信号Vc时启用脉冲信号PLS。脉冲信号PLS经由升降 计数器600的方向端子U/D起始升序计数操作,这造成可编程电流IB的增 加且随即产生锁相信号RS (立刻停用驱动信号V(j或在复位信号Z仍被启
用时停用驱动信号VG)。如果脉冲信号PLS被停用,那么升降计数器600
将执行降序计数操作,这造成可编程电流IB的减小且立刻产生锁相信号
RS。将复位信号Z、驱动信号Vc和消隐信号Su供应到与门511。消隐信号 SB进一步用于经由非门525和脉冲产生电路515复位触发器520。升降计 数器600由图4中的触发器150的输出Sw计数。升降计数器600的输出端 OP1到OPN用于编程由电流源575到595经由开关571到591汲取的可编
程电流IB。
图8绘示脉冲产生电路315、 325和515的实施例。电流源473用于对 电容器475进行充电。晶体管472用于对电容器475进行放电。输入端子 IN接收输入信号以经由非门471控制晶体管472。输入端子IN进一步连接 到与门479的输入端。与门479的另一输入端经由非门478耦接到电容器 475。与门479的输出端连接到输出端子OUT以用于产生输出脉冲信号。 输出脉冲信号的脉冲宽度由电流源473的电流值和电容器475的电容值来 决定。
图9绘示集成同步整流器51和52的主要波形。VM1,,)表示集成同步 整流器51的开关电流信号。VM2,(股)表示集成同步整流器52的开关电流信 号。开关电流信号VM1, (181)和VM2,(股)分别依据变压器10的开关电流IS1和 开关电流182而产生。以集成同步整流器51为例,当开关电流信号VM1, (IS1) 小于阈值VT1,便将停用集成同步整流器51的驱动信号VG1。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,本领域 技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰, 因此本发明的保护范围当视所附权利要求书所界定者为准。
权利要求
1.一种用于谐振开关功率转换器的同步整流电路,包括功率晶体管和二极管,其耦接到变压器和所述谐振开关功率转换器的输出端以用于整流;感测晶体管,其耦接到所述功率晶体管以用于产生与所述功率晶体管的电流相关的镜像电流;控制器,其依据开关电流信号而产生驱动信号以控制所述功率晶体管;以及电流感测装置,其耦接到所述感测晶体管以用于依据所述变压器的开关电流而产生所述开关电流信号,其中所述电流感测装置耦接到所述感测晶体管以用于根据所述镜像电流而产生所述开关电流信号,当所述二极管被正向偏压时,所述控制器便启用所述驱动信号以接通所述功率晶体管,且当所述开关电流信号低于阈值时,所述控制器产生复位信号以停用所述驱动信号且断开所述功率晶体管。
2. 如权利要求1所述的同步整流电路,所述控制器还包括 内锁电路,其在所述驱动信号被启用时产生内锁信号,其中当所述内锁信号被停用时,便起始并启用所述驱动信号。
3. 如权利要求1所述的同步整流电路,所述控制器还包括 最大接通时间电路,其产生最大接通时间信号,其中所述最大接通时间信号用于断开所述功率晶体管以用于决定所述功率晶体管的最大接通时 间的值。
4. 如权利要求1所述的同步整流电路,所述控制器还包括 锁存电路,其产生所述驱动信号以控制所述功率晶体管;以及 多个比较器,其设置或复位所述锁存电路,其中当所述二极管被正向偏压时,便启用所述驱动信号,且当所述开关电流信号低于所述阈值时, 便停用所述驱动信号。
5. 如权利要求1所述的同步整流电路,所述控制器还包括 锁相电路,其依据所述驱动信号和所述复位信号而产生锁相信号,其中所述锁相信号用于在所述开关电流信号低于所述阔值时断开所述功率晶 体管。
6. —种用于功率转换器的同步整流电路,包括功率晶体管和二极管,其耦接到变压器和所述功率转换器的输出端以用于整流;控制器,其具有锁相电路以用于依据开关电流信号而产生驱动信号以 控制所述功率晶体管;以及电流感测装置,其耦接到所述功率晶体管以用于依据所述变压器的开 关电流而产生所述开关电流信号,其中当所述二极管被正向偏压时,所述 控制器便启用所述驱动信号以接通所述功率晶体管,且当所述开关电流信 号低于阈值时,所述锁相电路断开所述功率晶体管。
7. 如权利要求6所述的同步整流电路,其还包括感测晶体管,其镜像所述功率晶体管以用于产生与所述功率晶体管的 电流相关的镜像电流,其中所述电流感测装置耦接到所述感测晶体管以用 于根据所述镜像电流而产生所述开关电流信号。
8. 如权利要求6所述的同步整流电路,所述控制器包括 内锁电路,其在所述驱动信号被启用时产生内锁信号,其中当所述内锁信号被停用时,便起始并启用所述驱动信号。
9. 如权利要求6所述的同步整流电路,所述控制器还包括 最大接通时间电路,其产生最大接通时间信号,其中所述最大接通时间信号用于断开所述功率晶体管以用于决定所述功率晶体管的最大接通时 间。
10. 如权利要求6所述的同步整流电路,所述控制器还包括 锁存电路,其产生所述驱动信号以控制所述功率晶体管; 多个比较器,其设置或复位所述锁存电路,其中当所述二极管被正向偏压时,便启用所述驱动信号,且当所述开关电流信号低于所述阈值时, 便停用所述驱动信号。
11. 一种用于功率转换器的同步整流方法,其包括 依据变压器的开关电流而产生开关电流信号; 依据所述开关电流信号而设置或复位锁存器;以及 根据所述锁存器的状态而接通或断开功率晶体管,其中所述功率晶体管耦接到所述变压器和所述功率转换器的输出端以用于整流,依据所述功 率晶体管的镜像电流而产生所述开关电流信号,且所述镜像电流与所述变 压器的所述开关电流相关。
12. 如权利要求11所述的方法,其还包括当所述驱动信号被启用时产生内锁信号,其中当所述内锁信号被停用, 便起始并启用所述驱动信号。
13. 如权利要求11所述的方法,其还包括当所述功率晶体管被接通时,便产生最大接通时间信号,其中所述最 大接通时间信号用于断开所述功率晶体管以用于决定所述功率晶体管的最 大接通时间。
14. 如权利要求11所述的方法,其还包括当所述开关电流信号的电平低于阈值时,便产生复位信号以停用所述 功率晶体管。
全文摘要
一种用于功率转换器的同步整流电路与方法,所述同步整流电路包含功率晶体管和二极管,其连接到变压器和所述功率转换器的输出接地以用于整流。感测晶体管耦接到所述功率晶体管以用于产生与所述功率晶体管的电流相关的镜像电流。控制器依据开关电流信号而产生驱动信号以控制所述功率晶体管。电流感测装置耦接到所述感测晶体管,用以依据所述镜像电流而产生所述开关电流信号。当所述二极管被正向偏压时,所述控制器便启用所述驱动信号以接通所述功率晶体管。当所述开关电流信号低于阈值时,所述控制器便产生复位信号以停用所述驱动信号且断开所述功率晶体管。
文档编号H02M3/28GK101355306SQ20081021444
公开日2009年1月28日 申请日期2008年8月26日 优先权日2008年7月21日
发明者杨大勇, 王周升, 詹振辉, 谢士弘 申请人:崇贸科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1