用于移相控制电路的死区时间调节电路的制作方法

文档序号:7486070阅读:1083来源:国知局
专利名称:用于移相控制电路的死区时间调节电路的制作方法
技术领域
本实用新型涉及电子电路技术,特别是涉及一种用于移相控制电路的死区时间调节电 路。
背景技术
随着绝缘栅双极型晶体管(IGBT)逆变技术的不断成熟,全桥移相谐振软开关的主回路拓扑结构得到越来越多的应用。现有的常用移相控制芯片比如UC3875,UC3879, UC3895,它们有一个共同特点,就是自身死区时间最大值受限(比如UC3875的自身死区时间小于2. 5uS),UC3879和UC3895的自身死区时间更是不足luS。而在许多逆变电源中,为实现较好的软开关效果、防止IGBT直通、提高可靠性,需要较大的死区时间。

实用新型内容本实用新型的目的是提出一种用于移相控制电路的死区时间调节电路,使移相控制电路的死区时间能够得到调整。为实现上述目的,本实用新型提供了一种用于移相控制电路的死区时间调节电路,包括原始死区时间检出回路,与移相控制电路连接,对移相控制电路的输出信号进行逻辑或的运算;死区时间调节回路,与原始死区时间检出回路相连接,死区时间调节回路包括单稳态触发器,以及与单稳态触发器相连接的、用于调节死区时间的可调电阻和可调电容。在一个实施例中,死区时间调节电路还包括控制电压源,与死区时间调节回路相连接,用于为死区时间调节回路提供控制电压基准。在一个实施例中,控制电压源包括三端可调稳压基准源。在一个实施例中,死区时间调节电路还包括PWM叠加和分拣回路,与死区时间调节回路相连接,对死区时间调节回路的输出信号进行叠加和分拣。在一个实施例中,PWM叠加回路对死区时间调节回路的输出信号和PWM启停控制回路的输出信号做逻辑或非的运算。在一个实施例中,死区时间调节回路的单稳态触发器包括555芯片。在一个实施例中,555芯片的放电引脚与可调电阻相连接,555芯片的阈值电压引脚与可调电容连接。基于上述技术方案,根据本实用新型的一方面,通过原始死区时间检出回路和死区时间调节回路,能够对移相控制电路的死区时间进行调节,满足不同电路的需求。其电路
简单实用、可靠性高。

此处所说明的附图用来提供对本实用新型的进一步解释,构成本实用新型的一部分。本实用新型的示意性实施例及其说明仅用于解释本实用新型,但并不构成对本实用新型的不当限定。在附图中图1为根据本实用新型实施例的用于移相控制电路的死区时间调节电路的示意图。图2为根据本实用新型另一实施例的用于移相控制电路的死区时间调节电路的示意图。图3为根据本实用新型又一实施例的用于移相控制电路的死区时间调节电路图。图4为根据本实用新型实施例的电路逻辑关系说明图。
具体实施方式
下面参照附图对本实用新型进行更详细的描述,其中说明本实用新型的示例性实施例。在附图中,相同的标号表示相同或者相似的组件或者元素。图1为根据本实用新型实施例的用于移相控制电路的死区时间调节电路的示意图100。死区时间调节电路的示意图100包括移相控制电路102、原始死区时间检出回路 104和死区时间调节回路106。原始死区时间检出回路104,与移相控制电路102连接,对移相控制电路102的输出信号进行逻辑或的运算。死区时间调节回路106,与原始死区时间检出回路104相连接。死区时间调节回路 106包括单稳态触发器,以及与单稳态触发器相连接的、用于调节死区时间的可调电阻和可调电容。根据本实用新型的一方面,通过原始死区时间检出回路和死区时间调节回路,能够对移相控制电路的死区时间进行调节,满足不同电路的需求。其电路简单实用、可靠性
尚ο图2为根据本实用新型另一实施例的用于移相控制电路的死区时间调节电路的示意图200。死区时间调节电路的示意图200包括移相控制电路202、原始死区时间检出回路204、死区时间调节回路206、控制电压源208、PWM叠加回路210和PWM启停控制回路 212。原始死区时间检出回路204,与移相控制电路202连接,对移相控制电路202的输出信号进行逻辑或的运算。在一个实施例中,原始死区时间检出回路204可以由两个CMOS 或非门实现,也可以使用能够达到相同功能的其它逻辑门电路实现。死区时间调节回路206,与原始死区时间检出回路204相连接。死区时间调节回路 206包括单稳态触发器,以及与单稳态触发器相连接的、用于调节死区时间的可调电阻和可调电容。在一个实施例中,死区时间调节回路206的单稳态触发器可以为555芯片。其中, 555芯片的放电引脚可以与可调电阻相连接,555芯片的阈值电压引脚可以与可调电容连接。通过调整可调电阻和电容的大小能够改变死区时间,满足不同电路需求。控制电压源208,与死区时间调节回路206相连接,用于为死区时间调节回路206 提供控制电压基准。在一个实施例中,控制电压源包括三端可调稳压基准源,如TL431。PWM叠加和分拣回路210,与死区时间调节回路206相连接,对死区时间调节回路 206的输出信号进行叠加和分拣。其中,PWM叠加分拣回路可以对死区时间调节回路206的输出信号和PWM启停控制回路212的输出信号做逻辑或非的运算。其中,当PWM启停控制回路212输出高电位时,PWM将被封锁;P丽启停控制回路212输出低电位时,PWM开启。P丽启动和停止转换时间短、速度快。PWM叠加回路210可以由一个或非门实现,也可以使用能够达到相同功能的其它逻辑门电路实现。图3为根据本实用新型又一实施例的用于移相控制电路的死区时间调节电路图 300。死区时间调节电路图300包括包括移相控制电路302、原始死区时间检出回路304、 死区时间调节回路306、控制电压源308、PWM叠加回路310、PWM分拣回路311和PWM启停控制回路312。原始死区时间检出 回路304可以包括CMOS型或非门IC3D、IC3C。其中,IC3C接成逻辑非门的形式。该部分回路也可使用达到相同功能的其它逻辑门电路实现。死区时间调节回路306可以包括IC4、电容C1、C3、C4和电阻R4。其中,IC4可以为接成单稳态触发器的CMOS型555芯片。通过调整电阻R4、电容C3大小可以改变移相控制电路302的死区时间,满足不同电路需求。PWM叠加回路310可以包括CMOS型或非门IC3A,该部分回路也可使用能够达到相同功能的其它逻辑门电路实现。其中,IC3A的一个输入引脚可连接PWM启停控制回路312, 当PWM启停控制回路312输出高电位时,PWM将被封锁,输出低电位时,PWM开启。PWM启动与停止转换时间短、速度快。PWM分拣回路311可以包括CMOS型与门IC2A、IC2B。控制电压源308可以包括IC1、电阻Rl、R2、R3。根据具体电路需要,控制电压VR 值可相应调节。其中,ICl可以为TL431。图4为根据本实用新型实施例的电路逻辑关系说明图。图4所示的电路逻辑关系为图3实施例中的关键点的波形示意图。其中,OUTA、OUTB对应原始PWM波形,PWMA、PWMB 对应调整后PWM波形。由图可见,调整后PWM的死区时间Δ t2较调整前的死区时间Atl 有所增加,增加值由图3中死区时间调节回路306中电阻R4、电容C3大小及控制电压值控制。根据本实用新型的一方面,原始死区时间检出回路可以包括CMOS型逻辑门电路, 死区时间调节回路可以包括CMOS型555芯片,死区时间调节回路的控制电压基准可以包括 TL43LPWM叠加与分拣回路可以包括CMOS型逻辑门电路,以此保证电路的高速性、精准性。 在不增加其它元器件的情况下,可快速控制PWM的启动与停止。整个电路可以仅由2种逻辑门芯片、1种555时序电路组成,简单实用、可靠性高。本实用新型的描述是为了示例和描述起见而给出的,而并不是无遗漏的或者将本实用新型限于所公开的形式。很多修改和变化对于本领域的普通技术人员而言是显然的。 选择和描述实施例是为了更好说明本实用新型的原理和实际应用,并且使本领域的普通技术人员能够理解本实用新型从而设计适于特定用途的带有各种修改的各种实施例。
权利要求1.一种用于移相控制电路的死区时间调节电路,其特征在于,包括原始死区时间检出回路,与所述移相控制电路连接,对所述移相控制电路的输出信号进行逻辑或的运算;死区时间调节回路,与所述原始死区时间检出回路相连接,所述死区时间调节回路包括单稳态触发器,以及与所述单稳态触发器相连接的、用于调节死区时间的可调电阻和可调电容。
2.根据权利要求1所述的死区时间调节电路,其特征在于,还包括控制电压源,与所述死区时间调节回路相连接,用于为所述死区时间调节回路提供控制电压基准。
3.根据权利要求2所述的死区时间调节电路,其中,所述控制电压源包括三端可调稳压基准源。
4.根据权利要求1或2所述的死区时间调节电路,其特征在于,还包括PWM叠加和分拣回路,与所述死区时间调节回路相连接,对所述死区时间调节回路的输出信号进行叠加和分拣。
5.根据权利要求4所述的死区时间调节电路,其中,PWM叠加回路对所述死区时间调节回路的输出信号和PWM启停控制回路的输出信号做逻辑或非的运算。
6.根据权利要求1所述的死区时间调节电路,其中,所述死区时间调节回路的单稳态触发器包括阳5芯片。
7.根据权利要求6所述的死区时间调节电路,其中,所述555芯片的放电引脚与可调电阻相连接,所述555芯片的阈值电压引脚与可调电容连接。
专利摘要本实用新型提供一种用于移相控制电路的死区时间调节电路,涉及电子电路技术。用于移相控制电路的死区时间调节电路,包括原始死区时间检出回路,与移相控制电路连接,对移相控制电路的输出信号进行逻辑或的运算;死区时间调节回路,与原始死区时间检出回路相连接,死区时间调节回路包括单稳态触发器,以及与单稳态触发器相连接的、用于调节死区时间的可调电阻和可调电容。本实用新型能够对移相控制电路的死区时间进行调节,满足不同电路的需求。其电路简单实用、可靠性高。
文档编号H02M7/48GK202121517SQ20112020665
公开日2012年1月18日 申请日期2011年6月20日 优先权日2011年6月20日
发明者刁志宏 申请人:唐山松下产业机器有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1