1.一种电压源变流器(10),其特征在于,所述电压源变流器(10)连接在两个直流DC端子(DC1,DC2)之间并且包括:
多个变流器模块(12,14,16),每个所述变流器模块用于待生成的交流AC波形的每个相,所述变流器模块在所述DC端子之间串联连接并且包括:
两个AC端子(ACA1,ACA2),
第一阀部分(VS1),其包括
包括四个导流器开关的导流器开关的第一组串(ST1),
在第一连接点与第二连接点之间串联连接的子模块的第一链式链路(CL1)和第二链式链路(CL2),其中所述第一连接点是所述第一组串中的第一导流器开关(S1A)与第二导流器开关(S2A)之间的连接点,所述第二连接点是所述第一组串中的第三导流器开关(S3A)与第四导流器开关(S4A)之间的连接点,
第二阀部分(VS2),其包括具有两个导流器开关(S1B,S2B)的导流器开关的第二组串(ST2),其中所述第二组串与所述第一组串并联连接,以及
互连分支(BR),其具有连接到所述第一阀部分(VS1)的第一端和连接到所述第二阀部分(VS2)的第二端,
其中所述两个AC端子的第一AC端子(ACA1)由所述第一阀部分提供,并且所述两个AC端子的第二AC端子(ACA2)由所述第二阀部分提供。
2.根据权利要求1所述的电压源变流器(10),其特征在于,所述互连分支(BR)的所述第一端连接到所述第一组串(ST1)的中点。
3.根据权利要求2所述的电压源变流器(10),其特征在于,所述第一AC端子(ACA1)设置在所述第一链式链路(CL1)与所述第二链式链路(CL2)之间的连接点处。
4.根据权利要求2或3所述的电压源变流器(10),其特征在于,所述第二组串(ST2)包括四个导流器开关,其中在所述第二组串中的第一导流器开关(S1B)与第二导流器开关(S2B)之间存在第三连接点,在所述第二组串中的第三导流器开关(S3B)与第四导流器开关(S4B)之间存在第四连接点。
5.根据权利要求4所述的电压源变流器(10),其特征在于,所述第二阀部分(VS2)包括在所述第三连接点与所述第四连接点之间串联连接的子模块的第三链式链路(CL3)和第四链式链路(CL4)。
6.根据权利要求5所述的电压源变流器(10),其特征在于,所述第二AC端子(ACA2)设置在所述第三链式链路(CL3)与所述第四链式链路(CL4)之间的连接点处。
7.根据权利要求4所述的电压源变流器(10),其特征在于,所述互连分支的所述第二端连接到所述第三连接点和所述第四连接点。
8.根据权利要求1所述的电压源变流器(10),其特征在于,所述互连分支的所述第一端连接到所述第一链式链路(CL1)与所述第二链式链路(CL2)之间的连接点处。
9.根据权利要求8所述的电压源变流器(10),其特征在于,所述第一AC端子(ACA1)设置在所述第一组串(ST1)的中点处。
10.根据权利要求1、2、3、5、6、8和9中任一项所述的电压源变流器(10),其特征在于,所述互连分支(BR)的所述第二端连接到所述第二组串(ST2)的中点处。
11.根据权利要求1、2、3、5、7、8和9中任一项所述的电压源变流器(10),其特征在于,所述第二AC端子(ACA2)设置在所述第二组串(ST2)的中点处。
12.根据权利要求1、2、3、8和9中任一项所述的电压源变流器(10),其特征在于,所述互连分支(BR)包括子模块的第三链式链路(CL3)。
13.根据权利要求1-3和5-9中任一项所述的电压源变流器(10),其特征在于,所述导流器开关包括带有反并联电路换向部件的开关。
14.根据前述权利要求13所述的电压源变流器(10),其特征在于,所述反并联部件是能够被导通的电路换向部件。
15.根据权利要求1-3、5-9和14中任一项所述的电压源变流器(10),其特征在于,所述导流器开关包括带有自换向部件的开关。
16.根据权利要求1-3、5-9和14中任一项所述的电压源变流器(10),其特征在于,还包括控制单元,所述控制单元被配置成交替地控制所述第一组串(ST1)的第二开关(S2A)和第三开关(S3A)以及所述第二组串的开关(S1B,S2B),以交替地连接所述两个AC端子(ACA1,ACA2)之间的所述第一链式链路(CL1)和所述第二链式链路(CL2),并且交替地控制所述第一链式链路(CL1)和所述第二链式链路(CL2),以在所述AC端子(ACA1,ACA2)之间形成交流波形,以使得所述链式链路具有波形成形时间段和非波形成形时间段。
17.根据权利要求16所述的电压源变流器(10),其特征在于,所述控制单元(18)还被配置成控制所述第一组串(ST1)的第一开关(SA1)和第四开关(SA4),以交替地将所述第一链式链路(CL1)和所述第二链式链路(CL2)连接到所述DC端子(DC1,DC2),并且控制所述第一链式链路(CL1)和所述第二链式链路(CL2)以在所述非波形成形时间段中补偿DC电压纹波。