低电压差分讯号(lvds)的接收器的制作方法

文档序号:7511351阅读:217来源:国知局
专利名称:低电压差分讯号(lvds)的接收器的制作方法
技术领域
本发明涉及的是一种讯号接收器,特别涉及的是一种低电压差分讯号的接收器。
背景技术
现今对高速数据传输的需求正推动着接口技术向高速、串行、差分、低功耗 以及点对点接口的方向发展,而低电压差分讯号(low voltage differential signal, LVDS)具备所有这些特性。低电压差分讯号(LVDS)在对讯号完整性、低抖动 与共模特性要求较高的系统中得到了广泛的应用。低电压差动讯号是一种通用的 传输讯号标准,其被用在通信系统与显示器接口等的高速传输应用。在传输接口上需要很多组低电压差分讯号(LVDS)传输器,每一组的低电压 差分讯号(LVDS)都需要一个接收器电路用来接收并且放大微小的差动讯号,最 后传入芯片内部做其它的讯号处理。一般的低电压差分讯号(LVDS )接收器仅利用两个N型金氧半导体(NMOS ) 或者是两个P型金氧半导体(PMOS)感应差动讯号,对于较低或较高的共模电 压(common mode voltage )的差动讯号无法完全4妄收。而一种由IEEE固态电^各 期刊所发表的「 LVDSI/OInterfaceforGb/s-per-pinOperationin3.5umCMOS J , 其么、 开一种低电压差分讯号(LVDS)接收器使用前端放大器(preamplifier)接收并且 ;改大贫i小的差动讯号,再利用再生电^各(regenerative circuit) ^立至全幅#T出。每 一个前端放大器需要额外偏压电路来驱动运作,而偏压电路对于芯片的功率消耗 占有4艮大的比率。另外,在高速数据讯号传输电路中,传输器通过传输线将信号送至另一端接 收器接收,当传输器关闭不再驱动信号时,会有超过20mV的差动噪音(differential noise)通过传输线传送至接收器造成干扰,影响接收端电路操作。一关殳的失效防护(failsafe)电3各是由电阻分压(offset voltage),形成农i小的电 压差作为接收端的补偿电压以克服差动噪音,如图1所示为现有在低电压差分讯
号接收器1前有一上拉电阻RPU与一下拉电阻RPD连接在两条传输在线作分压 的动作,而此种失效防护电路会产生的缺点包括由电阻分压形成补偿电压的失 效防护电路,需要额外的电阻来形成分压,而此分压电阻如果是在电路板(PCB) 上实现,则不仅增加电路板电路的复杂性,也会增加制造成本;另外一个缺点则 是由分压电阻所形成的补偿只有单向性,也即接收器输入正端永远会有一补偿电 压大于输入负端,造成接收器输出端讯号的工作周期(duty-cycle)偏移,尤其是 在低频讯号传输时最为严重。发明内容为了解决上述问题,本发明目的的一是提供一种低电压差分讯号的接收器, 其具有一N型金氧半导体(以下简称NMOS)输入对与一P型金氧半导体(以下 简称PMOS)输入对接收一微小的差动讯号,如此可以感测全幅的共模电压的差 动讯号,可完整接收共模电压较低或较高的差动讯号,使轨至轨接收器讯号接收 能力增加。本发明另一目的是提供一种低电压差分讯号的接收器,其利用接收器的电路 连接形成自我偏压,省去额外的偏压电路,减少电流消耗,除了可以达到省电的 功能,也能减少布局(layout)面积;另外接收器的电路连接是以电流镜方式传递 电流讯号,避免使用串迭(Cascode )电路,须较大的Vdd才可以顺利的操作, 故使得本发明可在低电压下操作。本发明另一目的是提供一种低电压差分讯号的接收器,其分别对接收器输出沾罢^i由.7T、."水另ilfrfi姥士哭^ 士五;fe制1VfnS紐^f丰"并^ ."右服^^jp丞备;告成不需要的效应,且同时对于另一端的发射器输出驱动电流不会造成影响。 为了达到上述目的,本发明一实施例的低电压差分讯号的接收器,其是实现在一集成电路上,并包括 一输入级电路将低电压差分讯号转换成一第一电流讯号与一第二电流讯号; 一电流源电路连接输入级电路,电流源电路依据数个偏压 讯号以产生输入级电路所需的 一组操作电流;以及一 电流镜电路连接电流源电路 与输入级电路,电流镜电路接收第一电流讯号与第二电流讯号以产生一输出电压 讯号,电流4竟电路并依据第 一 电流讯号与第二电流讯号产生数个偏压讯号至电流 源电路。


图1所示为现有低电压差分讯号接收器前端电路示意图;图2所示为根据本发明一实施例的低电压差分讯号接收器的电路示意图; 图3A与图3B所示为本发明一实施例低电压差分讯号接收器的失效防护电路 示意图;图4为根据本发明一实施例低电压差分讯号接收器的输入电压差与输出电压 关系示意图。附图标记说明1 -低电压差分讯号接收器;RPU-上拉电阻;RPD-下拉电 阻;10、 20-差动讯号输入器;30、 40-电流源电路;50、 60-输入放大电路; Vip、 Vin-低电压差分讯号;Von-输出端;M1 M16 -金氧半导体;Mn、 Mp-金氧半导体;Mnl、 Mn2-金氧半导体;Mpl、 Mp2-金氧半导体;M21 M28-金氧半导体。
具体实施方式
以下结合附图,对本发明上述的和另外的技术特征和优点作更详细的说明。 本发明公开一低电压差分讯号(LVDS)接收器,低电压差分讯号接收器包括 一输入级电路接收低电压差分讯号并将其转换成两个电流讯号; 一 电流源电路连 接输入级电路,并依据数个偏压讯号产生输入级电路所需的操作电流;以及一电 流镜电路连接电流源电路与输入级电3各,并接收电流讯号产生输出电压讯号,另 外电流镜电路依据电流讯号以产生数个偏压讯号至电流源电路。圓,6fr ; A 士必B日一*乂1* rh n:至厶;ir ii丄+突AA山s々^备IS] x々K山路包含两差动讯号输入器10与20,差动讯号输入器IO用以将低电压差分讯号转 换成一电流讯号,差动讯号输入器10包含一对PMOS晶体管M3、 M4, PMOS 晶体管M3 、 M4的两源才及相连接且其两4册才及4妄收低电压差分讯号Vip与Vin;另 一差动讯号输入器20用以将低电压差分讯号Vip与Vin转换成一电流讯号,差动 讯号输入器20包含一对NMOS晶体管M9、 M10, NMOS晶体管M9、 M10的两 源才及相连接且其两4册极接收低电压差分讯号Vip与Vin。一电流源电路30产生差动讯号输入器10所需的操作电流,其包含一对PMOS 晶体管Ml、 M2, PMOS晶体管Ml、 M2的两源极相连接至一 电压源且PMOS晶 体管Ml 、 M2的两漏极相连接;而另 一 电流源电路40包含一对NMOS晶体管 Mll、 M12, NMOS晶体管Mll、 M12的两源极相连接至一电压源且NMOS晶体 管Mll、 M12的两漏极相接。电流镜电路包含 一电流镜组位于差动讯号输入器10与差动讯号输入器20 之间,电流镜组依据差动讯号输入器10、20的电流讯号,产生一总合电流讯号114; 另一电流镜组位于差动讯号输入器10与差动讯号输入器20之间,其依据差动讯 号输入器10 、 20的电流讯号,产生另 一 总合电流讯号123 。电流镜电路依据总合 电流讯号I14、 123产生输出电压讯号Von。电流镜组包含电流镜M5接收电流讯号II以产生一映像电流讯号,另 一电 流镜M8连接电流4竟M5,电流镜M8依据电流讯号14与映像电流讯号,产生总 合电流讯号114。电流镜M5依据电流讯号II产生偏压讯号至电流源电路30,而 电流4竟M8依据电流讯号14与映^象电流讯号产生偏压讯号至电流源电路40。另 一 电流镜组包含电流镜M7接收电流讯号13以产生 一 映像电流讯号,另 一电流镜M6连接电流4竟M7,电流镜M6依据电流讯号12与映像电流讯号,产 生另 一总合电流讯号123。电流4竟M7依据电流讯号13产生偏压讯号至电流源电 路40,而电流镜M6依据电流讯号12与映^f象电流讯号产生偏压讯号至电流源电路 30。图2所示为本发明一实施例低电压差分讯号接收器的电路示意图。在本实施 例中, 一输入级电路接收一全幅的共模电压的差动讯号Vip、 Vin,输入级电路包 括一 PMOS输入对M3、 M4可接收一固定电压范围的共模电压的差动讯号Vip、 Vin,并将其转换成电流讯号,以及一 NMOS输入对M9、 M10可接收一固定电压 范围的共模电压的差动讯号Vip、 Vin,并将其转换成电流讯号,其中PMOS输入 对M3、 M4与NMOS输入对M9、 M10的共才莫电压接收范围具有部份不重叠的效 果。一 NMOS电流镜电路M5 、 M14连接PMOSM3接收电流讯号再流进PMOSM8, 另夕卜PMOS电流4竟电^各M7、M13连接NMOSM9接收电流讯号再流进NMOSM6。 其中NMOSM6连接PMOSM4与PMOSM13作为接成二极管负载(diode-connected load),也可将PMOSM4与NMOSM9产生的电流讯号集总起来通过NMOSM6 与NMOSM16所形成的电流^:传送至输出端Von;在同一情况下,PMOSM8将 NMOSM10与PMOSM3产生的电流讯号集总起来通过PMOSM8与PMOSM15所 形成的电流4免传送至输出端Von 。 才妻续上述说明,在本实施例中,电流源具有两个, 一为PM0SM1与M2所形 成的电流源,其偏压由NMOSM5与M6提供;另 一为NMOSM11与M12所形成 的电流源,其偏压由PMOSM7与M8提供。最后的电流源讯号通过PMOSM15 与NMOSM16输出至一由反相器(inverter)所组成的緩冲器(图中未示),通过 緩冲器将电流讯号拉至全幅输出,作为下一级电路的输入讯号,下一级电路可为 数个反向器串接而成的緩沖器。NMOSM5与M6具有被动作为负载与主动作为电流镜的功能,其中M6被动 状态时分别作为PMOSM4输入端的第一级负载与NMOSM9输入端的第二级负 载;而在相对的一方,PMOSM7与M8具有^皮动作为负载与主动作为电流4竟的功 能,其中M8被动状态时分别作为NMOSM10输入端的第一级负载与PMOSM3 输入端的第二级负载。因此,本发明公开一具有自我偏压的低电压差分讯号(LVDS)的轨至轨(rail-to-rail)接收器, 一输入级电路接收一全幅的共模电压的差动讯号,并将其转换成电流讯号,输入级电路包括一 PMOS输入对M3与M4可接收一固定电压范围的共才莫电压的差动讯号,以及一 NMOS输入对M9与M10可接收一固定电压范围的共模电压的差动讯号,其中PMOS输入对M3与M4与NMOS输入对M9与M10的共模电压接收范围具有部份不重叠的效果。对于输入过高或过低的共模电压讯号(common-mode voltage ),可分别由PMOS输入对M3、 M4与NMOS输入对M9、 M10所接收,如此可以感测全幅的共才莫差动讯号,可完整接收4交低或较高的讯号,使轨至轨接收器讯号接收能力增加。—rb -:右、:店由s女;生i夂ife^ x么B山s女 — Div/roc山、:右、:店山s女iv/n t; im, }旦乂止"cj 〃iu'/'j、 "cj "^tJ"""1^,!5^^(^ / 、一八tj j"--tr , !^i'j口 〃 j i丄viv^/kj "cj 〃iu 〃'j、 "cj丄vi i 丄vn , r>、PMOS输入对M3与M4的电流源,与 一对NMOS电流源电路Ml 1与M12提供 NMOS输入对M9与M10的电流源。 一偏压电路连接输入级电路与电流源电路, 包括一对NMOS偏压电路M5与M6提供PMOS电流源电路Ml与M2的偏压讯 号,与一对PMOS偏压电路M7与M8提供NMOS电流源电路Mil与M12的偏 压讯号。一输出级电路包括一 NMOS输出组件M16连接PMOSM13与PMOS偏压电 路M7所形成的电流镜与一 PMOS输出组件M15连接NMOSM14与NMOS偏压 电路M5所形成的电流镜,PMOS输出组件M15与NMOS输出组件M16串接在 一起,最后连接一输出端Von输出一电压讯号至一緩冲器。
上述的电流镜M5电性耦合电流4竟M6,电流4竟M7电性耦合电流4竟M8 ,且 电流镜M6与电流镜M8耦接至一耦合点输出 一输出电压讯号Von,且有一緩冲 器(图中未示)接收输出电压讯号Von,并产生一放大电压讯号。.另外,低电压差分讯号分为两个输入电压讯号,本发明的低电压差分讯号接 收器还包括一失效防护电路连接电流镜电路30、 40,当两输入电压讯号差值的绝 对值大于一预定值时,失效防护电路将输出电压讯号由原先的预设电压值转换另 一预设电压值。另外,当两输入电压讯号差值的绝对值小于预定值时,失效防护 电路维持输出电压讯号为原先的预设电压值。请参阅图3A与图3B所示为本发明一实施例低电压差分讯号的接收器的失效 防护(failsafe )电路连接示意图。图3A的V2、 V3、 V4与Von与图3B的VI 、 V2、 V4与Von连接图2的接点VI、 V2、 V3、 V4与Von,由电流源Mn与Mp 提供固定的电流源,而其电流值大小由所需的补偿电压(offset voltage )决定。失效防护电路包括 一输入放大电路50接收偏压点V2产生的偏压讯号与输 出电压讯号Von,以产生一放大讯号,电流控制组件Mnl、 Mn2的漏极端(drain ) 分别与M7、 M8的栅极端(gate )相连,且M21的栅极端(gate )与M16的栅极 端(gate )相连,而M22的4册才及端(gate )与M16的漏才及端(drain ) Von相连, 如此使电流控制组件Mnl、 Mn2依据操作电流与放大讯号,选4奪性地产生两控制 电流至偏压点V3与偏压点V4。另外, 一电流源NMOSMn提供输入》丈大电路50 一操作电流。一输入放大电路60接收偏压点V4产生的偏压讯号与输出电压讯号Von,以# 4 一if 士 "i共.吾.由,':右.;J^岳il《EW丰Mn1 . 1Un7 M;爲切说((Hra;n ) A别^ 1U S .7 ■ ■ ,、 z 、 》 , 、 v , i , /甲w 一 一 ■— ' I _ ^ 一i j 丄'jli 丄,j_ "V v,-,' 、 ZV ,,,V 丄,丄,丄》 i的4册+及端(gate)相连,且M25的4册才及端(gate)与M15的冲册才及端(gate)相连, 而M26的栅极端(gate)与M15的漏极端(drain) Von相连,如此使电流控制组 件Mpl、 Mp2依据操作电流与》t大讯号,选才奪性地产生两控制电流至偏压点VI 与偏压点V2。另外, 一 电流源PMOS Mp提供输入放大电路60 —操作电流。根据上述,将接收器端输出的差动电压讯号V2与Von输入至M21与M22、 与V4与Von输入至M25与M26,再分别通过个别的单级放大器M23与M24、 M27与M28电游"改大,其输出电压分别控制Mnl与Mn2、与Mpl与Mp2的导 通与否。请同时参阅图4为根据本发明一实施例低电压差分讯号接收器的输入电压差 与输出电压关系示意图。上述电路中,当Vip大于Vin —个补偿电压(offset voltage ) Voffset时,流经M6、 M7的电流分别大于M5、 M8的电流,使得V2大于Von 且Von会大于V4;当V2大于Von时,会将Mn2导通、Mnl关闭,而由Mn流 经的电流会经过Mn2流经M8, 3寻M8的电流增加到与M7的电流相同。同理, 当Von大于V4时,也会将M5的电流增加到与M6的电流相同,此时通过电流 镜电3各M8与M15、与M6与M16,橫_得流经M15与M16的总电流相同。当Vip大于Vin —个补偿电压+Voffset时,且流经M15与M16的总电流相同, 便可以将"Vip-Vin"与Von的转换电压位移一个补偿电压(offset voltage )后才转 换;在另一种情况下,Vin大于Vip —个补偿电压-Voffset时,且流经M15与M16 的总电流相同,便可以将"Vip-Vin"与Von的转换电压位移一个补偿电压(offset voltage)后才转换。如此,由Vip与Vin不停的转换,且补偿电压也跟着转换, 除了可以克服差动噪音所带来的干扰,可保持接收器输出端工作周期(duty-cycle ) 的完整性。根据上述,本发明分别对接收器输出的差动电压,以个别的放大器放大再控 制MOS组件的开关,以克服差动噪音造成不需要的效应,且同时对于另一端的 发射器输出驱动电流不会造成影响。综合上述,本发明同时利用NMOS输入对与PMOS输入对4妻收一输入电压讯 号,可以感测到全幅共模电压讯号(common-mode voltage ),并利用反向器连接 输出端,将放大后的差动讯号拉至全幅输出,又利用接收器的电路连接形成自我 偏压,省去额外的偏压电路,减少电流消耗,达到省电的功能;另外接收器的电 s夂法j主S "由.A Z去;第由..;據备61 ffl虔接卩r。c^Hp 、由.s夂ei+琉坊+沾Vdd操作电压,故使得本发明可在低电压下操作。以上所述仅为本发明的较佳实施例,对本发明而言仅仅是说明性的,而非限 制性的。本专业技术人员理解,在本发明权利要求所限定的精神和范围内可对其 进行许多改变,修改,甚至等效,但都将落入本发明的保护范围内。
权利要求
1、一种低电压差分讯号的接收器,其特征在于其包含一输入级电路,用以将一低电压差分讯号转换成一第一电流讯号与一第二电流讯号;一电流源电路连接所述的输入级电路,所述的电流源电路依据复数个偏压讯号以产生所述的输入级电路所需的一组操作电流;以及一电流镜电路连接所述的电流源电路与所述的输入级电路,所述的电流镜电路接收所述的第一电流讯号与所述的第二电流讯号以产生一输出电压讯号,所述的电流镜电路并依据所述的第一电流讯号与所述的第二电流讯号产生所述的复数个偏压讯号至所述的电流源电路。
2、 根据权利要求1所述的低电压差分讯号的接收器,其特征在于所述的输 入级电路包含一第一差动讯号输入器用以将所述的低电压差分讯号转换成所述的第一电流 讯号;以及一第二差动讯号输入器用以将所述的低电压差分讯号转换成所述的第二电流 讯号;其中所述的第一差动讯号输入器接收差动讯号共模电压的一第一预定电压范 围与所述的第二差动讯号输入器接收差动讯号共模电压的一第二预定电压范围仅 仅部分重叠。
3、 根据权利要求2所述的低电压差分讯号的接收器,其特征在于所述的第 一差动讯号输入器包含一第一对PMOS晶体管,所述的第一对PMOS晶体管的两 源极相连接且所述的第一对PMOS晶体管的两栅极接收所述的低电压差分讯号, 而所述的第二差动讯号输入器包含一第一对NMOS晶体管,所述的第一对NMOS 晶体管的两源极相连接且所述的第 一 对NMOS晶体管的两栅极接收所述的低电压 差分讯号。
4、 根据权利要求1所述的低电压差分讯号的接收器,其特征在于所述的这 组操作电流包含一第 一组操作电流与 一第二组操作电流,所述的电流源电路包含一第一电流源电路产生所述的第一差动讯号输入器所需的所述的第一组操作 电流;以及一第二电流源电路产生所述的第二差动讯号输入器所需的所述的第二组操作 电流。
5、 根据权利要求4所述的低电压差分讯号的接收器,其特征在于所述的第 一电流源电路包含一第二对PMOS晶体管,所述的第二对PMOS晶体管的两源极 相连接至一第一预定电压源且所述的第二对PMOS晶体管的两漏极相连接,而所 述的第二电流源电路包含一第二对NMOS晶体管,所述的第二对NMOS晶体管 的两源极相连接至一第二预定电压源且所述的第二对NMOS晶体管的两漏极相 接。
6、 根据权利要求4所述的低电压差分讯号的接收器,其特征在于所述的电 流4竟电路包含一第 一 电流镜组位于所述的第 一 差动讯号输入器与所述的第二差动讯号输入 器之间,所述的第 一 电流镜组依据所述的第 一 电流讯号与所述的第二电流讯号, 产生一第一总合电流讯号;以及一第二电流镜组位于所述的第一差动讯号输入器与所述的第二差动讯号输入 器之间,所述的第二电流镜组依据所述的第一电流讯号与所述的第二电流讯号, 产生一第二总合电流讯号;其中所述的电流镜电路依据所述的第一总合电流讯号与所述的第二总合电流 讯号,产生所述的输出电压讯号。
7、 根据权利要求6所述的低电压差分讯号的接收器,其特征在于所述的第 一电流讯号包含一第三子电流讯号与 一第四子电流讯号,所述的第二电流讯号包 含一第五子电流讯号与 一第六子电流讯号,所述的第 一 电流镜组包含一第三电流镜接收所述的第三子电流讯号以产生 一第 一映像电流讯号;以及 一第四电流镜连接所述的第三电流镜,所述的第四电流镜依据所述的第六子 电流讯号与所述的第 一映像电流讯号,产生所述的第 一总合电流讯号。
8、 根据权利要求7所述的低电压差分讯号的接收器,其特征在于所述的复 数个偏压讯号包含一第一偏压讯号、 一第二偏压讯号、 一第三偏压讯号与一第四 偏压讯号,所述的第三电流镜依据所述的第三子电流讯号产生所述的第 一偏压讯 号至所述的第 一 电流源电路,而所述的第四电流镜依据所述的第六子电流讯号与 所述的第一映^^电流讯号产生所述的第四偏压讯号至所述的第二电流源电路。
9、 根据权利要求8所述的低电压差分讯号的接收器,其特征在于所述的第 二电流镜组包含 一第五电流镜接收所述的第五子电流讯号以产生 一 第二映像电流讯号;以及 一第六电流镜连接所述的第五电流镜,所述的第六电流镜依据所述的第四子 电流讯号与所述的第二映像电流讯号,产生所述的第二总合电流讯号。
10、 根据权利要求9所述的低电压差分讯号的接收器,其特征在于所述的第五电流镜依据所述的第五子电流讯号产生所述的第三偏压讯号至所述的第二电 流源电路,而所述的第六电流镜依据所述的第四子电流讯号与所述的第二映像电 流讯号产生所述的第二偏压讯号至所述的第 一 电流源电路。
11、 根据权利要求IO所述的低电压差分讯号的接收器,其特征在于进一步 所述的第三电流镜电性耦合所述的第六电流镜,所述的第四电流镜电性耦合所述 的第五电流镜,且所述的第四电流镜与所述的第六电流镜耦接至一耦合点。
12、 根据权利要求11所述的低电压差分讯号的接收器,其特征在于所述的 输出电压讯号自所述的耦合点输出。
13、 根据权利要求1所述的低电压差分讯号的接收器,其特征在于还包含 一緩冲器依据所述的输出电压讯号产生一放大电压讯号。
14、 根据权利要求1所述的低电压差分讯号的接收器,其特征在于所述的 低电压差分讯号包含一第 一输入电压讯号与 一第二输入电压讯号,所述的低电压 差分讯号接收器还包括一失效防护电路连接所述的电流镜电路,当所述的第 一输 入电压讯号与所述的第二输入电压讯号的差值的绝对值大于 一 预定值时,所述的 失效防护电路将所述的输出电压讯号由原先的一第一预设电压值转换为一第二预 设电压值。
15、 根据权利要求14所述的低电压差分讯号的接收器,其特征在于当所述 的第 一输入电压讯号与所述的第二输入电压讯号的差值的绝对值小于所述的预定 值时,所述的失效防护电路维持所述的输出电压讯号为原先的所述的第一预设电 压值。
16、 根据权利要求15所述的低电压差分讯号的接收器,其特征在于所述的 电流镜电路包含一第 一偏压点产生一第一偏压讯号、 一第二偏压点产生一第二偏 压讯号、 一第三偏压点产生一第三偏压讯号、与一第四偏压点产生一第四偏压讯 号,所述的失效防护电路包括一第三电流源,提供一第三操作电流;一第三输入放大电路接收所述的第二偏压讯号与所述的输出电压讯号,以产 生一组第三》文大讯号;以及一第三电流控制组件,所述的第三电流控制组件依据所述的第三操作电流与 所述的这组第三放大讯号,选择性地产生一组第三控制电流至所述的第三偏压点 与所述的第四偏压点。
17、根据权利要求16所述的低电压差分讯号的接收器,其特征在于所述的 失效防护电路还包括一第四电流源,提供一第四操作电流;一第四输入放大电路接收所述的第四偏压讯号与所述的输出电压讯号,以产 生一组第四放大讯号;以及一第四电流控制组件,所述的第四电流控制组件依据所述的第四操作电流与 所述的这组第四放大讯号,选择性地产生一组第四控制电流至所述的第 一偏压点 与所述的第二偏压点。
全文摘要
本发明为一种低电压差分讯号(LVDS)的接收器,其是实现在一集成电路上,包括一输入级电路接收一全幅的共模电压的差动讯号,并将其转换成电流讯号;一电流源电路连接输入级电路以提供一电流源;以及一电流镜电路连接输入级电路与电流源电路提供电流源电路数个偏压讯号并输出一电压讯号至一缓冲器。
文档编号H03K19/0185GK101162901SQ20071016378
公开日2008年4月16日 申请日期2007年11月1日 优先权日2007年11月1日
发明者张振元, 黄贤生 申请人:钰创科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1