可重组电路区块以及将电路区块进行组态的方法

文档序号:7545835阅读:329来源:国知局
可重组电路区块以及将电路区块进行组态的方法
【专利摘要】本发明提供一种可重组电路区块以及将具有速率转换电路与处理电路的电路区块进行组态的方法。可重组电路区块包含速率转换电路、处理电路、第一非同步介面电路、第二非同步介面电路以及可控式互连电路。该速率转换电路将第一输入信号转换为第一输出信号。该处理电路对第二输入信号进行处理以产生第二输出信号。该第一非同步介面电路输出与该第一输出信号不同步的第三输出信号。该第二非同步介面电路输出与该第二输出信号不同步的第四输出信号。该可控式互连电路于具有第一互连组态时,传输该第三输出信号至该处理电路以作为该第二输入信号,以及于具有第二互连组态时,传输该第四输出信号至该速率转换电路以作为该第一输入信号。
【专利说明】可重组电路区块以及将电路区块进行组态的方法

【技术领域】
[0001]本发明是关于调整两电路组件之间的数据路径,尤指一种可支援速率转换电路与处理电路的不同的互连组态的可重组电路区块以及其相关方法。

【背景技术】
[0002]于传统的信号处理系统中,一部分的电路区块(circuit block)可操作在相对应的时脉频率(每一时脉频率均由一第一参考时脉源(clock source)所产生),另一部份的电路区块也会操作在相对应的时脉频率(每一时脉频率均由一第二参考时脉源所产生),其中该第二参考时脉源所提供的一第二参考时脉与该第一参考时脉源所提供的一第一参考时脉彼此并不同步(例如,该第一参考时脉的时脉频率与该第二参考时脉的时脉频率的其中之一并不是该第一参考时脉的时脉频率与该第二参考时脉的时脉频率的其中的另一的整数倍)。因此,必须在传统的信号处理系统中设置取样率转换器(sampling rateconverter, SRC),以将由一取样速率所取样的一数字信号转换为由另一取样速率所取样的另一数字信号。然而,位于取样率转换器之前的电路区块与位于取样率转换器之后的电路区块的配置,会影响传统的信号处理系统在不同应用情境下的性能。
[0003]因此,需要一种可适当地改变位于取样率转换器之前的电路区块与位于取样率转换器之后的电路区块的配置的可重组电路设计(reconfigurable circuit design),以使信号处理系统可在不同应用情境下具有最佳的性能。


【发明内容】

[0004]有鉴于此,本发明的目的之一在于提供一种可支援速率转换电路与处理电路的不同的互连组态的可重组电路区块以及其相关方法,来解决上述问题。
[0005]依据本发明的一第一层面,其揭示一种可重组电路区块。该可重组电路区块包含一速率转换电路、一处理电路、一第一非同步介面电路、一第二非同步介面电路以及一可控式互连电路。该速率转换电路用以将具有一第一数据率的一第一输入信号转换为具有一第二数据率的一第一输出信号,其中该第一数据率不同于该第二数据率。该处理电路用以对一第二输入信号进行一预定信号处理操作以产生一第二输出信号。该第一非同步介面电路用以接收该第一输出信号,以及输出与该第一输出信号不同步的一第三输出信号。该第二非同步介面电路用以接收该第二输出信号,以及输出与该第二输出信号不同步的一第四输出信号。该可控式互连电路耦接于该速率转换电路、该处理电路、该第一非同步介面电路以及该第二非同步电路。当该可控式互连电路被控制成具有一第一互连组态时,该可控式互连电路用以传输该第三输出信号至该处理电路以作为该第二输入信号,以及当该可控式互连电路被控制成具有一第二互连组态时,该可控式互连电路用以传输该第四输出信号至该速率转换电路以作为该第一输入信号。
[0006]依据本发明的一第二层面,其揭不一种将具有一速率转换电路与一处理电路的一电路区块进行组态的方法。该方法包含下列步骤:利用该速率转换电路将具有一第一数据率的一第一输入信号转换为具有一第二数据率的一第一输出信号,其中该第一数据率不同于该第二数据率;利用该处理电路来对一第二输入信号进行一预定信号处理操作以产生一第二输出信号;当该电路区块组态为米用一第一互连组态时,接收该第一输出信号,以及输出与该第一输出信号不同步的一第三输出信号至该处理电路以作为该第二输入信号;以及当该电路区块组态为采用一第二互连组态时,接收该第二输出信号,以及输出与该第二输出信号不同步的一第四输出信号至该速率转换电路以作为该第一输入信号。
[0007]本发明通过适当地改变位于取样率转换器之前的电路区块与位于取样率转换器之后的电路区块的配置的可重组电路设计,以使信号处理系统可在不同应用情境下具有最佳的性能。

【专利附图】

【附图说明】
[0008]图1为本发明可重组电路区块的一实施例的示意图。
[0009]图2为在可控式互连电路被控制成具有第一互连组态的情形下所对应的等效电路的不意图。
[0010]图3为在可控式互连电路被控制成具有第二互连组态的情形下所对应的等效电路的不意图。
[0011]图4为采用本发明所提供的具有第一互连组态的可重组电路区块的一无线通讯装置的一实施例的等效电路示意图。
[0012]图5为采用本发明所提供的具有第二互连组态的可重组电路区块的一无线通讯装置的一实施例的等效电路示意图。
[0013]主要元件符号说明:
[0014]10前一电路区块
[0015]100、404可重组电路区块
[0016]102,412速率转换电路
[0017]104处理电路
[0018]106_1、106_2、106_31、106_32、非同步介面电路
[0019]106_41、106_42
[0020]110_1、110_2、110_3开关
[0021]108可控式互连电路
[0022]20下一电路区块
[0023]400无线通讯装置
[0024]402整形滤波器
[0025]406、416_1、416_2上取样滤波器
[0026]408串联积分梳状滤波器
[0027]410射频传输器
[0028]414数字预失真电路
[0029]418取样率转换器
[0030]NI第一输入端口
[0031]N2第二输入端口
[0032]N3输出端口

【具体实施方式】
[0033]在说明书及权利要求范围当中使用了某些词汇来指称特定的元件。本领域技术人员应可理解,制造商可能会用不同的名词来称呼同样的元件。本说明书及权利要求范围并不以名称的差异来作为区别元件的方式,而是以元件在功能上的差异来作为区别的基准。在通篇说明书及权利要求项当中所提及的“包含”为一开放式的用语,故应解释成“包含但不限定于”。此外,“电性连接”一词在此包含任何直接及间接的电气连接手段。因此,若文中描述一第一装置电性连接于一第二装置,则代表该第一装置可直接连接于该第二装置,或透过其他装置或连接手段间接地连接至该第二装置。
[0034]本发明提供了可适应性地调整速率转换电路(rate-convers1n circuit)与处理电路的连接次序的可重组电路设计,以满足信号处理系统(例如,位于传输侧(transmitter side, TX side)或接收侧(receiver side, RX side)的无线通讯装置(wireless communicat1n apparatus))于不同应用情境下的需求。举例来说,当信号处理系统的输入信号具有一第一特征时,处理电路可能会比较适合设置于速率转换电路之后,以实现较佳的输出信号品质;以及当信号处理系统的输入信号具有一第二特征时,处理电路可能会比较适合设置于速率转换电路之前,以实现较低的功率损耗。由于速率转换电路与处理电路可重复使用以形成可节省电源的新型电路组态,因此,不需要使用两组速率转换电路与处理电路。如此一来,可重组电路设计便可同时实现功率最佳化与面积最佳化。本发明所提供的可重组电路设计的进一步说明如下。
[0035]请参阅图1,其为本发明可重组电路区块的一实施例的示意图。可重组电路区块100 I禹接于一前一电路区块(preceding circuit block) 10 与一下一电路区块(followingcircuit block) 20之间,因此,可重组电路区块100会接收前一电路区块10所产生的一输入信号S13,接着处理输入信号S13以产生一输出信号S27至下一电路区块20。于此实施例中,可重组电路区块100可包含一速率转换电路102、一处理电路104、多个非同步介面电路(asynchronous interface circuit) 106_1、106_2、106_31、106_32、106_41 与 106_42,以及一可控式互连电路(controllable interconnect1n circuit) 108。
[0036]可控式互连电路108包含多个开关(或多工器(multiplexer)) 110_1、110_2与110_3,其中每一开关均具有一第一输入端口 N1、一第二输入端口 N2以及一输出端口 N3。对于开关110_1来说,第一输入端口 NI耦接于非同步介面电路106_2,第二输入端口 N2耦接于非同步介面电路106_31,以及输出端口 N3耦接于速率转换电路102。对于开关110_2来说,第一输入端口 NI耦接于非同步介面电路106_41,第二输入端口 N2耦接于非同步介面电路106_1,以及输出端口 N3耦接于处理电路104。对于开关110_3来说,第一输入端口 NI耦接于非同步介面电路106_42,第二输入端口 N2耦接于非同步介面电路106_32,以及输出端口 N3耦接于下一电路区块20。
[0037]速率转换电路102用以将具有一第一数据率(data rate)(亦即,一第一取样率(sampling rate))的一输入信号S11转换为具有一第二数据率(亦即,一第二取样率)的一输出信号S21,其中该第一数据率不同于该第二数据率。处理电路104用以对一输入信号S12进行一预定信号处理操作以产生一输出信号S22。举例来说,前一电路区块10、可重组电路区块100以及下一电路区块20可位于一无线通讯装置(诸如一无线传输器或一无线接收器)之中,其中速率转换电路102可至少包含一取样率转换器,以及处理电路104可以是一数字预失真(digital pre-distort1n, DPD)电路。
[0038]举例来说(但本发明不限于此),多个非同步介面电路106_1、106_2、106_31、106_32、106_41与106_42之中的每一非同步电路均可由采用彼此分离的输入时脉、输入使能信号、输出时脉与输出使能信号的一环状非同步先进先出缓冲器(ring-typeasynchronous first-1n first-out buffer, ring-type asynchronous FIFO buffer)来实作之。另外,每一环状非同步先进先出缓冲器均可包含3?5个正反器电路级(flip-flopstage)(视实际设计考量而定),因此,每一环状非同步先进先出缓冲器的输入与输出之间可以是时脉域隔离(clock-domain isolat1n),也就是说,每一环状非同步先进先出缓冲器的输入信号与输出信号可操作在不同的时脉域(clock domain)之中。更具体地说,每一环状非同步先进先出缓冲器的输入信号与输出信号可在不同的相位特性(phasecharacteristics)下来操作之。非同步介面电路106_1可用来接收输出信号S21,以及输出与输出信号S21不同步的一输出信号S23。非同步介面电路106_2可用来接收输出信号S22,以及输出与输出信号S22不同步的一输出信号S24。非同步介面电路106_31可用来接收前一电路区块10所产生的输入信号S13,以及输出与输入信号S13不同步的一输出信号s25—P非同步介面电路106_41可用来接收前一电路区块10所产生的输入信号S13,以及输出与输入信号S13不同步的一输出信号S26 lt)非同步介面电路106_32可用来接收输出信号S21,以及输出与输出信号S21不同步的一输出信号S25—2。非同步介面电路106_42可用来接收输出信号S22,以及输出与输出信号S22不同步的一输出信号S26—2。
[0039]图1所示的电路元件可操作于不同的时脉域(使用具有不同频率及/或相位的时脉)。举例来说(但本发明不限于此),前一电路区块10可操作于一第一时脉域;非同步介面电路106_41的输入侧可操作于该第一时脉域,以及非同步介面电路106_41的输出侧可操作于一第二时脉域;开关110_2与处理电路104可操作于该第二时脉域;非同步介面电路106_2的输入侧可操作于该第二时脉域,以及非同步介面电路106_2的输出侧可操作于一第三时脉域;非同步介面电路106_31的输入侧可操作于该第一时脉域,以及非同步介面电路106_31的输出侧可操作于该第三时脉域;开关110_1可操作于该第三时脉域;速率转换电路102的输入侧可操作于该第三时脉域,以及速率转换电路102的输出侧可操作于一第四时脉域;非同步介面电路106_1的输入侧可操作于该第四时脉域,以及非同步介面电路106_1的输出侧可操作于该第二时脉域;非同步介面电路106_42的输入侧可操作于该第二时脉域,以及非同步介面电路106_42的输出侧可操作于一第五时脉域;非同步介面电路106_32的输入侧可操作于该第四时脉域,以及非同步介面电路106_32的输出侧可操作于该第五时脉域;以及开关110_3与下一电路区块20可操作于该第五时脉域。
[0040]由图1可知,可控式互连电路108耦接于速率转换电路102、处理电路104以及多个非同步介面电路106_1、106_2、106_31、106_32、106_41与106_42。可控式互连电路108可用来设定速率转换电路102、处理电路104与多个非同步介面电路106_1、106_2、106_31、106_32、106_41、106_42之间的相互连接关系。于此实施例中,可控式互连电路108可被控制成在一第一互连组态(interconnect1n configurat1n)与一第二互连组态之间进行切换,其中,可启用该第一互连组态以满足一信号处理需求(例如,高输出信号品质),以及可启用该第二互连组态以满足另一信号处理需求(例如,低功率损耗)。
[0041]更具体地说,当可控式互连电路108具有该第一互连组态时,开关110_1的输出端口 N3耦接于开关110_1的第二输入端口 N2,而与开关110_1的第一输入端口 NI断开;开关110_2的输出端口 N3耦接于开关110_2的第二输入端口 N2,而与开关110_2的第一输入端口 NI断开;以及开关110_3的输出端口 N3耦接于开关110_3的第一输入端口 NI,而与开关110_3的第二输入端口 N2断开。
[0042]请连同图1来参阅图2。图2为在可控式互连电路被控制成具有第一互连组态的情形下所对应的等效电路的示意图。前一电路区块10所产生的输入信号S13依序由非同步介面电路10631、速率转换电路102、非同步介面电路106_1、处理电路104以及非同步介面电路106_42来处理之,而非同步介面电路106_42所产生的输出信号S26 2会传送至下一电路区块20以作为由下一电路区块20来处理的输出信号S27。因此,当可控式互连电路108被控制成具有该第一互连组态时,可控式互连电路108可用来传输输出信号S251至速率转换电路102以作为输入信号S11,以及传输输出信号S23至处理电路104以作为输入信号S12。换言之,于该第一互连组态中,处理电路104位于速率转换电路102之后。值得注意的是,多个非同步介面电路106_31、106_1与106_42可用来维持所需的时脉平衡(clock balance)。另外,可通过设定未使用的多个非同步介面电路106_32、106_41与106_2各自的使能信号来将其关闭以节省电源。
[0043]当可控式互连电路108被控制成具有该第二互连组态时,开关110_1的输出端口N3耦接于开关110_1的第一输入端口 NI,而与开关110_1的第二输入端口 N2断开;开关110_2的输出端口 N3耦接于开关110_2的第一输入端口 NI,而与开关110_2的第二输入端口 N2断开;以及开关110_3的输出端口 N3耦接于开关110_3的第二输入端口 N2,而与开关110_3的第一输入端口 NI断开。
[0044]请连同图1来参阅图3。图3为在可控式互连电路被控制成具有第二互连组态的情形下所对应的等效电路的示意图。前一电路区块10所产生的输入信号S13依序由非同步介面电路106_41、处理电路104、非同步介面电路106_2、速率转换电路102以及非同步介面电路106_32来处理之,而非同步介面电路106_32所产生的输出信号S25 2会传送至下一电路区块20以作为由下一电路区块20来处理的输出信号S27。因此,当可控式互连电路108被控制成具有该第二互连组态时,可控式互连电路108可用来传输输出信号S261至处理电路104以作为输入信号S12,以及传输输出信号S24至速率转换电路102以作为输入信号Sn。换言之,于该第二互连组态中,速率转换电路102位于处理电路104之后。值得注意的是,多个非同步介面电路106_41、106_2与106_32可用来维持所需的时脉平衡。另外,可通过设定未使用的多个非同步介面电路106_31、106_42与106_1各自的使能信号来将其关闭以节省电源。
[0045]如上所述,可重组电路区块100可以是一无线通讯装置的一部分,因此,速率转换电路102所产生的输出信号S21的该第二数据率可以高于馈入至速率转换电路102的输出信号S11的该第一数据率。另外,当可控式互连电路108被控制成具有该第一互连组态时,处理电路104操作在一第一时脉速度(clock speed),以及当可控式互连电路108被控制成具有该第二互连组态时,处理电路104操作在小于该第一时脉速度的一第二时脉速度。
[0046]于一第一范例设计中,上述无线通讯装置可以是一多模通讯装置(mult1-modecommunicat1n apparatus),其可支援不同的通讯标准(communicat1n standard),而所支援的通讯标准包含增强型数据GSM (全球行动通讯系统)环境(enhanced data GSM (globalsystem for mobile communicat1ns) environment, EDGE)通讯技术、第三代行动通讯技术(third generat1n(3G)of telecommunicat1ns technology)、第四代(4G)行动通讯技术、蓝牙(Bluetooth,BT)技术,及/或无线保真(wireless fidelity,WiFi)技术。当该无线通讯装置操作在一通讯模式(例如,第四代行动通讯模式或无线保真通讯模式)时,可控式互连电路108会被控制成具有该第一互连组态,以及当该无线通讯装置操作在另一不同的通讯模式(例如,第三代行动通讯/增强型数据GSM环境通讯模式,或蓝牙通讯模式)时,可控式互连电路108会被控制成具有该第二互连组态。
[0047]请参阅图4,其为采用本发明所提供的具有第一互连组态的可重组电路区块的一无线通讯装置的一实施例的等效电路示意图。无线通讯装置400可以是一多模传输装置(mult1-mode transmitter apparatus)。于图4所示的实施例中,无线通讯装置400可操作于第四代行动通讯模式。无线通讯装置400可包含(但不限于)一整形滤波器(shaping filter) 402、一可重组电路区块 404、一上取样滤波器(upsampling filter) 406、一串联积分梳状滤波器(cascaded integrator comb filter, CIC filter) 408以及一射频传输器(rad1-frequency transmitter, RF TX) 410。可重组电路区块404可米用图1所不的可重组电路区块100的架构,其中数字预失真电路414可作为上述的处理电路104、速率转换电路412可作为上述的速率转换电路102、整形滤波器402可作为上述的前一电路区块10,以及上取样滤波器406可作为上述的下一电路区块20。由于可重组电路区块404采用了上述第一互连组态,数字预失真电路414位于速率转换电路412之后。于此实施例中,速率转换电路412包含多个上取样滤波器416_1与416_2以及一取样率转换器418,其中取样率转换器418耦接于多个上取样滤波器416_1与416_2之间。上取样滤波器416_1可对输入信号S11 (可由整形滤波器402所产生的输出信号来得到)进行一第一上取样滤波操作;取样率转换器418可对上取样滤波器416_1的输出进行一取样率转换操作;以及上取样滤波器416_2可对取样率转换器418的输出进行一第二上取样滤波操作以产生由数字预失真电路414来处理的输出信号S21。请注意,为了简洁起见,非同步介面电路并未绘示于图4中。
[0048]对于宽频(wide-bandwidth)输入信号来说,因为频带增长(spectrum regrowth)与带宽扩张(bandwidth-expans1n)效应的缘故,数字预失真电路414需要操作在高时脉速度,且数字预失真电路414的设置之处需尽可能靠近射频传输器410。由图4可知,速率转换电路412与数字预失真电路414的配置可确保射频传输器410所产生的模拟射频输出信号的品质。
[0049]请参阅图5,其为采用本发明所提供的具有第二互连组态的可重组电路区块的一无线通讯装置的一实施例的等效电路示意图。如图5所示,无线通讯装置400可操作于第三代行动通讯/增强型数据GSM环境通讯模式。由于可重组电路区块404采用了上述第二互连组态,速率转换电路412位于数字预失真电路414之后。另外,数字预失真电路414可操作在较慢的时脉速度。于此实施例中,上取样滤波器416_1可对输入信号S11(可由数字预失真电路414所产生的输出信号来得到)进行一第一上取样滤波操作;取样率转换器418可对上取样滤波器416_1的输出进行一取样率转换操作;以及上取样滤波器416_2可对取样率转换器418的输出进行一第二上取样滤波操作以产生由上取样滤波器406来处理的输出信号s21。请注意,为了简洁起见,非同步介面电路并未绘示于图5中。另外,对于窄频(narrow-bandwidth)输入信号来说,可将数字预失真电路414设置在靠近数据源(datasource)之处,以减少功率损耗。
[0050]于上述范例中,无线通讯装置400可以是一多模通讯装置,其可对应于不同通讯模式于不同互连组态之间进行切换,然而,此仅供说明之需,并非用来作为本发明的限制。于一第二范例设计中,无线通讯装置400可以是一单模通讯装置(single-modecommunicat1n apparatus),其可支援不同的信号频宽(signal bandwidth)。因此,当无线通讯装置400操作在一宽广的输入信号频宽时,可重组电路区块404的可控式互连电路(未绘示于图5中)会被控制成具有该第一互连组态(如图4所示);以及当无线通讯装置404操作在窄小的输入信号频宽时,可重组电路区块404的可控式互连电路(未绘示于图5中)会被控制成具有该第二互连组态(如图5所示)。这些设计上的变化亦遵循本发明的发明精神并落入本发明的发明范畴。
[0051]以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
【权利要求】
1.一种可重组电路区块,其特征在于,包含: 一速率转换电路,用以将具有一第一数据率的一第一输入信号转换为具有一第二数据率的一第一输出信号,其中该第一数据率不同于该第二数据率; 一处理电路,用以对一第二输入信号进行一预定信号处理操作以产生一第二输出信号; 一第一非同步介面电路,用以接收该第一输出信号,以及输出与该第一输出信号不同步的一第三输出信号; 一第二非同步介面电路,用以接收该第二输出信号,以及输出与该第二输出信号不同步的一第四输出信号;以及 一可控式互连电路,耦接于该速率转换电路、该处理电路、该第一非同步介面电路以及该第二非同步电路,其中当该可控式互连电路被控制成具有一第一互连组态时,该可控式互连电路用以传输该第三输出信号至该处理电路以作为该第二输入信号,以及当该可控式互连电路被控制成具有一第二互连组态时,该可控式互连电路用以传输该第四输出信号至该速率转换电路以作为该第一输入信号。
2.如权利要求1所述的可重组电路区块,其特征在于,另包含: 一第三非同步介面电路,用以自一前一电路区块接收一第三输入信号,以及输出与该第三输入信号不同步的一第五输出信号;以及 一第四非同步介面电路,用以自该前一电路区块接收该第三输入信号,以及输出与该第三输入信号不同步的一第六输出信号; 其中该可控式互连电路另耦接于该第三非同步介面电路与该第四非同步介面电路,以及当该可控式互连电路被控制成具有该第一互连组态时,该可控式互连电路用以传输该第五输出信号至该速率转换电路以作为该第一输入信号,以及当该可控制互连电路被控制成具有该第二互连组态时,该可控制互连电路用以传输该第六输出信号至该处理电路以作为该第二输入信号。
3.如权利要求2所述的可重组电路区块,其特征在于,该可控式互连电路包含: 一第一开关,具有耦接于该第二非同步介面电路的一第一输入端口、耦接于该第三非同步介面电路的一第二输入端口,以及耦接于该速率转换电路的一输出端口 ;以及 一第二开关,具有耦接于该第四非同步介面电路的一第一输入端口、耦接于该第一非同步介面电路的一第二输入端口,以及耦接于该处理电路的一输出端口 ; 其中当该可控式互连电路被控制成具有该第一互连组态时,该第一开关的该输出端口耦接于该第一开关的该第二输入端口,以及该第二开关的该输出端口耦接于该第二开关的该第二输入端口 ;以及当该可控式互连电路被控制成具有该第二互连组态时,该第一开关的该输出端口I禹接于该第一开关的该第一输入端口,以及该第二开关的该输出端口I禹接于该第二开关的该第一输入端口。
4.如权利要求1所述的可重组电路区块,其特征在于,另包含: 一第三非同步介面电路,用以接收该第一输出信号,以及输出与该第一输出信号不同步的一第五输出信号;以及 一第四非同步介面电路,用以接收该第二输出信号,以及输出与该第二输出信号不同步的一第六输出信号; 其中该可控式互连电路另耦接于该第三非同步介面电路与该第四非同步介面电路,以及当该可控式互连电路被控制成具有该第一互连组态时,该可控式互连电路用以传输该第六输出信号至一下一电路区块,以及当该可控制互连电路被控制成具有该第二互连组态时,该可控制互连电路用以传输该第五输出信号至该下一电路区块。
5.如权利要求4所述的可重组电路区块,其特征在于,该可控式互连电路包含: 一第一开关,具有耦接于该第二非同步介面电路的一输入端口以及耦接于该速率转换电路的一输出端口; 一第二开关,具有耦接于该第一非同步介面电路的一输入端口以及耦接于该处理电路的一输出端口 ;以及 一第三开关,具有耦接于该第四非同步介面电路的一第一输入端口、耦接于该第三非同步电路的一第二输入端口,以及耦接于该下一电路区块的一输出端口 其中当该可控式互连电路被控制成具有该第一互连组态时,该第一开关的该输出端口与该第一开关的该输入端口断开,该第二开关的该输出端口耦接于该第二开关的该输入端口,以及该第三开关的该输出端口耦接于该第三开关的该第一输入端口 ;以及当该可控式互连电路被控制成具有该第二互连组态时,该第一开关的该输出端口耦接于该第一开关的该输入端口,该第二开关的该输出端口与该第二开关的该输入端口断开,以及该第三开关的该输出端口耦接于该第三开关的该第二输入端口。
6.如权利要求1所述的可重组电路区块,其特征在于,该第二数据率高于该第一数据率。
7.如权利要求1所述的可重组电路区块,其特征在于,当该可控式互连电路被控制成具有该第一互连组态时,该处理电路操作在一第一时脉速度,以及当该可控式互连电路被控制成具有该第二互连组态时,该处理电路操作在小于该第一时脉速度的一第二时脉速度。
8.如权利要求1所述的可重组电路区块,其特征在于,该可重组电路区块为一无线通讯装置的一部分。
9.如权利要求8所述的可重组电路区块,其特征在于,该处理电路为一数字预失真电路。
10.如权利要求8所述的可重组电路区块,其特征在于,该速率转换电路包含: 一第一上取样滤波器,其中该第一输入信号馈入至该第一上取样滤波器; 一第二上取样滤波器,其中该第一输出信号馈入至该第二上取样滤波器;以及 一取样速率转换器,稱接于该第一上取样滤波器与该第二上取样滤波器之间。
11.如权利要求8所述的可重组电路区块,其特征在于,该无线通讯装置为一多模通讯装置;以及当该无线通讯装置操作在一通讯模式时,该可控式互连电路会被控制成具有该第一互连组态,以及当该无线通讯装置操作在另一不同的通讯模式时,该可控式互连电路会被控制成具有该第二互连组态。
12.如权利要求8所述的可重组电路区块,其特征在于,该无线通讯装置为一单模通讯装置;以及当该无线通讯装置操作在一信号频宽时,该可控式互连电路会被控制成具有该第一互连组态,以及当该无线通讯装置操作在另一不同的信号频宽时,该可控式互连电路会被控制成具有该第二互连组态。
13.一种将具有一速率转换电路与一处理电路的一电路区块进行组态的方法,其特征在于,包含: 利用该速率转换电路将具有一第一数据率的一第一输入信号转换为具有一第二数据率的一第一输出信号,其中该第一数据率不同于该第二数据率; 利用该处理电路来对一第二输入信号进行一预定信号处理操作以产生一第二输出信号; 当该电路区块组态为采用一第一互连组态时,接收该第一输出信号,以及输出与该第一输出信号不同步的一第三输出信号至该处理电路以作为该第二输入信号;以及 当该电路区块组态为采用一第二互连组态时,接收该第二输出信号,以及输出与该第二输出信号不同步的一第四输出信号至该速率转换电路以作为该第一输入信号。
14.如权利要求13所述的方法,其特征在于,另包含: 当该电路区块组态为采用该第一互连组态时,自一前一电路区块接收一第三输入信号,以及输出与该第三输入信号不同步的一第五输出信号至该速率转换电路以作为该第一输入信号;以及 当该电路区块组态为采用该第二互连组态时,自该前一电路区块接收该第三输入信号,以及输出与该第三输入信号不同步的一第六输出信号至该处理电路以作为该第二输入信号。
15.如权利要求13所述的方法,其特征在于,另包含: 当该电路区块组态为采用该第二互连组态时,接收该第一输出信号,以及输出与该第一输出信号不同步的一第五输出信号至一下一电路区块;以及 当该电路区块组态为采用该第一互连组态时,接收该第二输出信号,以及输出与该第二输出信号不同步的一第六输出信号至该下一电路区块。
16.如权利要求13所述的方法,其特征在于,该第二数据率高于该第一数据率。
17.如权利要求13所述的方法,其特征在于,另包含: 当该电路区块组态为采用该第一互连组态时,将该处理电路控制为操作在一第一时脉速度;以及 当该电路区块组态为采用该第二互连组态时,将该处理电路控制为操作在小于该第一时脉速度的一第二时脉速度。
18.如权利要求13所述的方法,其特征在于,该电路区块为一无线通讯装置的一部分。
19.如权利要求18所述的方法,其特征在于,该处理电路为一数字预失真电路。
20.如权利要求18所述的方法,其特征在于,利用该速率转换电路将该第一输入信号转换为该第一输出信号的步骤包含: 对该第一输入信号进行一第一上取样滤波处理; 对经由该第一上取样滤波处理之后所产生的输出进行一取样速率转换操作;以及对经由该取样速率转换操作之后所产生的输出进行一第二上取样滤波处理,以产生该第一输出信号。
21.如权利要求18所述的方法,其特征在于,该无线通讯装置为一多模通讯装置;以及该方法另包含: 当该无线通讯装置操作在一通讯模式时,将该电路区块组态为采用该第一互连组态;以及 当该无线通讯装置操作在另一不同的通讯模式时,将该电路区块组态为采用该第二互连组态。
22.如权利要求18所述的方法,其特征在于,该无线通讯装置为一单模通讯装置;以及该方法另包含: 当该无线通讯装置操作在一通讯模式的一信号频宽时,将该电路区块组态为采用该第一互连组态;以及 当该无线通讯装置操作在该通讯模式的另一不同的信号频宽时,将该电路区块组态为采用该第二互连组态。
【文档编号】H03K19/0175GK104184451SQ201410216109
【公开日】2014年12月3日 申请日期:2014年5月21日 优先权日:2013年5月21日
【发明者】谢明谕, 柯尔拉·穆罕默德, 张堡棋 申请人:联发科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1