一种前置放大滤波器的制作方法

文档序号:20731619发布日期:2020-05-12 19:19阅读:614来源:国知局
一种前置放大滤波器的制作方法

本实用新型涉及滤波技术领域,尤其涉及一种前置放大滤波器。



背景技术:

随着科学技术的不断发展,越来越多的智能产品的出现丰富了我们的生活,为我们的日常和科学实验提供了各种各样的便利,极大地提高了我们的生活水平和提供科学研究的工具,其中前置放大滤波器是通信设备、航空航天及检测设备常用到的电子设备,通过设备中的前置放大滤波电路将电路中的我们不需要的杂波信号进行滤除的电路模块,一般有高通滤波及低通滤波两种模式,但是前置放大滤波电路的滤波频率一般为固定值,比如1khz~100khz,频率范围不可调,对于特定频率的滤波效果较差,即便是能够调节频率的前置放大滤波电路也需要通过更改多种参数、增加多种电路器件才能实现,电路较为繁琐复杂。



技术实现要素:

本实用新型的目的在于提供一种前置放大滤波器,该电路去除不必要的零器件,简化了电路布局,在高通滤波及低通滤波提供调节频率的功能,提高在特定频率滤波的效果。

为实现上述目的,本实用新型采用以下技术方案:

一种前置放大滤波器,包括单片机、高通电路及低通电路,其中:

所述高通电路的输入端接收信号输入,通过所述单片机的输出端连通高通电路的输入端调节高通电路的截止频率,所述高通电路的输出端与低通电路的输入端相连接,所述低通电路的输出端输出滤波后的信号;

所述单片机包括pa0-wkup引脚及pa3引脚;所述pa0-wkup引脚连接有一分压电路ad1,所述分压电路ad1设有控制电阻r1及控制电阻r2,所述控制电阻r1一端连接控制电压,另一端连接pa0-wkup;所述控制电阻采用10kω;所述控制电压的调节范围为0~3.3v;所述控制电阻r2一端接地,另一端连接pa0-wkup;通过所述控制电阻r2的阻值变化及控制电压的输入的电压值,改变所述单片机的输出端pa3引脚输出的时钟信号clk;

所述高通电路采用ltc1264csw芯片,所述ltc1264csw芯片包括输入端sig1、invb引脚、hpb/nb引脚、bpb引脚、lpb引脚,接收时钟clk引脚及输出端sig2,所述输入端sig接收待处理信号并同时与invb引脚、hpb/nb引脚、bpb引脚及lpb引脚相连接,所述hpb/nb引脚、bpb引脚及lpb引脚分别串联有r34、r35及r36电阻;所述接收时钟clk引脚与单片机的时钟信号clk相连接;所述输出端sig2与hpv/nb引脚相连接;

所述低通电路采用ltc1569芯片,所述ltc1569芯片包括in+引脚、rx引脚及out引脚,所述in+引脚与输出端sig2相连接;所述rx引脚连接调节控制电阻r3,所述控制电阻r3连接有+5v电压源;通过所述控制电阻r3调节阻值改变rx的输入信号,进而调节ltc1569芯片的低通截止频率;通过所述out引脚连接输出端sig3输出经过滤波处理的信号。

进一步地,所述单片机包括vdda引脚、vssa引脚、vss引脚及vdd引脚,所述vdda引脚连接有一mcu控制信号;所述vss引脚接地;所述单片机的vdd引脚与mcu控制信号相连接。

进一步地,所述单片机设有一晶振电路,所述晶振电路包括相互并联的电容c38和电容c37;所述电容c38及电容c37之间连接有一用于起振的振荡器;所述晶振电路一端接地,另一端与单片机相连接。

进一步地,所述电容c38采用22pf/50v,所述电容c37采用22pf/50v。

进一步地,所述输出端sig1与ltc1264csw之间串联有电容c80及电阻r33;所述电容c80采用10μf/10v,所述r33阻值采用1kω;所述r34、r35及r36的电阻均采用1kω。

进一步地,所述ltc1264csw芯片包括sb引脚、agnd引脚、v+引脚及v-引脚;所述sb引脚与agnd引脚通过并联接地;所述v+引脚接收+7v电源电压,所述v-引脚接收-7v电源电压。

进一步地,所述v+引脚并联有用于抗干扰的电容c78及电容c67,所述电容c67接地端;所述v-引脚连接有用于抗干扰的电容c68,所述电容c68接地端。

进一步地,所述电容c78采用10μf/50v,电容c67采用0.1μf/10v。

进一步地,所述ltc1569芯片包括作为信号输入的in-引脚、公共端引脚、用于驱动电路的div/clk引脚及电源正负输入两个引脚,所述in-引脚及公共端引脚连接有一控制电路;所述控制电路包括电阻r38、电阻r39及电容c61,所述电阻r38一端连接有+5v的控制信号,一端与电阻r39相连接;所述电阻r39另一端与电容c61相连接并接地,所述电容c61与电阻r38相连接;所述电源正输入引脚连接有+5v电压源,所述+5v电压源并联有用于抗干扰的电容c70及c74,所述电容c70接地端;所述电源负输入引脚接地端;所述dic/clk引脚接地端。

进一步地,所述电阻r38采用1.5kω,所述电阻r39采用1kω,所述电容c61采用1μf/16v;所述电容c70采用0.1μf/50v,电容c74采用10μf/10v。

采用上述技术方案后,本实用新型与背景技术相比,具有如下优点:

1、本实用新型通过电阻r2及控制电压调节分压电路ad1的输入信号,利用输入信号改变单片机输出时钟信号clk,将时钟信号clk输入高通电路中,通过时钟信号clk调节高通电路的高通截止频率;通过低通电路的rx引脚连接控制电阻r3及+5v电压源,通过调节控制电阻r3调节低通电路的低通截止频率;该电路去除不必要的零器件,简化了电路布局,在高通滤波及低通滤波提供调节频率的功能,提高在特定频率滤波的效果。

2、本实用新型高通电路通过在+7v电源电压设置电容c78和电容c67用于除去电源信号的干扰信号,通过10μf/50v的电容c78除去中低频干扰信号,通过0.1μf/10v的电容c67除去低频干扰信号。

附图说明

图1为本实用新型的整体流程图;

图2为本实用新型的单片机原理图;

图3为本实用新型的高通电路原理图;

图4为本实用新型的低通电路原理图。

具体实施方式

为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。

在本实用新型中需要说明的是,术语“上”“下”“左”“右”“竖直”“水平”“内”“外”等均为基于附图所示的方位或位置关系,仅仅是为了便于描述本实用新型和简化描述,而不是指示或暗示本实用新型的装置或元件必须具有特定的方位,因此不能理解为对本实用新型的限制。

实施例

参考图1至图4所示,本实用新型公开了一种前置放大滤波器,包括单片机、高通电路及低通电路,其中:

高通电路的输入端接收信号输入,通过单片机的输出端连通高通电路的输入端调节高通电路的截止频率,高通电路的输出端与低通电路的输入端相连接,低通电路的输出端输出滤波后的信号。

单片机包括pa0-wkup引脚及pa3引脚;pa0-wkup引脚连接有一分压电路ad1,分压电路ad1设有控制电阻r1及控制电阻r2,控制电阻r1一端连接控制电压,另一端连接pa0-wkup;控制电阻采用10kω;控制电压的调节范围为0~3.3v;控制电阻r2一端接地,另一端连接pa0-wkup;通过控制电阻r2的阻值变化及控制电压的输入的电压值,改变单片机的输出端pa3引脚输出的时钟信号clk。

高通电路采用ltc1264csw芯片,ltc1264csw芯片包括输入端sig1、invb引脚、hpb/nb引脚、bpb引脚、lpb引脚,接收时钟clk引脚及输出端sig2,输入端sig接收待处理信号并同时与invb引脚、hpb/nb引脚、bpb引脚及lpb引脚相连接,hpb/nb引脚、bpb引脚及lpb引脚分别串联有r34、r35及r36电阻;接收时钟clk引脚与单片机的时钟信号clk相连接;输出端sig2与hpv/nb引脚相连接。

高通电路的截止频率与单片机的时钟信号clk的关系为:高通截止频率=外部时钟频率/50;其中外部时钟频率为单片机的时钟信号clk,通过该公式改变单片机输出的时钟信号clk,从何配合分压ad1的控制电压和控制电阻r2的变化改变高通电路的截止频率。

低通电路采用ltc1569芯片,ltc1569芯片包括in+引脚、rx引脚及out引脚,in+引脚与输出端sig2相连接;rx引脚连接调节控制电阻r3,控制电阻r3连接有+5v电压源;通过控制电阻r3调节阻值改变rx的输入信号,进而调节ltc1569芯片的低通截止频率;通过out引脚连接输出端sig3输出经过滤波处理的信号。

低通电路的截止频率与控制电阻r3的关系为:低通截止频率=128khz*(10k/r3);其中r3为控制电阻r3,通过该公式改变控制电阻r3,从何改变低通电路的截止频率。

单片机包括vdda引脚、vssa引脚、vss引脚及vdd引脚,vdda引脚连接有一mcu控制信号;vss引脚接地;单片机的vdd引脚与mcu控制信号相连接。

单片机设有一晶振电路,晶振电路包括相互并联的电容c38和电容c37;电容c38及电容c37之间连接有一用于起振的振荡器;晶振电路一端接地,另一端与单片机相连接;电容c38采用22pf/50v,电容c37采用22pf/50v。

输出端sig1与ltc1264csw之间串联有电容c80及电阻r33;电容c80采用10μf/10v,r33阻值采用1kω;r34、r35及r36的电阻均采用1kω。

ltc1264csw芯片包括sb引脚、agnd引脚、v+引脚及v-引脚;sb引脚与agnd引脚通过并联接地;v+引脚接收+7v电源电压,v-引脚接收-7v电源电压;v+引脚并联有用于抗干扰的电容c78及电容c67,电容c67接地端;v-引脚连接有用于抗干扰的电容c68,电容c68接地端;电容c78采用10μf/50v,电容c67采用0.1μf/10v。本实施例在高通电路通过在+7v电源电压设置电容c78和电容c67用于除去电源信号的干扰信号,通过10μf/50v的电容c78除去中低频干扰信号,通过0.1μf/10v的电容c67除去低频干扰信号

ltc1569芯片包括作为信号输入的in-引脚、公共端引脚、用于驱动电路的div/clk引脚及电源正负输入两个引脚,in-引脚及公共端引脚连接有一控制电路;控制电路包括电阻r38、电阻r39及电容c61,电阻r38一端连接有+5v的控制信号,一端与电阻r39相连接;电阻r39另一端与电容c61相连接并接地,电容c61与电阻r38相连接;电源正输入引脚连接有+5v电压源,+5v电压源并联有用于抗干扰的电容c70及c74,电容c70接地端;电源负输入引脚接地端;dic/clk引脚接地端;电阻r38采用1.5kω,电阻r39采用1kω,电容c61采用1μf/16v;电容c70采用0.1μf/50v,电容c74采用10μf/10v。

本实施例通过电阻r2及控制电压调节分压电路ad1的输入信号,利用输入信号改变单片机输出时钟信号clk,将时钟信号clk输入高通电路中,通过时钟信号clk调节高通电路的高通截止频率;通过低通电路的rx引脚连接控制电阻r3及+5v电压源,通过调节控制电阻r3调节低通电路的低通截止频率;该电路去除不必要的零器件,简化了电路布局,在高通滤波及低通滤波提供调节频率的功能,提高在特定频率滤波的效果。

以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1