变化点检测电路的制作方法

文档序号:99248阅读:458来源:国知局
专利名称:变化点检测电路的制作方法
本发明用于传真装置,是关于图像信号的编码所需要的信号变化点检测电路的。
以往关于这种装置的文献如下《多点监视控制用LSI化处理器》,电子通信学会研究会,SSD80,No 52,1980《传真专用LSI的开发》,冲电气研究开发,VOL48,No 2,1981如上述文献所忆载,以往在这种装置中使用微处理器,利用存储在存储器中的程序进行控制动作,进行传真图像信号的编码处理。这种编码处理如在CCITT T.4建议中所示,是按2维编码方式进行信号处理的。按照CCITT T.4建议,2维编码是指把参考行的信号和相当于该参考行的下一行的行作为编码行的方式。即,按参考行、编码行信号的每一比特,读取白或黑的图像,检测出行上的白或黑的信号变化,也就是白→黑、黑→白的变化点,以各变化点间的比特数为基础进行编码的方式。
然而,通过采用上述的那种微处理器的存储程序控制进行图像信号的编码,要耗费大量的程序步和处理时间。一般,图像信号的处理是按每一比特进行的,但是微处理器以8位或16位的所谓字为单位进行运算处理,所以,不一定适合于以1比特为单位的变化点检测,而且还存在着要想提高装置的速度,就需要高速微处理器的问题。
本发明可用于传真图像信号的编码,当依次输入编码行及参考行的数字化图像信号,在检测编码用的预定图像信号变化点及编码开始点的电路中,由下列电路构成变化点检测电路(a)记忆由外部控制电路置位的编码开始点信号电平的第1触发电路(以下称F/F电路);
(b)把所输入编码行的图像信号与前述第1F/F电路的输出取“异或”,作为第1变化点检测信号进行输出的电路;
(c)记忆前述第1变化点检测信号信号电平的第2F/F电路;
(d)把前述第2F/F电路的输出和前述第1变化点检测信号相“与”,作为第2变化点检测信号进行输出的电路;
(e)记忆前述第2变化点检测信号信号电平的第3F/F电路;
(f)记忆相对于所编码图像信号1个像素前的参考行图像信号信号电平的第4F/F电路;
(g)把参考行的图像信号与前述第4F/F电路的输出进行比较运算,当前述第1F/F电路的输出与第4F/F电路的输出电平相同时,将此运算输出作为第3变化点检测信号进行输出的电路;
(h)记忆前述第3变化点检测信号信号电平的第5F/F电路;
(i)把参考行的图像信号与前述第1F/F电路的输出进行比较,当两者变成同电平时,将此信号电平和前述第5F/F电路的输出“与”,作为第4变化点检测信号进行输出的电路;
(j)记忆前述第4变化点检测信号信号电平的第6F/F电路。而此变化点检测电路的目的是采用廉价的触发电路,每1比特都可以进行高速的变化点检测。
下面利用实施例,详细说明本发明的作用、效果。
本发明的实施例示于第1图、第2图,与其动作有关的信号操作示于第3图及第4图。而且,第1图是本实施例的变化点检测电路的电路图,第2图是本实施例的变化点检测电路所用的编码电路方框图。
首先,利用第2图说明编码电路的工作。按照传真图像读取方式的文件上各1行的图像信号通过端点11被输入,经过控制电路1,以1行长度为单位,作为参考行或编码行,交替存储在行存储器2、3中。在前述行存储器2、3中存储的图像信号,利用来自控制线15的控制信号,同步依次地1比特1比特被读出,经过连接线16、17及160、170输入到变化点检测电路4。而且,在本实施例中,连接线160传递参考行的信号,连接线170传递编码行的信号。连接线18是连接线组,集中了第1图所示变化点检测电路的连接线101、102、103、104、105、106。连接线19表示向编码信号发生电路传递信号的连接线组,集中了第1图的连接线107、108、109、110、111。
其次,利用第1图、第3图说明本实施例的变化点检测的动作。第3图为传真图像信号的白、黑信号列的例子。为便于说明相当于白或黑各行变化点的信号位置,设定信号位置P-1、P0、P1……P11。而且,a0、a1、a2、b1、b2为由CCITTT。4建议规定的变化点,分别定义如下a0成为编码行上开始点的变化点。在编码行的开始,可设定为假想的白变化点。编码行的编码期间,a0的位置由紧靠这个位置的前一编码方式定义。
a1编码行上的前述a0以右最初的变化点。
a2编码行上的前述a1以右最初的变化点。
b1在前述a0以右,具有与前述a0相反颜色的,在参考行上最左边的变化点。
b2在参考行上前述b1右边的最初的变化点。
接着,利用第1图说明检测上述变化点的电路。
首先,对输入进行说明。在连接线101上输入由控制电路1读取行存储器的地址控制信号。当该信号为逻辑电平“1”时,表示前述行存储器的读取动作保持正常,与时钟脉冲同步地进行行存储器地址的步进。当该信号为逻辑电平“0”时,表示前述行存储器的地址步进在规定的地址位置上停止了读取。在连接线102上输入表示与前述行存储器地址有关控制状态的使电路元件复位的信号。连接线103上输入关于编码开始点的信息信号。编码开始点是设定在相当于行左端的行信号读出开始时和在1个编码处理结束并转入下一个编码处理时的。在前一种情况下,第3图所示点P-1变成假想开始点,正如在前述变化点a0的定义上有的,逻辑电平“0”的白信号被输入到连接线103。在后一种情况下,即在进行编码处理的过程中,编码开始点新变为黑信号点或白信号点的情况下,与此同时,连接线103的输入信号也变成逻辑电平“1”或“0”。连接线104上,输入JK触发器(以下简称JK F/F)62的复位信号。在连接线170、160上,如前所述,逐比特地分别输入编码行和参考行的图像信号。在连接线105上输入对连接线160、170的前述信号进行控制用的信号。在连接线106上输入使JK F/F63、64、65、66复位的信号。
其次,一边利用第3图及第4图,一边说明第1图的变化点检测电路的工作。首先变化点检测电路检测出从第3图所示白、黑信号列的由P1向P2的变化点,进行编码处理。即通过检测P2处的黑→白变化,使行存储器的读取地址停止步进,进行编码。然后,在编码处理结束时刻,立即与时钟脉冲同步进入下一次编码的存储器读取动作。此刻,控制电路1传递a0点的信号,即连接线103上的逻辑电平“0”的信号。在这之后,行存储器重新进入读取动作,由控制电路1进行读取地址的步进。同时,这个状态作为逻辑电平“1”的信号,通过连接线101传递。第1图中的JK F/F在第4图所示的行存储器地址0的位置上,其逻辑输出Q变成“0”。行存储器地址的读取经步进,在地址5的位置上图像信号变成黑信号。即,这儿是a1的变化点。这时,连接线170上的信号变成逻辑电平“1”,“异或”(EXOR)电路33的输出变成“1”。此EXOR电路33的输出传到连接线109,变成编码信息。即a1变化点信息传递到编码信号发生电路5。编码信号发生电路5将此信号传递到控制电路1。控制电路1立即停止行存储器读取地址的步进,把连接线101的逻辑电平变成“0”。
如第4图所示,行存储器读取地址在地址5停止。保持电路动作的时钟脉冲在下一时刻,把JK F/F64置位成逻辑电平“1”,保持编码信息a1。按照该时钟脉冲,控制电路1重新开始行存储器的读取,向连接线101传递逻辑电平“1”的信号。当连接线101的逻辑电平继续保持“1”,并且连接线160传递逻辑电平“0”时,JK F/F61的输出Q变成逻辑电平“0”,维持这种状态。
其次,如第4图所示,行存储器地址在9的位置时,参考行201的图像信号由白变黑。这时,连接线170上传递来逻辑电平“1”的信号。EXOR电路28的输出变成逻辑电平“1”,经过AND电路32、OR电路45传递到连接线107。即变化点b1的编码信息传递到编码信号发生电路5。这个变化点b1的信号和前面的a1的情况一样,传到控制电路1。控制电路1立即停止行存储器读取地址的步进,把连接线101上的信号变成逻辑电平“0”。同时,利用同步的时钟脉冲,JK F/F63被置位成逻辑电平“1”,保持变化点b1的编码信息。在这期间,行存储器的读取地址停在9上,利用下一个时钟脉冲,控制电路1重新开始行存储器读取地址的步进。
下面,按照同样的动作,JK F/F66及65输出逻辑电平“1”,该逻辑电平“1”的信号传递到连接线111及110,变化点b2、a2的编码信息传到编码信号发生电路5。而且,当JK F/F66或者连接线111得到逻辑电平“1”的输出时,AND电路42的输出受JK F/F63的逻辑电平“1”的输出信号的控制。而JK F/F65的输出方面,则JK F/F64的输出信号经过AND电路39,控制JK F/F65的输出及连接线110的信号。以上,由于JK F/F61、62、63、64、65、66用作为记忆电路,可以用简单的电路检测图像信号的变化点,把它用作为编码信息。
正如以上利用实施例所进行的详细说明,按照本发明,可用简单的电路结构实现可高速动作的编码电路。
第1图为本发明实施例的方框图;第3图为说明第1图所示电路工作的,表示传真图像信号的白、黑信号列例子的图;第2图为表示第1图的变化点检测电路4的内部情况的图;第4图为说明本发明实施例中各信号的定时图。
1……控制电路;2、3……行存储器;4……变化点检测电路;5……编码信号发生电路;13、14、16、17、19、101、102、103、104、105、106、107、108、109、110、111、160、170、180……连接线;15、18……控制线;11、12……端点;61、62、63、64、65、66……JK触发器;21、22、24、25、35、38、39、42、44、46……AND电路;26、27、30、41、45、48、49……OR电路;23、31、34、36、37、43、47……NAND电路;28、29、33、40……EXOR电路。
权利要求
可用于传真图像信号的编码,当依次输入编码行及参考行的数字化图像信号,在检测编码用预定图像信号变化点及编码开始点的电路中。由下列电路构成变化点检测电路1、记忆由外部控制电路置位的编码开始点信号电平的第1触发电路(以下称F/F电路);2、把所输入编码行的图像信号与前述第1F/F电路的输出取“异或”,作为第1变化点检测信号进行输出的电路;3、记忆前述第1变化点检测信号信号电平的第2F/F电路;4、把前述第2F/F电路的输出和前述第1变化点检测信号相“与”,作为第2变化点检测信号进行输出的电路;5、记忆前述第2变化点检测信号信号电平的第3F/F电路;6、记忆相对于编码图像信号1个像素前的参考行图像信号信号电平的第4F/F电路;7、把参考行的图像信号与前述第4F/F电路的输出进行比较运算,当前述第1F/F电路的输出与第4F/F电路的输出电平相同时,将此比较运算的输出作为第3变化点检测信号进行输出的电路;8、记忆前述第3变化点检测信号信号电平的第5F/F电路;9、把参考行的图像信号与前述第1F/F电路的输出进行比较,当两者变成同电平时,将此信号电平和前述第5F/F电路的输出相“与”,作为第4变化点检测信号进行输出的电路;10、记忆前述第4变化点检测信号信号电平的第6F/F电路。
专利摘要
本发明是用在传真装置上的电路,是关于图象信号编码所需要的信号变化点检测电路的。本发明要解决的问题是,以往这种装置使用微处理器以字为单位进行图象信号处理时,需要大量程序步和处理时间。本发明由于结构简单,可以实现1比特为单位的高速变化点检测电路。
文档编号H03M5/04GK86103162SQ86103162
公开日1986年12月17日 申请日期1986年5月6日
发明者柳下栋生, 中野一男, 荻谷弘, 加加美直人, 富田英夫 申请人:冲电气工业株式会社导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1