一种定时器电路的制作方法

文档序号:8788843阅读:1392来源:国知局
一种定时器电路的制作方法
【技术领域】
[0001]本实用新型涉及一种定时电路,具体是一种定时器电路。
【背景技术】
[0002]在运用555芯片设计而成的定时器电路中,一般都将555芯片连接成单稳态触发器,这样连接使得电路设计简单,只需要几个电阻器和电容器就能实现触发功能,但同时也存在外部对555芯片2脚的干扰问题。
【实用新型内容】
[0003]本实用新型的目的在于提供一种抗干扰能力强的定时器电路,以解决上述【背景技术】中提出的问题。
[0004]为实现上述目的,本实用新型提供如下技术方案:
[0005]一种定时器电路,包括变压器T、整流桥Q、芯片U1、芯片U2、三极管VT1、电阻R1、电容Cl和二极管Dl,所述变压器T初级一端分别连接220V交流电一端和负载RL,变压器T初级另一端分别连接220V交流电另一端和继电器K触点K-1,继电器K触点K-1另一端连接负载RL另一端,变压器T次级两端分别连接整流桥Q引脚I和整流桥Q引脚3,整流桥Q引脚2分别连接电容C6、芯片U2引脚2、电容C5、电阻R6、继电器K线圈、二极管D4正极、电容C4、芯片Ul引脚1、电容C3、三极管VTl发射极、电阻R2和电容Cl并接地,整流桥Q引脚4分别连接芯片U2引脚3和电容C6另一端,芯片U2引脚I分别连接电容C5另一端、芯片Ul引脚8、电阻R5、电阻R4、电阻R3和按键开关S,按键开关S另一端分别连接电阻Rl和二极管Dl正极,二极管Dl负极分别连接芯片Ul引脚4、二极管D2负极和电阻R6另一端,二极管D2正极分别连接芯片Ul引脚3和发光二极管D3正极,发光二极管D3负极分别连接二极管D4负极和继电器K线圈另一端,所述芯片Ul引脚5连接电容C4另一端,芯片Ul引脚7分别连接芯片Ul引脚6、电容C3另一端和电阻R5另一端,芯片Ul引脚2分别连接电阻R4另一端和电容C2,电容C2另一端分别连接电阻R3另一端和三极管VTl集电极,三极管VTl基极分别连接电阻R2另一端、电容Cl另一端和电阻Rl另一端。
[0006]作为本实用新型进一步的方案:所述芯片Ul型号为NE555。
[0007]作为本实用新型再进一步的方案:所述芯片U2型号为7809。
[0008]与现有技术相比,本实用新型的有益效果是:本实用新型定时器电路利用555芯片4脚的强制复位功能来实现抗干扰的定时器电路,电路结构简单,功能稳定,适合推广使用。
【附图说明】
[0009]图1为定时器电路的电路图。
【具体实施方式】
[0010]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0011]请参阅图1,本实用新型实施例中,一种定时器电路,包括变压器T、整流桥Q、芯片U1、芯片U2、三极管VTl、电阻R1、电容Cl和二极管Dl,变压器T初级一端分别连接220V交流电一端和负载RL,变压器T初级另一端分别连接220V交流电另一端和继电器K触点K-1,继电器K触点K-1另一端连接负载RL另一端,变压器T次级两端分别连接整流桥Q引脚I和整流桥Q引脚3,整流桥Q引脚2分别连接电容C6、芯片U2引脚2、电容C5、电阻R6、继电器K线圈、二极管D4正极、电容C4、芯片Ul引脚1、电容C3、三极管VTl发射极、电阻R2和电容Cl并接地,整流桥Q引脚4分别连接芯片U2引脚3和电容C6另一端,芯片U2引脚I分别连接电容C5另一端、芯片Ul引脚8、电阻R5、电阻R4、电阻R3和按键开关S,按键开关S另一端分别连接电阻Rl和二极管Dl正极,二极管Dl负极分别连接芯片Ul引脚4、二极管D2负极和电阻R6另一端,二极管D2正极分别连接芯片Ul引脚3和发光二极管D3正极,发光二极管D3负极分别连接二极管D4负极和继电器K线圈另一端,芯片Ul引脚5连接电容C4另一端,芯片Ul引脚7分别连接芯片Ul引脚6、电容C3另一端和电阻R5另一端,芯片Ul引脚2分别连接电阻R4另一端和电容C2,电容C2另一端分别连接电阻R3另一端和三极管VTl集电极,三极管VTl基极分别连接电阻R2另一端、电容Cl另一端和电阻Rl另一端。
[0012]芯片Ul型号为NE555。
[0013]芯片U2型号为7809。
[0014]本实用新型的工作原理是:在按键开关S断开时,555芯片的4脚通过电阻R6与地相连,555芯片被强制复位,此时,无论555芯片2脚受到多大的干扰,555芯片都不工作,当按下按键开关S后,电源通过二极管Dl加给555芯片4脚一个高电平,555芯片的强制复位功能解除,同时电源通过电阻器Rl加到三极管VTl的基极上,使得VTl导通,电容C2通过与三极管VTl集电极相连后向555芯片的2脚输出一个低电平,555芯片翻转置位,555芯片3脚输出高电平,发光二极管D3点亮、继电器K得电,触点K-1闭合,负载RL接通工作,同时555芯片3脚的高电平通过二极管D2向555芯片4脚输出一个高电平使得电路自锁,当暂态结束后,电路翻回稳态,555芯片3脚输出低电平,继电器K失电,触点K-1断开,负载RL停止工作,电路恢复到初始状态。
【主权项】
1.一种定时器电路,包括变压器T、整流桥Q、芯片UU芯片U2、三极管VTl、电阻R1、电容Cl和二极管D1,其特征在于,所述变压器T初级一端分别连接220V交流电一端和负载RL,变压器T初级另一端分别连接220V交流电另一端和继电器K触点K-1,继电器K触点K-1另一端连接负载RL另一端,变压器T次级两端分别连接整流桥Q引脚I和整流桥Q引脚3,整流桥Q引脚2分别连接电容C6、芯片U2引脚2、电容C5、电阻R6、继电器K线圈、二极管D4正极、电容C4、芯片Ul引脚1、电容C3、三极管VTl发射极、电阻R2和电容Cl并接地,整流桥Q引脚4分别连接芯片U2引脚3和电容C6另一端,芯片U2引脚I分别连接电容C5另一端、芯片Ul引脚8、电阻R5、电阻R4、电阻R3和按键开关S,按键开关S另一端分别连接电阻Rl和二极管Dl正极,二极管Dl负极分别连接芯片Ul引脚4、二极管D2负极和电阻R6另一端,二极管D2正极分别连接芯片Ul引脚3和发光二极管D3正极,发光二极管D3负极分别连接二极管D4负极和继电器K线圈另一端,所述芯片Ul引脚5连接电容C4另一端,芯片Ul引脚7分别连接芯片Ul引脚6、电容C3另一端和电阻R5另一端,芯片Ul引脚2分别连接电阻R4另一端和电容C2,电容C2另一端分别连接电阻R3另一端和三极管VTl集电极,三极管VTl基极分别连接电阻R2另一端、电容Cl另一端和电阻Rl另一端。
2.根据权利要求1所述的定时器电路,其特征在于,所述芯片Ul型号为NE555。
3.根据权利要求1所述的定时器电路,其特征在于,所述芯片U2型号为7809。
【专利摘要】本实用新型公开了一种定时器电路,包括变压器T、整流桥Q、芯片U1、芯片U2、三极管VT1、电阻R1、电容C1和二极管D1。本实用新型定时器电路利用555芯片4脚的强制复位功能来实现抗干扰的定时器电路,电路结构简单,功能稳定,适合推广使用。
【IPC分类】H03K17-22, H03K17-28
【公开号】CN204498091
【申请号】CN201520266956
【发明人】陈莉莉
【申请人】陈莉莉
【公开日】2015年7月22日
【申请日】2015年4月21日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1