一种具有短路保护的led电源的制作方法

文档序号:9000820阅读:517来源:国知局
一种具有短路保护的led电源的制作方法
【技术领域】
[0001]本发明涉及一种LED电源,特别是一种具有短路保护的LED电源。
【背景技术】
[0002]由于LED (Light Emitting D1de,发光二极管)具有光效高、聚光性好等优点,因而LED照明得以迅速推广应用。同时,LED具有单向导通性,且只能直流驱动而需要相应能产生直流的电源进行驱动。因而,LED电源也获得了相应地快速发展。由于LED具有的正向伏安特性曲线非常陡,即当电压改变非常小时相应电流变化会非常大而影响LED正常工作,因而现有技术中一般采用恒压输入转化为恒流输出的DC/DC芯片单元以实现对输出电流的控制而保障LED正常工作。而当DC/DC芯片单元失效时,譬如该DC/DC发生短路时,该DC/DC芯片单元不能正常控制输出电流,而导致输入电压直接加载在LED负载上而造成LED负载升温烧毁。

【发明内容】

[0003]有鉴于此,本发明提供一种在DC/DC模块短路时提供保护以避免输入电压直接加载在LED上的具有短路保护的LED电源,以解决上述技术问题。
[0004]一种具有短路保护的LED电源,包括一个恒压源,以及一个与该恒压源耦合的DC/DC模块。该DC/DC模块包括一个将恒压输入转变为恒流输出的DC/DC芯片单元。所述具有短路保护的LED电源还包括一个与所述恒压源耦合以通断该恒压源的输出的第一开关管,以及一个电性连接在所述恒压源和所述第一开关管之间以用于控制该第一开关管通断的开关控制模块。所述DC/DC模块还包括一个与所述DC/DC芯片单元电性连接的采样电阻单元,以及一个与该采样电阻单元电性连接的第二开关管。所述采样电阻单元在所述DC/DC芯片单元短路时输出低电平信号。所述第二开关管在接收到所述低电平信号时截止。所述开关控制模块在所述第二开关管截止时关断所述第一开关管以关闭所述恒压源的恒压输出。
[0005]与现有技术相比,本发明具有短路保护的LED电源在DC/DC芯片单元短路时,所述开关控制模块使得与所述DC/DC模块电性连接的第一开关管断开,从而关闭所述恒压源的恒压输出以避免恒压源输出的电压直接加载在LED上而造成LED过热甚至烧毁。
【附图说明】
[0006]以下结合附图描述本发明的实施例,其中:
[0007]图1为本发明提供的一种具有短路保护的LED电源的原理图。
[0008]图2为图1所示的具有短路保护的LED电源的电路图。
【具体实施方式】
[0009]以下基于附图对本发明的具体实施例进行进一步详细说明。应当理解的是,此处对本发明实施例的说明并不用于限定本发明的保护范围。
[0010]请参阅图1,其为本发明提供的一种具有短路保护的LED电源100的原理图。所述具有短路保护的LED电源100包括一个恒压源10,一个与该恒压源10耦合的DC/DC模块20,一个与所述DC/DC模块20电性连接以通断该DC/DC模块20的恒压输入的第一开关管30,以及一个电性连接在所述恒压源10和所述第一开关管30之间以用于控制该第一开关管30的开关控制模块40。
[0011]所述恒压源10作为稳定电力来源用于给整个具有短路保护的LED电源100供电。所述恒压源10可以为任意输出恒压的电源,甚至可以为干电池。在本实施例中,所述恒压源10输出24V的恒压。所述恒压源10的种类、参数等都为本领域技术人员所习知的技术,在此就不再赘述。
[0012]请一并参阅图2,所述DC/DC模块20包括一个将恒压输入转变为恒流输出的DC/DC芯片单元21,一个与所述DC/DC芯片单元21电性连接的采样电阻单元22,以及一个与该采样电阻单元22电性连接的第二开关管23。可以想到的是,所述DC/DC芯片单元21包括一个DC/DC芯片以及与该DC/DC芯片匹配的外围电路,从而输出稳定的直流电流以驱动LED负载。当DC/DC芯片的型号不同时,使得该DC/DC芯片正常工作的外围电路也相应不同。所述DC/DC芯片的型号、工作原理都为本领域技术人员所习知的技术。在本实施例中,所述DC/DC芯片NI的型号为AL8807。可以想到的是,所述DC/DC芯片单元21短路的原因有多种,有可能由于DC/DC芯片本身短路,也可能是DC/DC芯片的外围电路短路等。在本实施例中,所述DC/DC芯片单元21短路的原因可能是DC/DC芯片单元NI内部电路短路而造成用于输出的芯片脚I和芯片脚2短接或电源脚5与接地脚2短接,也有可能是DC/DC芯片NI自身用于采样以控制输出电流的电阻R9和/或RlO短路而造成该DC/DC芯片NI芯片脚4与芯片脚5短接,还有可能是外围电路中用于稳压、滤波的电容C2和/或电容C3短路等。所述DC/DC芯片单元21短路的原因不是本发明重点,在此就不再赘述。所述采样电阻单元22在所述DC/DC芯片单元21短路时输出低电平以使得所述第二开关管23截止。在本实施例中,所述采样电阻单元22包括一个第一采样电阻221,以及一个与该第一采样电阻221串联的第二采样电阻222。如图2所示,所述第一采样电阻221为一个电阻R11,所述第二采样电阻222为一个电阻R12。可以想到的是,所述电阻Rll和电阻R12的阻值大小根据采样信号的大小而设置。所述第二开关管23与所述DC/DC芯片单元21耦合且在该DC/DC芯片单元21短路时截止。所述第二开关管23电性连接在所述第一采样电阻Rll和所述第二采样电阻R12之间。所述第二开关管23可以为一个三极管,也可以为一个MOS管(Metal-Oxide-Semiconductor,金属氧化物半导体场效应管)等。出于精简布图设计及降低功耗等因素的考虑,在本实施例中,所述第二开关管23为一个N型MOS管Q2。该N型MOS管Q2的栅极与所述DC/DC芯片单元21耦合,漏极与所述开关控制模块40电性连接,源极接地。本领域技术人员可以想到的是,只要相应电路布图匹配设计,所述第二开关管23可以是P型MOS管。
[0013]所述第一开关管30与所述DC/DC模块20电性连接以通断该DC/DC模块20的恒压输入。所述第一开关管30受到所述开关控制模块40的控制而在所述DC/DC芯片单元21短路时关断以关闭所述恒压源10的恒压输出。出于精简布图设计的考虑,在本实施例中,所述第一开关管30为一个P型MOS管Q1。该P型MOS管Ql的源极、漏极串联在所述恒压源10的输出端,栅极与所述开关控制模块40电性连接。可以想到的是,只要相应电路布图匹配设计,所述第一开关管30可以为N型MOS管。
[0014]所述开关控制模块40电性连接在所述恒压源10和所述第一开关管30之间。所述开关控制模块40在所述第二开关管23截止时关断所述第一开关管30而降低所述DC/DC模块20的恒压输入。在本实施例中,所述开关控制模块40包括一个并联在所述恒压源10的输出端正极的第一充电电阻41,一个与该第一充电电阻41串联再与所述恒压源10的负极串联的电容42。该电容42的正极电性连接在所述第一开关管30和所述第二开关管23之间。所述第一充电电阻41用于给所述电容42充电。所述电容42在所述DC/DC芯片单元21短路而使得所述第二开关管23截止时充电至该电容42正极电压大于所述第一开关管30的阈值电压。即在所述DC/DC芯片单元21短路而使得所述第二开关管23截止时,所述电容42通过所述第一充电电阻41进行充电。该电容42在充电至该电容42的正极电压大于所述第一开关管30的阈值电压时,使得所述第一开关管30关断以降低所述DC/DC模块20的输入电压。所述电容42在所述第二开关管23导通时与该第二开关管23形成回路以放电而降低该电容42正极电压以始终低于所述第一开关管30的阈值电压。可以想到的是,所述开关控制模块40也可以采用单片机等器件实现对所述第一开关管30的控制。在本实施例中,所述电容42为一个电容Cl。
[0015]请继续参阅图2,进一步地,所述开关控制模块40还包括一个电性连接在所述电容42和所述第二开关管23之间的第二放电电阻43。该第二放电电阻43用于供所述电容42放电。所述第二放电电阻43在所述第二开关管23导通时与所述电容42形成回路以供该电容42放电,从而在所述DC/DC芯片单元21正常工作时使得所述电容42加载所述第一开关管30上的电压始终低于该第一开关管30的阈值电压。
[0016]另外,所述开关控制模块40还包括一个与所述第一开关管30电性连接的第三限流电阻44。在本实施例中,所述第三限流电
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1