一种Flyback驱动电路的制作方法

文档序号:10847093阅读:720来源:国知局
一种Flyback驱动电路的制作方法
【专利摘要】本申请提供一种Flyback驱动电路,通过输出端串联的Flyback功率单元与非隔离DC/DC变换单元共同驱动LED负载,再通过纹波获取单元获取与所述Flyback功率单元的输出纹波相关的反馈信号VFB,并将反馈信号VFB输入至电压环控制单元,所述电压环控制单元根据反馈信号VFB和与所述非隔离DC/DC变换单元的输出电压V2相关的采样信号VS输出控制信号VC至所述非隔离DC/DC变换单元,控制所述非隔离DC/DC变换单元的输出电压波纹与所述Flyback功率单元的输出电压波纹相位相反,使LED负载上的纹波降低甚至消除,避免输出电流具有较大的纹波而造成LED灯出现频闪现象。
【专利说明】
_种FI yback驱动电路
技术领域
[0001 ] 本实用新型涉及Flyback驱动技术领域,尤其涉及一种Flyback驱动电路。
【背景技术】
[0002]现有技术中的单级Flyback拓扑电路结构简单,其输入电压在很大范围内波动时,仍可有较稳定的输出;目前已可实现交流输入在85-305V间,达到稳定输出的要求,所以单级Flyback拓扑电路广泛运用于各类开关电源中,如LED灯的驱动电源。
[0003]但是单级Flyback拓扑电路,若要实现PFC(Power Factor Correct1n,功率因数校正)功能,控制环路需要很慢的响应速度才能有较高的PF(Power Factor,功率因数)值,因此,其控制环路响应速度较慢,而这会致使输出电流具有较大的纹波,在用作LED灯驱动电源时,这种电流纹波将导致LED灯出现频闪现象,而这种频闪现象将影响LED灯的使用寿命,对人眼也有一定的损伤。
【实用新型内容】
[0004]有鉴于此,本实用新型提供了一种Flyback驱动电路,以解决现有技术输出电流具有较大的纹波而造成LED灯出现频闪现象的问题。
[0005]为了实现上述目的,本实用新型实施例提供的技术方案如下:
[0006]一种Flyback驱动电路,包括:
[0007]使用原边电流控制方式获得稳定输出电流的Flyback功率单元与非隔离DC/DC变换单元;所述Flyback功率单元及所述非隔离DC/DC变换单元的输出端串联,共同驱动LED负载;
[0008]获取与所述Flyback功率单元的输出纹波相关的反馈信号的纹波获取单元,所述输出纹波包括输出电流纹波或输出电压纹波;
[0009]接收与所述非隔离DC/DC变换单元的输出电压相关的采样信号,根据所述采样信号和所述反馈信号输出控制信号至所述非隔离DC/DC变换单元,控制所述非隔离DC/DC变换单元的输出波纹与所述Flyback功率单元的输出波纹相位相反的电压环控制单元。
[0010]优选的,所述纹波获取单元包括:隔直电路;所述隔直电路的输入端与所述Flyback功率单元的输出端相连,所述隔直电路的输出端与所述电压环控制单元的输入端相连。
[0011]优选的,所述纹波获取单元包括:差分电路和隔直电路;其中:
[0012]所述差分电路的两个输入端分别与所述Flyback功率单元的两个输出端相连;
[0013]所述差分电路的输出端与所述隔直电路的输入端相连;
[0014]所述隔直电路的输出端与所述电压环控制单元的输入端相连。
[0015]优选的,所述Flyback功率单元包括:原边绕组、第一副边绕组、第一整流模块、第一开关管及第一电阻;其中:
[0016]所述第一副边绕组的输出端与所述第一整流模块的输入端相连;
[0017]所述第一整流模块的输出端为所述Flyback功率单元的输出端;
[0018]所述原边绕组的异名端为所述Flyback功率单元的一个输入端;
[0019]所述原边绕组的同名端通过所述第一开关管与所述第一电阻的一端相连;
[°02°]所述第一电阻的另一端为所述Flyback功率单元的另一个输入端;
[0021 ]所述第一开关管的控制端接收驱动信号;
[0022]所述驱动信号为根据所述Flyback功率单元的原边电流采样信号控制所述Flyback驱动电路稳流输出的信号。
[0023]优选的,所述Flyback功率单元还包括:第二副边绕组和第二整流模块;所述第二副边绕组的输出端与所述第二整流模块的输入端相连;所述第二整流模块的输出端与所述非隔离DC/DC变换单元的输入端相连。
[0024]优选的,所述非隔离DC/DC变换单元为buck电路;所述非隔离DC/DC变换单元包括:第二开关管、第二二极管及第一电感;其中:
[0025]所述第二开关管的一端为所述非隔离DC/DC变换单元的一个输入端;
[0026]所述第二开关管的另一端与所述第二二极管的阴极及所述第一电感的一端相连;
[0027]所述第二二极管的阳极为所述非隔离DC/DC变换单元的另一个输入端;
[0028]所述第一电感的另一端和所述第二二极管的阳极分别为所述非隔离DC/DC变换单元的两个输出端。
[0029]优选的,所述电压环控制单元接收的所述采样信号从所述非隔离DC/DC变换单元的输出端获取。
[0030]优选的,所述电压环控制单元还接收基准信号;
[0031]或者所述电压环控制单元内置有预设的基准信号;
[0032]所述基准信号的电压值大于等于所述Flyback功率单元的输出电压最大纹波的峰峰值的一半。
[0033]优选的,所述电压环控制单元包括:减法器和第一集成运放;所述减法器的一个输入端接收所述基准信号,所述减法器的另一输入端接收所述纹波获取单元输出的所述反馈信号;所述减法器的输出端与所述第一集成运放的一个输入端相连;所述第一集成运放的另一个输入端接收所述采样信号;
[0034]或者,所述电压环控制单元包括:加法器和第二集成运放;所述加法器的一个输入端接收所述纹波获取单元输出的所述反馈信号;所述加法器的另一个输入端接收所述采样信号;所述加法器的输出端与所述第二集成运放的一个输入端相连;所述第二集成运放的另一个输入端接收所述基准信号;
[0035]所述电压环控制单元根据所述基准信号、所述反馈信号和所述采样信号输出控制信号。
[0036]优选的,还包括调光控制单元,所述调光控制单元的输出端输出调光信号至所述Flyback功率单元的原边。
[0037]本申请提供一种Flyback驱动电路,包括使用原边电流控制方式获得稳定输出电流的Flyback功率单元与非隔离DC/DC变换单元,所述Flyback功率单元与非隔离DC/DC变换单元的输出端串联后共同驱动LED负载,再通过纹波获取单元获取与所述Flyback功率单元的输出纹波相关的反馈信号VFB,并将反馈信号VFB输入至电压环控制单元,所述电压环控制单元根据反馈信号VFB和与所述非隔离DC/DC变换单元的输出电压V2相关的采样信号VS输出控制信号VC至所述非隔离DC/DC变换单元,控制所述非隔离DC/DC变换单元的输出电压波纹与所述Flyback功率单元的输出电压波纹相位相反,使LED负载上的纹波降低甚至消除,避免输出电流具有较大的纹波而造成LED灯出现频闪现象。
【附图说明】
[0038]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0039]图1为本申请实施例提供的一种Flyback驱动电路的结构不意图;
[0040]图2为本申请另一实施例提供的一种信号波形示意图;
[0041]图3为本申请另一实施例提供的一种Flyback驱动电路的结构不意图;
[0042]图4为本申请另一实施例提供的另外一种Flyback驱动电路的结构不意图。
【具体实施方式】
[0043]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0044]本实用新型提供了一种Flyback驱动电路,以解决现有技术输出电流具有较大的纹波而造成LED灯出现频闪现象的问题。
[0045]具体的,如图1所示,所述Flyback驱动电路,包括:Flyback功率单元101、非隔离DC/DC变换单元102、纹波获取单元103及电压环控制单元104;其中:
[0046]F Iyback功率单元1I及非隔离DC/DC变换单元102的输出端串联;
[0047]纹波获取单元103的输入端与Flyback功率单元101的输出端相连;纹波获取单元103的输出端与电压环控制单元104的输入端相连;
[0048]电压环控制单元104的输出端与非隔离DC/DC变换单元102的控制端相连。
[0049]值得说明的是,图1中Flyback功率单元101的输出端的正端与LED负载的正极相连,非隔离DC/DC变换单元102的输出端的负端与所述LED负载的负极相连;在实际应用中,也可以采用非隔离DC/DC变换单元102的输出端的正端与LED负载的正极相连,Flyback功率单元101的输出端的负端与所述LED负载的负极相连;图1仅为一种示例,Flyback功率单元101与非隔离DC/DC变换单元102与所述LED负载的连接方式并不做具体限定,可以根据其实际的应用环境而定。
[0050]具体的工作原理为:
[0051]电压环控制为一种常用于开关电路中的控制方式,用来控制所述开关电路中开关的工作状态,能够使开关电路的输出电压稳定在某一值。现有技术中的电压环控制电路一般为包括集成运放和阻容等器件的调节电路,并且常为闭环调节;所述电压环控制电路通常设置有基准端(连接一个基准信号)和采样端(连接表征输出电压的采样信号),使得该采样信号跟随着该基准信号变化,已达到所述开关电路的输出电压稳定在某一电压值的目的;若该基准信号改变,则输出电压也会相应改变。本实用新型采用了上述电压环控制原理。
[0052]本实施例中,Flyback功率单元101用于控制整个驱动电路的输出电流恒定;纹波获取单元103获取与Flyback功率单元101的输出纹波(所述输出纹波包括输出电流纹波或输出电压纹波)相关的反馈信号VFB;电压环控制单兀104接收与非隔i^DC/DC变换单兀102的输出电压V2相关的采样信号VS,根据采样信号VS和反馈信号VFB输出控制信号VC至非隔离DC/DC变换单元102,控制非隔离DC/DC变换单元102的输出电压波纹与Flyback功率单元101的输出电压波纹相位相反,以达到两者纹波相位相反的技术效果;Flyback功率单元101的输出电压波形如图2中的Vl所示,纹波获取单元103获取与Vl的纹波相关的反馈信号VFB,VFB相当于Vl的交流分量,并控制非隔离DC/DC变换单元102的输出电压带有与Vl的纹波反向的交流分量,如图2中的V2所示,如此使得所述Flyback驱动电路的输出电压为Vied = Vl+V2,因而Vled的纹波将减小。为了完全消除Vled上的纹波,V2纹波的大小应与Vl纹波的大小相等,方向相反。
[0053]本实施例所述的Flyback驱动电路,通过Flyback功率单元101与非隔离DC/DC变换单元102串联后共同驱动LED负载,使LED负载上的纹波降低甚至消除,避免输出电流具有较大的纹波而造成LED灯出现频闪现象,并且无需加快主电路的环路响应速度来实现低纹波输出,因此可以同时保证较高的PF值。
[0054]值得说明的是,现有技术中,为了避免输出电流具有较大的纹波而造成LED灯出现的频闪现象,采用两级方案的LED驱动器也被较多的选用,其后级DC-DC变换器的输入端直接与前级AC-DC变换器的输出端相连,所述前级AC-DC变换器用于实现PFC功能,所述后级DC-DC变换器用于实现恒流或恒压功能,前级AC-DC变换器的控制环路响应速度可以很慢,而不会导致LED驱动器输出电流纹波问题,后级DC-DC变换器的控制环路响应速度可以较快,满足快速调整并降低输出电流纹波需求,很容易的解决单级方案存在的问题。
[0055]但是两级方案由于输入功率进行了二次转换,使LED驱动器的效率为两级电路的效率乘积。例如前级电路效率为ni,后级电路效率为n2,则现有技术采用两级方案的LED驱动器的效率n = nixn2,大大降低了 LED驱动器的效率,增大了损耗,不能凸显LED照明系统节能的优点。
[0050]而采用本实施例提供的Flyback驱动电路,通过上述连接方式和控制原理,无需加快主电路的环路响应速度来实现低纹波输出,因此可以保证较高的PF值的同时,实现低纹波输出和高效。假如Flyback功率单元101的效率为nl,非隔离DC/DC变换单元102的效率为η2,则所述Flyback驱动电路的效率η仅略小于nl,所述Flyback驱动电路的效率η小于nl的程度取决于非隔离DC/DC变换单元102处理功率的大小,相比现有技术中采用两级方案的LED驱动器效率高而损耗低。
[0057]本实用新型另一实施例还提供了一种Flyback驱动电路,如图3所示,为了获取所述Flyback功率单元的输出电压Vl的交流分量,所述纹波获取单元包括:隔直电路;所述隔直电路的输入端与所述Flyback功率单元的输出端相连,所述隔直电路的输出端与所述电压环控制单元的输入端相连。
[0058]优选的,如图3所示,所述Flyback功率单元包括:原边绕组、第一副边绕组301、第一整流模块、第一开关管Kl及第一电阻Rl;其中:
[0059]第一副边绕组301的输出端与所述第一整流模块的输入端相连;
[0000]所述第一整流模块的输出端为所述Flyback功率单元的输出端;
[0061 ]所述原边绕组的异名端为所述Flyback功率单元的一个输入端;
[0062]所述原边绕组的同名端通过第一开关管Kl与第一电阻Rl的一端相连;
[0063]第一电阻Rl的另一端为所述Flyback功率单元的另一个输入端;
[0064]第一开关管Kl的控制端接收驱动信号。
[0065]具体的,所述驱动信号为根据所述Flyback功率单元的原边电流采样信号控制所述Flyback驱动电路稳流输出的信号,本实施例中,通过第一电阻Rl采样原边电流。
[0066]所述Flyback功率单元使用原边电流控制方式控制整个电路的输出电流,使其稳流输出;所述原边电流控制方式为,不采样任何副边信号,直接采样原边信号(比如原边第一开关管Kl的电流信号),以此来改变第一开关管Kl的工作状态,达到控制所述Flyback驱动电路的输出电流的目的。
[0067]具体的,所述Flyback功率单元控制整个电路的输出电流,使得流经LED负载的电流稳定,LED负载的大小变化,则所述Flyback功率单元的输出电压Vl的大小相应变化,其值大小被所述Flyback功率单元的最大输出电压限制。
[0068]可选的,本实用新型提供的Flyback驱动电路也可以运用在调光电路中,在本实施例中,所述Flyback驱动电路还包括调光控制单元,调光控制单元输出的调光信号也是作用在所述Flyback功率单元的原边,用来改变整个电路的输出电流。具体的可以通过改变原边的采样电阻即第一电阻Rl的大小或者参考基准大小或者改变第一开关管Kl的工作频率或者改变第一开关管的驱动信号的占空比,来改变整个驱动电路的输出电流,调光过程中所述Flyback功率单元的输出电压Vl也会发生变化。
[0069]优选的,如图3所示,所述Flyback功率单元还包括:第二副边绕组302和第二整流模块;第二副边绕组302的输出端与所述第二整流模块的输入端相连;所述第二整流模块的输出端与所述非隔离DC/DC变换单元的输入端相连。
[0070]本实施例内所述非隔离DC/DC变换单元的输入端通过所述第二整流模块与第二副边绕组302相连,其输入电压Vin来自于所述Flyback功率单元的变换,通过第二副边绕组302获得。在具体的实际应用中,所述非隔离DC/DC变换单元的输入端也可以连接一个恒压源,以提供恒定输入电压。此处不做具体限定,均在本申请的保护范围内。
[0071]优选的,所述电压环控制单元还接收基准信号Vref;具体的,为了保证不同负载下的降纹波效果,所述电压环控制单元接收的基准信号Vref应大于等于Vl最大纹波的峰峰值的一半;并且在等于一半时,整个电路的效率最高,需要说明的是,这里的效率最高指的是同一负载、同样的降纹波效果下,Vref等于一半时的效率比Vref大于一半时的效率高。
[0072]当所述电压环控制单元集成在芯片内时,基准信号Vref也可以是内置在所述电压环控制单元的。
[0073]在非调光应用时,Vref的值应大于等于纹波最大时其峰峰值的一半;应用在调光电路时,Vref的值也应大于等于调光过程中出现的最大纹波的峰峰值的一半,以保证纹波最大时,也能完全消除纹波。
[0074]优选的,如图4所示,所述Flyback功率单元包括:原边绕组、第一副边绕组401、第一开关管Kl、第一二极管Dl、第一电阻Rl及第一输出滤波电容Cl;其中:
[0075]第一二极管Dl的阳极与第一副边绕组401的同名端相连,构成第一整流单元;
[0076]第一二极管Dl的阴极与第一输出滤波电容Cl的一端相连;
[0077]第一输出滤波电容Cl的另一端与第一副边绕组401的异名端相连;
[0078]第一输出滤波电容Cl的两端分别为所述Flyback功率单元的两个输出端;
[0079]所述原边绕组的异名端为所述Flyback功率单元的一个输入端;
[0080]所述原边绕组的同名端通过第一开关管Kl与第一电阻Rl的一端相连;
[0081]第一电阻Rl的另一端为所述Flyback功率单元的另一个输入端,并接地;
[0082]第一开关管Kl的控制端接收驱动信号。
[0083]具体的,所述驱动信号为根据所述Flyback功率单元的原边电流采样信号控制所述Flyback驱动电路稳流输出的信号。
[0084]本实施例中,所述原边电流采样信号通过第一电阻Rl获得。
[0085]优选的,如图4所示,所述非隔离DC/DC变换单元为buck电路;所述buck电路包括:第二开关管K2、第二二极管D2及第一电感LI;其中:
[0086]第二开关管K2的一端为所述非隔离DC/DC变换单元的一个输入端;
[0087]第二开关管K2的另一端与第二二极管D2的阴极及第一电感LI的一端相连;
[0088]第二二极管D2的阳极为所述非隔离DC/DC变换单元的另一个输入端;
[0089]第二二极管D2的阳极和第一电感LI的另一端分别为所述非隔离DC/DC变换单元的两个输出端。
[0090]所述非隔离DC/DC变换单元的输入端外接输入电压Vin,在所述非隔离DC/DC变换单元的输出端并联高频滤波电容(即第二电容C2),使所述LED负载的电流中不含高频分量。
[0091]优选的,如图4所示,所述纹波获取单元包括:差分电路和隔直电路;其中:
[0092]所述差分电路的两个输入端分别与所述Flyback功率单元的两个输出端相连,用于获取所述Flyback功率单元的输出电压;
[0093]所述隔直电路的输入端连接所述差分电路的输出端,用于获取所述Flyback功率单元输出电压的交流分量,得到反馈信号VFB;
[0094]所述隔直电路的输出端输出反馈信号VFB,并与所述电压环控制单元的输入端相连。
[0095]优选的,如图4所示,所述电压环控制单元接收的采样信号VS直接从非隔离DC/DC变换单元的输出端获取。
[0096]所述电压环控制单元还接收基准信号Vref;或者所述电压环控制单元内置有预设的基准信号Vref;基准信号Vref的电压值大于等于所述Flyback功率单元的输出电压最大纹波的峰峰值的一半。
[0097]具体的,为了保证降纹波效果,所述电压环控制单元接收的基准信号Vref应大于等于Vl最大纹波的峰峰值的一半;并且在等于一半时,整个电路的效率最高,需要说明的是,这里的效率最高指的是同一负载、同样的降纹波效果下,Vref等于一半时的效率比Vref大于一半时的效率高。
[0098]优选的,所述Flyback驱动电路还包括调光控制单元,所述调光控制单元的输出端输出调光信号至所述Flyback功率单元的原边,用来改变整个电路的输出电流。
[0099]在非调光应用时,Vref的值应大于等于纹波最大时其峰峰值的一半;应用在调光电路时,Vref的值也应大于等于调光过程中出现的最大纹波的峰峰值的一半,以保证纹波最大时,也能完全消除纹波。
[0100]优选的,所述电压环控制单元包括:减法器和第一集成运放;所述减法器的一个输入端接收所述基准信号Vref,所述减法器的另一输入端与所述纹波获取单元的输出端相连;所述减法器的输出端与所述第一集成运放的一个输入端相连;所述第一集成运放的另一个输入端接收采样信号VS;所述第一集成运放的输出端输出控制信号VC;
[0101]或者,所述电压环控制单元包括:加法器和第二集成运放;所述加法器的一个输入端与所述纹波获取单元的输出端相连;所述加法器的另一个输入端接收采样信号VS;所述加法器的输出端与所述第二集成运放的一个输入端相连;所述第二集成运放的另一个输入端接收所述基准信号Vref;所述第二集成运放的输出端输出控制信号VC。
[0102]参照图4所示,所述非隔离DC/DC变换单元为buck电路,所述电压环控制单元接收基准信号Vref、获取反馈信号VFB和采样信号VS;其中,为了获取反馈信号VFB,所述Flyback驱动电路通过所述差分电路获取所述Flyback功率单元的输出电压VI,通过所述隔直电路获取Vl的交流分量得到反馈信号VFB;采样信号VS为buck电路的输出电压V2。根据三者的关系控制buck电路内的第二开关管K2的工作状态,使buck电路的输出电压V2的交流分量与Vl的交流分量相互抵消。具体可以是,Vref与VFB相减作为采样信号VS的基准信号,由此来控制开关管的工作状态。也可以是VS与VFB相加后与Vref相比较来控制第二开关管K2的工作状态。
[0103]本实用新型中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
[0104]以上仅是本实用新型的优选实施方式,使本领域技术人员能够理解或实现本实用新型。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本实用新型的精神或范围的情况下,在其它实施例中实现。因此,本实用新型将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
【主权项】
1.一种Flyback驱动电路,其特征在于,包括: 使用原边电流控制方式获得稳定输出电流的Flyback功率单元与非隔离DC/DC变换单元;所述Flyback功率单元及所述4 _隔离DC/DC变换单元的输出端串联,共同驱动LED负载;获取与所述Flyback功率单元的输出纹波相关的反馈信号的纹波获取单元,所述输出纹波包括输出电流纹波或输出电压纹波; 接收与所述非隔离DC/DC变换单元的输出电压相关的采样信号,根据所述采样信号和所述反馈信号输出控制信号至所述非隔离DC/DC变换单元,控制所述非隔离DC/DC变换单元的输出波纹与所述Flyback功率单元的输出波纹相位相反的电压环控制单元。2.根据权利要求1所述的Flyback驱动电路,其特征在于,所述纹波获取单元包括:隔直电路;所述隔直电路的输入端与所述Flyback功率单元的输出端相连,所述隔直电路的输出端与所述电压环控制单元的输入端相连。3.根据权利要求1所述的Flyback驱动电路,其特征在于,所述纹波获取单元包括:差分电路和隔直电路;其中: 所述差分电路的两个输入端分别与所述Flyback功率单元的两个输出端相连; 所述差分电路的输出端与所述隔直电路的输入端相连; 所述隔直电路的输出端与所述电压环控制单元的输入端相连。4.根据权利要求1所述的Flyback驱动电路,其特征在于,所述Flyback功率单元包括:原边绕组、第一副边绕组、第一整流模块、第一开关管及第一电阻;其中: 所述第一副边绕组的输出端与所述第一整流模块的输入端相连; 所述第一整流模块的输出端为所述FI yback功率单元的输出端; 所述原边绕组的异名端为所述Flyback功率单元的一个输入端; 所述原边绕组的同名端通过所述第一开关管与所述第一电阻的一端相连; 所述第一电阻的另一端为所述Flyback功率单元的另一个输入端; 所述第一开关管的控制端接收驱动信号; 所述驱动信号为根据所述Flyback功率单元的原边电流采样信号控制所述Flyback驱动电路稳流输出的信号。5.根据权利要求4所述的Flyback驱动电路,其特征在于,所述Flyback功率单元还包括:第二副边绕组和第二整流模块;所述第二副边绕组的输出端与所述第二整流模块的输入端相连;所述第二整流模块的输出端与所述非隔离DC/DC变换单元的输入端相连。6.根据权利要求1所述的Flyback驱动电路,其特征在于,所述非隔离DC/DC变换单元为buck电路;所述非隔离DC/DC变换单元包括:第二开关管、第二二极管及第一电感;其中: 所述第二开关管的一端为所述非隔离DC/DC变换单元的一个输入端; 所述第二开关管的另一端与所述第二二极管的阴极及所述第一电感的一端相连; 所述第二二极管的阳极为所述非隔离DC/DC变换单元的另一个输入端; 所述第一电感的另一端和所述第二二极管的阳极分别为所述非隔离DC/DC变换单元的两个输出端。7.根据权利要求1所述的Flyback驱动电路,其特征在于,所述电压环控制单元接收的所述采样信号从所述非隔离DC/DC变换单元的输出端获取。8.根据权利要求1所述的Flyback驱动电路,其特征在于,所述电压环控制单元还接收基准信号; 或者所述电压环控制单元内置有预设的基准信号; 所述基准信号的电压值大于等于所述Flyback功率单元的输出电压最大纹波的峰峰值的一半。9.根据权利要求8所述的Flyback驱动电路,其特征在于,所述电压环控制单元包括:减法器和第一集成运放;所述减法器的一个输入端接收所述基准信号,所述减法器的另一输入端接收所述纹波获取单元输出的所述反馈信号;所述减法器的输出端与所述第一集成运放的一个输入端相连;所述第一集成运放的另一个输入端接收所述采样信号; 或者,所述电压环控制单元包括:加法器和第二集成运放;所述加法器的一个输入端接收所述纹波获取单元输出的所述反馈信号;所述加法器的另一个输入端接收所述采样信号;所述加法器的输出端与所述第二集成运放的一个输入端相连;所述第二集成运放的另一个输入端接收所述基准信号; 所述电压环控制单元根据所述基准信号、所述反馈信号和所述采样信号输出控制信号。10.根据权利要求1-9任一所述的Flyback驱动电路,其特征在于,还包括调光控制单元,所述调光控制单元的输出端输出调光信号至所述Flyback功率单元的原边。
【文档编号】H05B33/08GK205546103SQ201620352807
【公开日】2016年8月31日
【申请日】2016年4月22日
【发明人】姜德来
【申请人】浙江英飞特光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1