一种基于背板传输多路电路数据的方法

文档序号:7885536阅读:257来源:国知局
专利名称:一种基于背板传输多路电路数据的方法
技术领域
本发明涉及通信技术中时分多路复用技术领域,更具体地说,涉及一种基于背板传输多路电路数据的方法。
(2)背板传输信号具有面积大、走线长、插座多、插针密、开关噪声严重、电磁干扰(EMI)情况恶劣等不利因素,严格同步的难度很大,为保证系统可靠性,传输速度因此受到很大约束。
(3)无论时钟采用点对点或是总线型传输,由于槽位之间的间距和分布参数不同,不同槽位的时延不同。
(4)为了提高背板的电路传输容量,增加传输信号数量是一种基本方法,但是,信号的增加以复杂度增加及由此而来的可靠性降低为代价,而且这种增加很有限。
本发明具体是通过以下技术方案实现的一种基于背板传输多路电路数据的方法,其中,背板时钟采用集中时钟分发方式,该方法包括在背板电路上采用高速串行线点对点传输;传输采用以时隙为单位分批传送多路复接/分接电路数据。
所述的传输是指在发送侧,将多路电路数据以单时隙或多时隙为单位复用或交织,经高速串行线传输;在接收侧,将自高速串行线接收的数据以单时隙或多时隙为单位分解出各路数据。
其中,所述的复用或交织及分解是通过高速串行接口电路实现的,该高速串行接口电路由母线(HW)接口适配模块、存储转发模块和高速串行线接口适配模块组成。
所述的高速串行线包括中心交换网板到业务板的下行传输线和业务板到中心交换网板的上行传输线。
所述的背板时钟可以采用点对点传输或总线传输方式集中分发。
本发明采用背板高速串行线以时隙为单位点对点分批传输电路数据,既大大提高背板的电路传输容量,同时放松了对时钟同步的要求,加上高速串行信号本身的优点,使得系统可靠性也大大提高。
图2为传统TDM时钟集中分配延迟示意图;图3为本发明采用高速串行线做TDM集中交换结构示意图;图4为本发明中心交换网板与业务板的电路传输结构示意图;图5为本发明中心交换网板与业务板的电路传输时序示意图。
参见图3所示,图3为本发明采用高速串行线做TDM集中交换结构示意图。中心交换板的时钟电路给各业务板提供同步和时钟信号,集中分配时钟,可以采用点对点或总线型传输。TDM交换网板与各业务板间采用高速串行线点对点传输。
参见图4所示,图4为本发明中心交换网板与业务板的电路传输结构示意图。中心交换网板的时钟电路给业务板提供母线(HW)的同步和比特时钟信号,中心交换网板与业务板采用高速串行线相连,一条为从中心交换网板到业务板的下行传输线,另一条为从业务板到中心交换网板的上行传输线。中心交换网板、业务板的高速串行接口电路通过HW与各自的TDM交换网片传输TDM电路数据。高速串行接口电路由HW接口适配电路模块、存储转发电路模块及高速串行线接口适配电路模块组成。
参见图5所示,图5为本发明中心交换网板与业务板的电路传输时序示意图。图中帧(FRAME)表示一个8K帧,周期为125μs。TS为时隙,该时隙为通常的TDM时隙的整数倍,例如2M的HW的时隙是8个时钟,该处的时隙可能是16个时钟、24个时钟等,可以根据系统情况确定。本实施例中为8个时钟。HW上的时钟上升沿发送数据,下降沿采样数据。数据传输的过程如下(1)第一个TS即TS1期间,发送端高速TDM接口电路通过HW汇集由交换网片发出所有HW的TS1的数据;(2)第二个TS即TS2期间,发送端高速TDM接口电路通过高速串行线将TS1的这批电路数据发送给接收端的高速串行电路;(3)第三个TS即TS3期间,接收端高速TDM接口电路将接收到的TS1的数据分解给对应的HW传输到目标板TDM交换网片。
上述电路数据的传输过程实际是一个以时隙为单位分批传输过程,只要保证图5中的时间T。由于高速串行线的传输过程包括发端存储器转发到高速驱动器的时间段、高速串行线传输时间段、收端的数据存储时间段等三段,所以T受制于发端存储器转发到高速驱动器的时间段、收端的数据存储时间段的时间和。按照保守的情况,保证T大于50ns,就可以保证数据的可靠传输,而对时钟的延迟不敏感。因此,在时钟本身的传输质量满足系统要求的情况下,时钟分配可以采用点对点方式,也可以采用总线方式。如果高速串行线的带宽为200Mbps,可以容纳5条32M的电路,占用带宽5*32=160Mbps。所以,采用高速串行线传输为各业务板业务量提高留下很大的扩展余地。
综上所述,本发明在背板电路采用高速串行线,以时隙为单位分批传输多路数据,具有如下特点(1)由于传输采用以时隙为单位分批传输数据,因此传输过程中只要保证高速串行线传输数据的时间,就可保证数据的可靠传输,对时钟延迟不敏感,放松了对时钟同步的要求,解决了传统的TDM数据在背板上传输时钟延迟带来的可用传输时间不对称及由此而来的可靠性问题。
(2)采用高速串行线带来的TDM数据传输的容量的提高是质的变化,并大量节约背板的信号资源。现有的点对点的高速串行线传输发展到了现在的Gbps级的速率。每条高速线可以传输数百兆带宽的TDM数据。
(3)高速串行线均为差分线,对于共模干扰具有很好的抑制能力,且EMI特性很好,能够保证信号在高速传输时的完整性。
(4)采用高速串行线传输电路数据,保证了背板上的主、业务传输技术的一致性,提高信号传输的质量。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。对于对本发明进行修改或者等同替换,而不脱离本发明的精神和范围的设计,其均应涵盖在本发明的权利要求范围。
权利要求
1.一种基于背板传输多路电路数据的方法,背板时钟采用集中时钟分发方式,其特征在于该方法包括在背板电路上采用高速串行线点对点传输;传输采用以时隙为单位分批传送多路复接/分接电路数据。
2.根据权利要求1所述的传输多路电路数据的方法,其特征在于所述的传输包括在发送侧,将多路电路数据以单时隙或多时隙为单位复用或交织,经高速串行线传输;在接收侧,将自高速串行线接收的数据以单时隙或多时隙为单位分解出各路数据。
3.根据权利要求1所述的传输多路电路数据的方法,其特征在于所述的高速串行线包括中心交换网板到业务板的下行传输线和业务板到中心交换网板的上行传输线。
4.根据权利要求2所述的传输多路电路数据的方法,其特征在于所述的复用或交织及分解是通过高速串行接口电路实现的,该高速串行接口电路由母线(HW)接口适配模块、存储转发模块和高速串行线接口适配模块组成。
5.根据权利要求1所述的传输多路电路数据的方法,其特征在于所述的背板时钟可以采用点对点传输或总线传输方式集中分发。
全文摘要
本发明公开了一种基于背板传输多路电路数据的方法,在背板电路上采用高速串行线点对点传输,高速串行接口电路至少包括了高速串行接口电路由母线(HW)接口适配模块、存储转发模块和高速串行线接口适配模块组成。在时钟本身的传输质量满足系统要求的情况下,背板时钟传输可以采用集中分配,采用点对点或总线方式。传输过程中,以时隙为单位分批传输多路复接/分接电路数据,降低了对背板传输时钟的相位要求,提高背板电路传输的速率和交换容量,提高信号的质量和可靠性。
文档编号H04Q11/04GK1406099SQ0113071
公开日2003年3月26日 申请日期2001年8月21日 优先权日2001年8月21日
发明者李振亚, 吴古政, 余泉, 魏孔刚, 谢寿波 申请人:华为技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1