帧同步序列发送和接收电路的制作方法

文档序号:7906264阅读:365来源:国知局
专利名称:帧同步序列发送和接收电路的制作方法
技术领域
本实用新型涉及通信领域中的帧同步电路,特别涉及一种用于数字无线通信系统中非相干帧同步装置的帧同步序列发送和接收电路。
背景技术
帧同步序列发送和接收电路用于数字通信中收发双发的帧同步,利用同步序列的 相关性完成数据起始位置的锁定。目前的帧同步序列发送和接收装置都是专用帧同步装 置,即针对某一种需求设计的帧同步装置,只能用于特定的情况而不具备通用性和灵活性。
发明内容鉴于现有技术存在的不足,本实用新型提供一种可进行配置的、运算迅速的帧同 步序列发送和接收电路。本实用新型为实现上述目的,所采取的技术方案是一种帧同步序列发送和接收 电路,其特征在于包括FPGA器件,所述FPGA器件的内部电路连接为控制器分别通过控 制线与同步序列存储器、二进制数字调制器、最大相关峰判决器、匹配滤波器连接,所述同 步序列存取器通过数据线与二进制数字调制器连接,所述最大相关峰判决器通过数据线与 匹配滤波器连接。本实用新型的特点是1、备选序列丰富,可配置为任意5种长度为2n(8<n<12) 的golay序列,控制方式简单,操作灵活方便;2、采用专门设计的匹配滤波器,运算快捷;3、 采用可编程逻辑器件实现,结构简单,可靠性高。

图1为本实用新型电路连接框图。图2为控制端口示意图。
具体实施方式
如图1所示,帧同步序列发送和接收电路,包括FPGA (现场可编程门阵列器件)器 件,FPGA器件的内部电路连接为控制器分别通过控制线与同步序列存储器、二进制数字 调制器、最大相关峰判决器、匹配滤波器连接,同步序列存取器通过数据线与二进制数字调 制器连接,最大相关峰判决器通过数据线与匹配滤波器连接。数据输入接口、数据输出接口 分别通过数据总线与匹配滤波器、二进制数字调制器连接,控制接口通过控制总线与控制 器连接。帧同步序列发送和接收装置可以根据不同需求完成5种golay同步序列的发送和 接收。如图2所示,图中A地址线、B输出数据有效指示信号线、C同步码输出启动脉冲控 制线、D同步码接收脉冲控制线。控制端口所示的帧同步控制方式为地址线上的信号负责 选择同步序列和对应的匹配滤波器。发送时同步码输出启动脉冲控制线上的启动脉冲过后开始从数据输出端口顺序输出同步序列。输出数据有效时,输出数据有效指示信号线为高 电平。接收时,当最大相关峰判决器锁定同步序列后,从同步码接收脉冲控制线输出一个正 脉冲。
权利要求1. 一种帧同步序列发送和接收电路,其特征在于包括FPGA器件,所述FPGA器件的内 部电路连接为控制器分别通过控制线与同步序列存储器、二进制数字调制器、最大相关峰 判决器、匹配滤波器连接,所述同步序列存取器通过数据线与二进制数字调制器连接,所述 最大相关峰判决器通过数据线与匹配滤波器连接。
专利摘要本实用新型涉及一种帧同步序列发送和接收电路,它包括FPGA器件,FPGA器件的内部电路连接为控制器分别通过控制线与同步序列存储器、二进制数字调制器、最大相关峰判决器、匹配滤波器连接,同步序列存取器通过数据线与二进制数字调制器连接,最大相关峰判决器通过数据线与匹配滤波器连接。本实用新型的特点是1、备选序列丰富,可配置为任意5种长度为2n(8≤n≤12)的golay序列,控制方式简单,操作灵活方便;2、采用专门设计的匹配滤波器,运算快捷;3、采用可编程逻辑器件实现,结构简单,可靠性高。
文档编号H04L7/04GK201839297SQ20102060144
公开日2011年5月18日 申请日期2010年11月11日 优先权日2010年11月11日
发明者刘欣, 吕前进, 宋光伟, 张波, 张鹏泉, 曹晓冬, 李柬, 李续, 王文亮, 范玉进, 赵维兵 申请人:天津光电通信技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1