一种用于高速限幅放大器的接收信号强度指示电路的制作方法

文档序号:7861924阅读:246来源:国知局
专利名称:一种用于高速限幅放大器的接收信号强度指示电路的制作方法
技术领域
本发明涉及一种接收信号强度指示电路,尤其是涉及一种用于高速限幅放大器的接收信号强度指示电路。
背景技术
在光通信领域中,接收模块不可避免的引入一些噪声,从而限制了光接收器主放大器MA的灵敏度,使之无法识别小于最小可接收平均光功率的信号。为了确保接收模块的正常工作,需要一个输入信号强度指示(RSSI)电路来显示输入光信号的强度,判断光信号的的强度是否在可接受范围之内,确保接收模块的稳定性和可靠性。

发明内容
本发明主要是解决现有技术所存在的等的技术问题;提供了一种能够使输入信号 强度指示信号呈分段近似的对数曲线,可指示以分贝表示的大动态范围输入信号强度,能够精确显示大动态范围的接收信号的一种用于高速限幅放大器的接收信号强度指示电路。本发明的上述技术问题主要是通过下述技术方案得以解决的一种用于高速限幅放大器的接收信号强度指示电路,其特征在于,包括由若干级放大单元级联组成的多级高速限幅主放大器用于放大输入信号;若干级与上述放大单元对应的电压幅值检测器对每一级放大单元的信号强度进行测量,得到多组信号强度指示电流;电流加法器用于将每一级信号幅值指示电流相加,产生最终的信号强度指示电务丨L· Irssi。在上述的一种用于高速限幅放大器的接收信号强度指示电路,还包括一个与电流加法器输出端连接的电流电压转换器用于将信号强度指示电流Ikssi转换为信号强度指示电压Vrssi。在上述的一种用于高速限幅放大器的接收信号强度指示电路,所述的每一级电压幅值检测器均包括两对源极耦合对NM0S管NMUNM0S管NM2和NMOS管NM3、NM0S管NM4 ;两对电流镜PM0S管PM5、PM0S管PM6和PMOS管PM7和PMOS管PM8 ;以及两个电流源电流源Issl和电流源Iss2 ;其中,NMOS管匪1、NM0S管匪3的栅极接输入差分信号的一端Vina,NMOS管NM2、NMOS管NM4的栅极接输入差分信号的另一端Vinb ;NM0S管NM1、NMOS管NM4的漏极同时与PMOS管的漏极以及栅极相连;NM0S管NM2、NM0S管NM3的漏极同时与PMOS管PM6漏极、PMOS管PM7漏以及PMOS管PM7栅极相连;PM0S管PM6栅极和PMOS管PM5栅极相连;PM0S管PM7栅极和PMOS管PM8栅极相连;NM0S管NM1、NM0S管NM2的源极同时与电流源Iss2相连;NM0S管匪3、NMOS管NM4的源极同时与电流源Issl相连;电流源Issl接在NMOS管NM3、NMOS管NM4的源极和电源地之间;电流源Iss2接在NMOS管NMl、NMOS管匪2的源极和电源地之间;所述电流源Issl和电流源Iss2的电流值相同。在上述的一种用于高速限幅放大器的接收信号强度指示电路,所述电流加法器包括电阻R和与之并联的电容C、以及若干级与上述电压幅值检测器对应的电流源及电流漏转换器;所述电流源及电流漏转换器将上述每一级电压幅值检测器的输出指示电流转换成电流漏形式,然后全部接到电阻R的一端,电阻R的另一端接正电源;电容C和电阻R并联。因此,本发明具有如下优点能够使输入信号强度指示信号呈分段近似的对数曲线,可指示以分贝表示的大动态范围输入信号强度,能够精确显示大动态范围的接收信号。


图I是本发明的电路结构示意图。图2是图I中电压幅值检测器的电路结构示意图。图3是图I中电流相加器的电路结构图。
图4是本发明信号幅值检测器单元的特性曲线。图5是本发明信号强度指示器输出电压的特性曲线。
具体实施例方式下面通过实施例,并结合附图,对本发明的技术方案作进一步具体的说明。实施例首先介绍一下本发明的电路结构,参照图1,本发明的电路主要包括由若干级放大单元级联组成的多级高速限幅主放大器用于放大输入信号;若干级与上述放大单元对应的电压幅值检测器对每一级放大单元的信号强度进行测量,得到多组信号强度指示电流;电流加法器用于将每一级信号幅值指示电流相加,产生最终的信号强度指示电流IKSSI。该电流加法器产生的总接收信号强度指示电流以及指示电压,通过低通滤波器滤除输出电压中的高频信号,能够使指示电压平滑无毛刺。以及一个与电流加法器输出端连接的电流电压转换器用于将信号强度指示电流Irssi转换为信号强度指示电压Vkssi。参照图2,其中,每一级电压幅值检测器均包括两对源极耦合对NM0S管匪I、NMOS 管 NM2 和 NMOS 管 NM3、NMOS 管 NM4 ;两对电流镜PM0S 管 PM5、PMOS 管 M6 和 PMOS 管7和PMOS管8 ;以及两个电流源电流源Issl和电流源Iss2 ;其中,NMOS管匪I、NMOS管匪3的栅极接输入差分信号的一端Vina,NMOS管匪2、NMOS管NM4的栅极接输入差分信号的另一端Vinb ;NM0S管匪1、NM0S管匪4的漏极同时与PMOS管的漏极以及栅极相连;NM0S管NM2、NMOS管NM3的漏极同时与PMOS管PM6漏极、PMOS管PM7漏极以及PMOS管PM7栅极相连;PM0S管PM6栅极和PMOS管PM5栅极相连;PM0S管PM7栅极和PMOS管PM8栅极相连;NM0S管NMl、NMOS管NM2的源极同时与电流源Iss2相连;NM0S管NM3、NMOS管NM4的源极同时与电流源Issl相连;电流源Issl接在NMOS管匪3、NMOS管NM4的源极和电源地之间;电流源Iss2接在NMOS管匪1、NM0S管匪2的源极和电源地之间;所述电流源Issl和电流源Iss2的电流值相同。需要注意的是,NMOS管NMl和NMOS管NM4尺寸相同;NM0S管NM2和NMOS管NM3尺寸相同;NM0S管NM2的W/L值是NMOS管NMl的K (K>1)倍;PM0S管PM5和PM0SPM6尺寸相同;PM0SPM7和PM0SPM8尺寸相同。参照图3,电流加法器包括电阻R和与之并联的电容C、以及若干级与上述电压幅值检测器对应的电流源及电流漏转换器;所述电流源及电流漏转换器将上述每一级电压幅值检测器的输出指示电流转换成电流漏形式,然后全部接到电阻R的一端,电阻R的另一端接正电源;电容C和电阻R并联。工作时,令NMOS管匪I、匪2的漏极电流分别为
权利要求
1.一种用于高速限幅放大器的接收信号强度指示电路,其特征在于,包括 由若干级放大单元级联组成的多级高速限幅主放大器用于放大输入信号; 若干级与上述放大单元对应的电压幅值检测器对每一级放大单元的信号强度进行测量,得到多组信号强度指示电流; 电流加法器用于将每一级信号幅值指示电流相加,产生最终的信号强度指示电流Irssi。
2.根据权利要求I所述的一种用于高速限幅放大器的接收信号强度指示电路,其特征在于,还包括一个与电流加法器输出端连接的电流电压转换器用于将信号强度指示电流Irssi转换为信号强度指示电压Vkssi。
3.根据权利要求I所述的一种用于高速限幅放大器的接收信号强度指示电路,其特征在于,所述的每一级电压幅值检测器均包括两对源极耦合对=NMOS管匪1、NMOS管匪2和NMOS 管 NM3、NMOS 管 NM4 ;两对电流镜PM0S 管 PM5、PMOS 管 PM6 和 PMOS 管 PM7 和 PMOS 管PM8 ;以及两个电流源电流源Issl和电流源Iss2 ;其中,NMOS管NMUNM0S管NM3的栅极接输入差分信号的一端Vina,NM0S管匪2、NM0S管NM4的栅极接输入差分信号的另一端Vinb ;NMOS管NMUNM0S管NM4的漏极同时与PMOS管的漏极以及栅极相连;NM0S管NM2、NM0S管NM3的漏极同时与PMOS管PM6漏极、PMOS管PM7漏以及PMOS管PM7栅极相连;PM0S管PM6栅极和PMOS管PM5栅极相连;PM0S管PM7栅极和PMOS管PM8栅极相连;NM0S管NM1、NM0S管匪2的源极同时与电流源Iss2相连;NM0S管匪3、NM0S管NM4的源极同时与电流源Issl相连;电流源Issl接在NMOS管匪3、NMOS管NM4的源极和电源地之间;电流源Iss2接在NMOS管匪I、NMOS管匪2的源极和电源地之间;所述电流源Issl和电流源Iss2的电流值相同。
4.根据权利要求3所述的一种用于高速限幅放大器的接收信号强度指示电路,其特征在于,所述电流加法器包括电阻R和与之并联的电容C、以及若干级与上述电压幅值检测器对应的电流源及电流漏转换器;所述电流源及电流漏转换器将上述每一级电压幅值检测器的输出指示电流转换成电流漏形式,然后全部接到电阻R的一端,电阻R的另一端接正电源;电容C和电阻R并联。
全文摘要
本发明涉及一种用于高速限幅放大器的接收信号强度指示电路,包括由若干级放大单元级联组成的多级高速限幅主放大器用于放大输入信号;若干级与上述放大单元对应的电压幅值检测器对每一级放大单元的信号强度进行测量,得到多组信号强度指示电流;电流加法器用于将每一级信号幅值指示电流相加,产生最终的信号强度指示电流IRSSI。因此,本发明具有如下优点能够使输入信号强度指示信号呈分段近似的对数曲线,可指示以分贝表示的大动态范围输入信号强度,能够精确显示大动态范围的接收信号。
文档编号H04B17/00GK102904533SQ201210372119
公开日2013年1月30日 申请日期2012年9月29日 优先权日2012年9月29日
发明者詹伟, 方海燕, 陈卫洁, 程妮 申请人:武汉昊昱微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1