多路vga端口下的升级电路的制作方法

文档序号:7786750阅读:356来源:国知局
多路vga端口下的升级电路的制作方法
【专利摘要】本实用新型公开了一种多路VGA端口下的升级电路,包括第一VGA端口电路、第二VGA端口电路、切换开关U20、第一三极管Q17、第二三极管Q18、第一电阻器R275、第二电阻器R106和第五电阻器R84;所述第一VGA端口电路包括第一VGA端口,所述第一VGA端口的第5引脚接地;所述第二VGA端口电路包括第二VGA端口,所述第五电阻器R84的一端接地,所述第五电阻器R84的另一端和所述第二VGA端口的第5引脚连接,所述第二VGA端口的第5引脚还分别与所述第一三极管Q17的基极、所述第二三极管Q18的基极连接。本实用新型能够解决板卡的主芯片需要多路VGA端口输入时,通过串口升级的问题。
【专利说明】多路VGA端口下的升级电路
【技术领域】
[0001]本实用新型涉及电子【技术领域】,尤其涉及一种多路VGA (Video Graphics Array,视频图形阵列)端口下的升级电路。
【背景技术】
[0002]随着平板电视的广泛推广和消费的日益普及,电视机的软件不仅越来越复杂,而且更新速度快,生产中经常会遇到FLASH芯片需要升级的现象,而且使用过程中出现死机,也需要进行软件升级。
[0003]软件升级通常是通过计算机的串口进行数据的下载更新,如图1所示,是现有技术中一路VGA端口下的升级电路的结构示意图,在电视板卡的系统死机时,可利用串口升级工具通过此VGA端口的PIN12和PIN15直接连接主芯片的串口,从而对系统进行升级。
[0004]但是,电视板卡的主芯片只提供一路串口和外部设备进行通讯,在板卡具有多路VGA通道时,板卡的主芯片无法同时和多路外接设备进行EDID (Extended DisplayIdentification Data,扩展显示标识数据)通信。因此,如果板卡需要两路以上的VGA端口输入时,现有的升级电路则不能满足通过串口对板卡的主芯片直接升级的要求。

【发明内容】

[0005]本实用新型所要解决的技术问题是,提供一种多路VGA端口下的升级电路,能够解决多路VGA端口输入的整机,在使用过程中出现死机,需要通过串口升级的问题。
[0006]为解决以上技术问题,本实用新型实施例提供一种多路VGA端口下的升级电路,包括第一 VGA端口电路、第二 VGA端口电路、切换开关U20、第一三极管Q17、第二三极管Q18、第一电阻器R275、第二电阻器R106和第五电阻器R84 ;
[0007]所述第一 VGA端口电路包括第一 VGA端口 ;所述第一 VGA端口的第12引脚连接所述切换开关U20的第一数据输入端,所述第一 VGA端口的第15引脚连接所述切换开关U20的第二数据输入端;所述第一 VGA端口的第5引脚接地;
[0008]所述第二 VGA端口电路包括第二 VGA端口 ;所述第二 VGA端口的第12引脚连接所述切换开关U20的第三数据输入端,所述第二 VGA端口的第15引脚连接所述切换开关U20的第四数据输入端;
[0009]所述第五电阻器R84的一端接地,所述第五电阻器R84的另一端和所述第二 VGA端口的第5引脚连接,所述第二 VGA端口的第5引脚还与所述第一三极管Q17的基极连接,所述第一三极管Q17的发射极接地,所述第一三极管Q17的集电极通过所述第一电阻器R275连接第一电源;
[0010]所述第二 VGA端口的第5引脚还与所述第二三极管Q18的基极连接,所述第二三极管Q18的发射极接地,所述第二三极管Q18的集电极通过所述第二电阻器R106连接第一电源;
[0011]所述切换开关U20的第一使能脚连接所述第一三极管Q17的集电极,所述切换开关U20的第二使能脚连接所述第二三极管Q18的集电极,所述切换开关U20的第一数据输出端和待升级的主芯片的数据信号端SDA连接,所述切换开关U20的第二数据输出端和待升级的主芯片的时钟信号端SCL连接。
[0012]本实用新型实施例提供的多路VGA端口下的升级电路,当板卡的主芯片需要多路VGA端口输入时,使用其中一个VGA端口的第5引脚作为控制口,当主芯片的系统死机需要升级时,通过该VGA端口的第5引脚控制切换开关U20,使切换开关U20选择该VGA端口和主芯片通信,从而能够通过该VGA端口对主芯片进行升级。
【专利附图】

【附图说明】
[0013]图1是现有技术中一路VGA端口下的升级电路的结构示意图;
[0014]图2是本实用新型提供的多路VGA端口下的升级电路中的第一 VGA端口电路的结构示意图;
[0015]图3是本实用新型提供的多路VGA端口下的升级电路中的第二 VGA端口电路的结构示意图;
[0016]图4是本实用新型提供的多路VGA端口下的升级电路中的第三VGA端口电路的结构示意图;
[0017]图5是本实用新型提供的多路VGA端口下的升级电路中的切换开关的结构不意图;
[0018]图6是本实用新型提供的多路VGA端口下的升级电路中的三极管电路的结构示意图。
【具体实施方式】
[0019]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述。
[0020]本实用新型提供一种多路VGA端口下的升级电路,能够解决多路VGA端口输入的整机,在使用过程中出现死机,需要通过串口升级的问题。下面结合图2至图7,对本实用新型提供的多路VGA端口下的升级电路的结构及工作原理进行详细描述。
[0021]本实用新型提供一种多路VGA端口下的升级电路,包括第一 VGA端口电路、第二VGA端口电路、切换开关U20、第一三极管Q17、第二三极管Q18、第一电阻器R275、第二电阻器R106和第五电阻器R84。
[0022]如图2所示,第一 VGA端口电路包括第一 VGA端口 ;第一 VGA端口的第12引脚连接切换开关U20的第一数据输入端(例如,如图5所示的2X引脚),第一 VGA端口的第15引脚连接切换开关U20的第二数据输入端(例如,如图5所示的Ti引脚);第一 VGA端口的第5引脚接地。
[0023]在一个实施方式中,如图2所示,第一 VGA端口电路还包括第八电阻器RV9和第九电阻器RVlI。
[0024]则上述的第一 VGA端口的第12引脚连接切换开关U20的第一数据输入端,具体为:第一 VGA端口的第12引脚通过第八电阻器RV9连接切换开关U20的第一数据输入端;即第八电阻器RV9串联在第一 VGA端口的第12引脚和切换开关U20的第一数据输入端之间。
[0025]则上述的第一 VGA端口的第15引脚连接切换开关U20的第二数据输入端,具体为:第一 VGA端口的第15引脚通过第九电阻器RVll连接述切换开关U20的第二数据输入端;即第九电阻器RVll串联在第一 VGA端口的第15引脚和切换开关U20的第二数据输入端之间。
[0026]进一步的,如图2所示,第一 VGA端口电路还包括第十二电阻器RV8、第十三电阻器RV10、第二稳压器DV6和第三稳压器DV7 ;其中,第十二电阻器RV8的一端和切换开关U20的第一数据输入端连接,第十二电阻器RV8的另一端连接第二电源;第十三电阻器RVlO的一端和切换开关U20的第二数据输入端连接,第十三电阻器RVlO的另一端连接第二电源;第二稳压器DV6的阳极接地,第二稳压器DV6的阴极和第一 VGA端口的第12引脚连接;第三稳压器DV7的阳极接地,第三稳压器DV7的阴极和第一 VGA端口的第15引脚连接;此外,第
一VGA端口的第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
[0027]上述第二稳压器DV6和第三稳压器DV7是ESD(Electro-Static discharge,静电释放)器件,具有防静电作用。
[0028]如图3所示,第二 VGA端口电路包括第二 VGA端口 ;第二 VGA端口的第12引脚连接切换开关U20的第三数据输入端(例如,如图5所示的OX引脚),第二 VGA端口的第15引脚连接切换开关U20的第四数据输入端(例如,如图5所示的OY引脚)。
[0029]在一个实施方式中,如图3所示,第二 VGA端口电路还包括第十电阻器RV39、第十一电阻器RV41和第一稳压器DV38。
[0030]则上述的第二 VGA端口的第12引脚连接切换开关U20的第三数据输入端,具体为:第二 VGA端口的第12引脚通过第十电阻器RV39连接切换开关U20的第三数据输入端;即第十电阻器RV39串联在第二 VGA端口的第12引脚和切换开关U20的第三数据输入端之间。
[0031]则上述的第二 VGA端口的第15引脚连接切换开关U20的第四数据输入端,具体为:第二 VGA端口的第15引脚通过第十一电阻器RV41连接切换开关U20的第四数据输入端;即第十一电阻器RV41串联在第二 VGA端口的第15引脚和切换开关U20的第四数据输入端之间。
[0032]第一稳压器DV38的阴极和第二 VGA端口的第5引脚连接,第一稳压器DV38的阳极接地。
[0033]进一步的,如图3所示,第二 VGA端口电路还包括第十四电阻器RV38、第十五电阻器RV40、第四稳压器DV36和第五稳压器DV37 ;其中,第十四电阻器RV38的一端和切换开关U20的第三数据输入端连接,第十四电阻器RV38的另一端连接第二电源;第十五电阻器RV40的一端和切换开关U20的第四数据输入端连接,第十五电阻器RV40的另一端连接第二电源;第四稳压器DV36的阳极接地,第四稳压器DV36的阴极和第二 VGA端口的第12引脚连接;第五稳压器DV37的阳极接地,第五稳压器DV37的阴极和第二 VGA端口的第15引脚连接;此外,第二 VGA端口的第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
[0034]上述第一稳压器DV38、第四稳压器DV36和第五稳压器DV37是ESD器件,具有防静电作用。[0035]如图6所示,第五电阻器R84的一端接地,第五电阻器R84的另一端和第二 VGA端口的第5引脚连接,第二 VGA端口的第5引脚还与第一三极管Q17的基极连接,第一三极管Q17的发射极接地,第一三极管Q17的集电极通过第一电阻器R275连接第一电源。第二 VGA端口的第5引脚还与第二三极管Q18的基极连接,第二三极管Q18的发射极接地,第二三极管Q18的集电极通过第二电阻器R106连接第一电源。
[0036]在一个实施方式中,如图6所示,本实施例提供的多路VGA端口下的升级电路还包括第三电阻器RV79和第四电阻器RV82。
[0037]则上述的第二 VGA端口的第5引脚还与第二三极管Q18的基极连接,具体为--第二 VGA端口的第5引脚通过第三电阻器RV79与第二三极管Q18的基极连接;即第三电阻器RV79串联在第二 VGA端口的第5引脚和第二三极管Q18的基极之间。
[0038]则上述的第二 VGA端口的第5引脚还与第一三极管Q17的基极连接,具体为--第
二VGA端口的第5引脚通过第四电阻器RV82与第一三极管Q17的基极连接;即第四电阻器RV82串联在第二 VGA端口的第5引脚和第一三极管Q17的基极之间。
[0039]在另一个实施方式中,如图7所示,本实施例提供的多路VGA端口下的升级电路还包括第二十电阻器RV83。
[0040]则上述的第二 VGA端口的第5引脚还与第二三极管Q18的基极连接,具体为:第二VGA端口的第5引脚通过第二十电阻器RV83与第二三极管Q18的基极连接。
[0041 ] 则上述的第二 VGA端口的第5引脚还与第一三极管Q17的基极连接,具体为:第二VGA端口的第5引脚通过第二十电阻器RV83与第一三极管Q17的基极连接。
[0042]即第一三极管Q17的基极和第二三极管Q18的基极连接,第二十电阻器RV83串联在第二 VGA端口的第5引脚和第一三极管Q17的基极之间。
[0043]如图5所示,切换开关U20的第一使能脚(例如,如图5所示的A引脚)连接第一三极管Q17的集电极,切换开关U20的第二使能脚(例如,如图5所示的B引脚)连接第二三极管Q18的集电极,切换开关U20的第一数据输出端(例如,如图5所示的X引脚)和待升级的主芯片的数据信号端SDA连接,切换开关U20的第二数据输出端(例如,如图5所示的Y引脚)和待升级的主芯片的时钟信号端SCL连接。
[0044]在一个实施方式中,如图5所示,本实施例提供的多路VGA端口下的升级电路还包括第六电阻器R291和第七电阻器R292 ;
[0045]则上述的切换开关U20的第一使能脚连接第一三极管Q17的集电极,具体为:切换开关U20的第一使能脚通过第六电阻器R291连接第一三极管Q17的集电极;
[0046]则上述的切换开关U20的第二使能脚连接第二三极管Q18的集电极,具体为:切换开关U20的第二使能脚通过第七电阻器R292连接第二三极管Q18的集电极。
[0047]在另一个实施方式中,本实施例提供的多路VGA端口下的升级电路还进一步包括第三VGA端口电路。如图4所示,第三VGA端口电路包括第三VGA端口、第十六电阻器RV69、第十七电阻器RV71、第十八电阻器RV68、第十九电阻器RV70、第六稳压器DV66和第七稳压器DV67。其中,第三VGA端口的第12引脚和第十六电阻器RV69的一端连接,第十六电阻器RV69的另一端和切换开关U20的第五数据输入端(例如,如图5所示的IX引脚)连接,第十六电阻器RV69的另一端还通过第十八电阻器RV68连接第二电源;第三VGA端口的第15引脚和第十七电阻器RV71的一端连接,第十七电阻器RV71的另一端和切换开关U20的第六数据输入端(例如,如图5所示的IY引脚)连接,第十七电阻器RV71的另一端还通过第十九电阻器RV70连接第二电源;第六稳压器DV66的阳极接地,第六稳压器DV66的阴极和第三VGA端口的第12引脚连接;第七稳压器DV67的阳极接地,第七稳压器DV67的阴极和第三VGA端口的第15引脚连接;第三VGA端口的第5引脚、第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
[0048]上述第六稳压器DV66和第七稳压器DV67是ESD器件,具有防静电作用。
[0049]优选的,切换开关U20为双四选一数据选择器,例如可以采用型号为74LS153的芯片。
[0050]下面仅以板卡的主芯片需要三路VGA端口输入为例,对本实用新型提供的多路VGA端口下的升级电路的工作原理进行详细描述:
[0051]板卡的主芯片具有三路VGA端口输入,且通过控制切换开关U20的第一使能脚MUX_ASffl和第二使能脚MUX_ASW2,来选择任一路VGA端与主芯片通信。当主芯片的系统死机需要升级时,系统无法控制切换开关U20的使能脚,所以无法选择到底通过哪个VGA端子进行升级,此时可以通过外部升级工具(提供一个高电平5V)接入第二 VGA端口,把第二 VGA端口的第5引脚的电平拉高,用来控制第一三极管Q17、第二三极管Q18导通,从而把切换开关U20的第一使能脚MUX_ASW1和第二使能脚MUX_ASW2的电平硬性拉低,这时切换开关U20会默认第二 VGA端口和主芯片通信,从而能够通过第二 VGA端口对主芯片进行升级。在正常使用时,第二 VGA端口的第5引脚通过电阻器R84拉低,不会影响第一三极管Q17、第二三极管Q18的关断和导通。
[0052]需要说明的是,上述实施例仅以板卡的主芯片需要两路和三路VGA端口输入为例进行描述,本实用新型提供的多路VGA端口下的升级电路同样适用于主芯片需要三路以上VGA端口输入的情况。
[0053]以上所述是本实用新型的优选实施方式,应当指出,对于本【技术领域】的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本实用新型的保护范围。
【权利要求】
1.一种多路VGA端口下的升级电路,其特征在于,包括第一 VGA端口电路、第二 VGA端口电路、切换开关U20、第一三极管Q17、第二三极管Q18、第一电阻器R275、第二电阻器R106和第五电阻器R84; 所述第一 VGA端口电路包括第一 VGA端口 ;所述第一 VGA端口的第12引脚连接所述切换开关U20的第一数据输入端,所述第一 VGA端口的第15引脚连接所述切换开关U20的第二数据输入端;所述第一 VGA端口的第5引脚接地; 所述第二 VGA端口电路包括第二 VGA端口 ;所述第二 VGA端口的第12引脚连接所述切换开关U20的第三数据输入端,所述第二 VGA端口的第15引脚连接所述切换开关U20的第四数据输入端; 所述第五电阻器R84的一端接地,所述第五电阻器R84的另一端和所述第二 VGA端口的第5弓丨脚连接,所述第二 VGA端口的第5引脚还与所述第一三极管Q17的基极连接,所述第一三极管Q17的发射极接地,所述第一三极管Q17的集电极通过所述第一电阻器R275连接第一电源; 所述第二 VGA端口的第5引脚还与所述第二三极管Q18的基极连接,所述第二三极管Q18的发射极接地,所述第二三极管Q18的集电极通过所述第二电阻器R106连接第一电源; 所述切换开关U20的第一使能脚连接所述第一三极管Q17的集电极,所述切换开关U20的第二使能脚连接所述第二三极管Q18的集电极,所述切换开关U20的第一数据输出端和待升级的主芯片的数据信号端SDA连接,所述切换开关U20的第二数据输出端和待升级的主芯片的时钟信号端SCL连接。
2.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述多路VGA端口下的升级电路还包括第三电阻器RV79和第四电阻器RV82 ; 则所述第二 VGA端口的第5引脚还与所述第二三极管Q18的基极连接,具体为:所述第二 VGA端口的第5引脚通过所述第三电阻器RV79与所述第二三极管Q18的基极连接; 则所述第二 VGA端口的第5引脚还与所述第一三极管Q17的基极连接,具体为:所述第二 VGA端口的第5引脚通过所述第四电阻器RV82与所述第一三极管Q17的基极连接。
3.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述多路VGA端口下的升级电路还包括第二十电阻器RV83 ; 则所述第二 VGA端口的第5引脚还与所述第二三极管Q18的基极连接,具体为:所述第二 VGA端口的第5引脚通过所述第二十电阻器RV83与所述第二三极管Q18的基极连接; 则所述第二 VGA端口的第5引脚还与所述第一三极管Q17的基极连接,具体为:所述第二 VGA端口的第5引脚通过所述第二十电阻器RV83与所述第一三极管Q17的基极连接。
4.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述多路VGA端口下的升级电路还包括第六电阻器R291和第七电阻器R292 ; 则所述切换开关U20的第一使能脚连接所述第一三极管Q17的集电极,具体为:所述切换开关U20的第一使能脚通过所述第六电阻器R291连接所述第一三极管Q17的集电极; 则所述切换开关U20的第二使能脚连接所述第二三极管Q18的集电极,具体为:所述切换开关U20的第二使能脚通过所述第七电阻器R292连接所述第二三极管Q18的集电极。
5.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述第一VGA端口电路还包括第八电阻器RV9和第九电阻器RVll ; 则所述第一 VGA端口的第12引脚连接所述切换开关U20的第一数据输入端,具体为:所述第一 VGA端口的第12引脚通过所述第八电阻器RV9连接所述切换开关U20的第一数据输入端; 则所述第一 VGA端口的第15引脚连接所述切换开关U20的第二数据输入端,具体为:所述第一 VGA端口的第15引脚通过所述第九电阻器RVll连接所述切换开关U20的第二数据输入端。
6.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述第二VGA端口电路还包括第十电阻器RV39、第十一电阻器RV41和第一稳压器DV38 ; 则所述第二 VGA端口的第12引脚连接所述切换开关U20的第三数据输入端,具体为:所述第二 VGA端口的第12引脚通过所述第十电阻器RV39连接所述切换开关U20的第三数据输入端; 则所述第二 VGA端口的第15引脚连接所述切换开关U20的第四数据输入端,具体为:所述第二 VGA端口的第15引脚通过所述第十一电阻器RV41连接所述切换开关U20的第四数据输入端; 所述第一稳压器DV38的阴极和所述第二 VGA端口的第5引脚连接,所述第一稳压器DV38的阳极接地。
7.如权利要求1至6任一项所述的多路VGA端口下的升级电路,其特征在于,所述第一VGA端口电路还包括第十二电阻器RV8、第十三电阻器RV10、第二稳压器DV6和第三稳压器DV7 ; 所述第十二电阻器RV8的一端和所述切换开关U20的第一数据输入端连接,所述第十二电阻器RV8的另一端连接第二电源; 所述第十三电阻器RVlO的一端和所述切换开关U20的第二数据输入端连接,所述第十三电阻器RVlO的另一端连接第二电源; 所述第二稳压器DV6的阳极接地,所述第二稳压器DV6的阴极和所述第一 VGA端口的第12引脚连接; 所述第三稳压器DV7的阳极接地,所述第三稳压器DV7的阴极和所述第一 VGA端口的第15引脚连接; 所述第一 VGA端口的第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
8.如权利要求1至6任一项所述的多路VGA端口下的升级电路,其特征在于,所述第二VGA端口电路还包括第十四电阻器RV38、第十五电阻器RV40、第四稳压器DV36和第五稳压器 DV37 ; 所述第十四电阻器RV38的一端和所述切换开关U20的第三数据输入端连接,所述第十四电阻器RV38的另一端连接第二电源; 所述第十五电阻器RV40的一端和所述切换开关U20的第四数据输入端连接,所述第十五电阻器RV40的另一端连接第二电源; 所述第四稳压器DV36的阳极接地,所述第四稳压器DV36的阴极和所述第二 VGA端口的第12引脚连接;所述第五稳压器DV37的阳极接地,所述第五稳压器DV37的阴极和所述第二 VGA端口的第15引脚连接; 所述第二 VGA端口的第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
9.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述多路VGA端口下的升级电路还包括第三VGA端口电路; 所述第三VGA端口电路包括第三VGA端口、第十六电阻器RV69、第十七电阻器RV71、第十八电阻器RV68、第十九电阻器RV70、第六稳压器DV66和第七稳压器DV67 ; 所述第三VGA端口的第12引脚和所述第十六电阻器RV69的一端连接,所述第十六电阻器RV69的另一端和所述切换开关U20的第五数据输入端连接,所述第十六电阻器RV69的另一端还通过所述第十八电阻器RV68连接第二电源; 所述第三VGA端口的第15引脚和所述第十七电阻器RV71的一端连接,所述第十七电阻器RV71的另一端和所述切换开关U20的第六数据输入端连接,所述第十七电阻器RV71的另一端还通过所述第十九电阻器RV70连接第二电源; 所述第六稳压器DV66的阳极接地,所述第六稳压器DV66的阴极和所述第三VGA端口的第12引脚连接; 所述第七稳压器DV6 7的阳极接地,所述第七稳压器DV67的阴极和所述第三VGA端口的第15引脚连接; 所述第三VGA端口的第5引脚、第6引脚、第7引脚、第8引脚、第10引脚、第16引脚和第17引脚接地。
10.如权利要求1所述的多路VGA端口下的升级电路,其特征在于,所述切换开关U20为双四选一数据选择器。
【文档编号】H04N5/44GK203574769SQ201320610258
【公开日】2014年4月30日 申请日期:2013年9月30日 优先权日:2013年9月30日
【发明者】侯勇, 杜杰平, 林治印 申请人:广州视源电子科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1