用于提供背景实时二阶输入拦截点校准的装置和方法与流程

文档序号:11278930阅读:299来源:国知局
用于提供背景实时二阶输入拦截点校准的装置和方法与流程

优先权

本申请要求在美国专利及商标局于2016年3月18日提交的美国临时专利申请号62/310,174和2016年5月17日提交的美国申请号15/156,986在35u.s.c.§119(e)下的优先权,其全部内容通过引用结合在此。

本公开总体上涉及用于提供二阶拦截点(iip2)校准的装置和方法,并且更具体地涉及用于提供背景实时iip2校准的装置和方法。



背景技术:

iip2校准是由于发射器与接收器之间的有限隔离而对蜂窝频分双工(fdd)系统的严格要求。由于在iip2校准期间同相路径(i路径)与正交相位路径(q路径)之间的强烈依赖性,频繁地进行穷举搜索从而找到最优数模转换器(dac)代码,所述最佳数模转换器代码同时使i路径与q路径二阶互调(im2)音调幅度最小化。穷举搜索会耗费时间。可替代地,可以进行迭代搜索。然而,由于iq路径依赖形,迭代搜索方法在少数迭代中遭遇收敛性问题。

初始的最优混频器dac代码可以在工厂校准期间预设。由于工艺和/或温度变化,实际的实时最优混频器dac代码可能偏离初始的预设混频器dac代码。



技术实现要素:

根据一个实施例,一种装置包括:第一低通滤波器(lpf),包括与同相混频器(i混频器)的输出端连接的输入端、以及输出端;第二lpf,包括与正交相位混频器(q混频器)的输出端连接的输入端、以及输出端;第一模数转换器(adc),包括与所述第一lpf的输出端连接的第一输入端、以及输出端;第二adc,包括与所述第二lpf的输出端连接的第一输入端、以及输出端;第一接收器(rx)数据捕捉缓冲器,包括与所述第一adc的输出端连接的输入端、以及输出端;第二rx数据捕捉缓冲器,包括与所述第二adc的输出端连接的输入端、以及输出端;直流(dc)去除单元,包括与所述第一rx数据捕捉缓冲器的输出端连接的第一输入端、与所述第二rx数据捕捉缓冲器的输出端连接的第二输入端、第一输出端、和第二输出端;自适应调谐模块,包括与所述dc去除单元的第一输出端连接的第一输入端、与所述dc去除单元的第二输出端连接的第二输入端、第三输入端、用于接收所述i混频器和所述q混频器中的每一个的预定步长的第四输入端、与所述i混频器的第二输入端连接的第一输出端、以及与所述q混频器的第二输入端连接的第二输出端;发射器(tx)数据捕捉缓冲器,包括输入端、和输出端;以及基准发生器,包括与所述tx数据捕捉缓冲器的输出端连接的输入端、以及与所述自适应调谐模块的第三输入端连接的输出端。

根据一个实施例,一种装置包括:第一lpf,包括与同相混频器(i混频器)的输出端连接的输入端、以及输出端;第二lpf,包括与正交相位混频器(q混频器)的输出端连接的输入端、以及输出端;第一adc,包括与所述第一lpf的输出端连接的第一输入端、以及输出端;第二adc,包括与所述第二lpf的输出端连接的第一输入端、以及输出端;第一rx数据捕捉缓冲器,包括与所述第一adc的输出端连接的输入端、以及输出端;第二rx数据捕捉缓冲器,包括与所述第二adc的输出端连接的输入端、以及输出端;自适应调谐模块,包括与所述第一rx数据捕捉缓冲器的输出端连接的第一输入端、与所述第二rx数据捕捉缓冲器的输出端连接的第二输入端、第三输入端、用于接收所述i混频器和所述q混频器中的每一个的预定步长的第四输入端、与所述i混频器的第二输入端连接的第一输出端、以及与所述q混频器的第二输入端连接的第二输出端;发射器(tx)数据捕捉缓冲器,包括输入端、和输出端;基准发生器,包括与所述tx数据捕捉缓冲器的输出端连接的输入端、以及输出端;以及dc去除单元,包括与所述基准发生器的输出端连接的输入端、以及与所述自适应调谐模块的第三输入端连接的输出端。

根据一个实施例,一种方法包括:由第一lpf对同相混频器(i混频器)的输出进行过滤;由第二lpf对正交相位混频器(q混频器)的输出进行过滤;由第一adc对所述第一lpf的输出进行转换;由第二adc对所述第二lpf的输出进行转换;由第一rx捕捉数据缓冲器对所述第一adc的输出进行缓冲;由第二rx捕捉数据缓冲器对所述第二adc的输出进行缓冲;由tx捕捉数据缓冲器对发射器信号进行缓冲;由基准发生器从所述tx数据捕捉缓冲器的输出生成基准信号;由dc去除单元从所述第一rx数据捕捉缓冲器的输出和所述第二rx数据捕捉缓冲器的输出去除dc;以及由自适应调谐模块,根据所述dc去除单元的第一和第二输出、所述基准信号、以及所述i混频器数模转换器(dac)代码与所述q混频器dac代码中的每一个的预定步长,自适应地调谐i混频器dac代码和q混频器dac代码。

根据一个实施例,一种方法包括:由第一lpf对同相混频器(i混频器)的输出进行过滤;由第二lpf对正交相位混频器(q混频器)的输出进行过滤;由第一adc对所述第一lpf的输出进行转换;由第二adc对所述第二lpf的输出进行转换;由第一rx数据捕捉缓冲器对所述第一adc的输出进行缓冲;由第二rx数据捕捉缓冲器对所述第二adc的输出进行缓冲;由自适应调谐模块根据所述第一rx数据捕捉缓冲器的输出、所述第二rx数据捕捉缓冲器的输出、dc去除单元的输出、以及所述i混频器与所述q混频器中的每一个的预定步长自适应地调谐i混频器dac代码和q混频器dac代码;由tx数据捕捉缓冲器对发射器信号进行缓冲;由基准发生器生成基准信号;以及由所述dc去除单元从所述基准信号去除dc。

附图说明

从结合附图进行的以下详细说明中,本公开的某些实施例的上述以及其他方面、特征和优点将变得显然,其中:

图1是根据本公开的实施例的基于所捕捉数据的离散傅里叶变换(dft)的实部的幅度的im2音调幅度、i混频器dac代码、和q混频器dac代码的三维(3d)图形;

图2是根据本公开的实施例的基于所捕捉数据的dft的虚部的幅度的im2音调幅度、i混频器dac代码、和q混频器dac代码的3d图形;

图3是根据本公开的实施例的用于确定最优i混频器dac代码和最优q混频器dac代码的图形;

图4是根据本公开的实施例的用于提供背景实时iip2校准的装置的框图;

图5是根据本公开的实施例的用于提供背景实时iip2校准的装置的框图;

图6是根据本公开的实施例的图4和图5的自适应调谐模块的框图;

图7是根据本公开的实施例的图4和图5的自适应调谐模块的框图;以及

图8是根据本公开的实施例的确定背景实时iip2校准的方法的流程图。

具体实施方式

下面参照附图详细地说明本公开的实施例。应当注意的是,相同的元件将用相同的附图标记指代,虽然他们在不同附图中示出。在以下描述中,提供特定细节比如详细配置和组件仅用来帮助对本公开的实施例的总体理解。因此,本领域的技术人员应当显然的是,可以做出在此所描述的实施例的各种改变和修改,而不背离本公开的范围和精神。另外,为了清楚和简洁,省略了对熟知的功能和构造的描述。下文所描述的术语是考虑到本公开中的功能而定义的,并且可以根据用户、用户意图、或习惯而不同。因此,应该基于整个说明书的内容来确定这些术语的定义。

本公开可以具有各种修改和各种实施例,其中在下文参照附图详细地描述了实施例。然而,应该理解的是,本公开并不局限于这些实施例,而包括在本公开的精神和范围内的所有更改、等效、和替代。

虽然包括序号(比如第一、第二等)的术语可以用于描述各种元件,但是结构元件并不受这些术语的限制。这些术语仅用于区别一个元件与另一个元件。例如,在不背离本公开范围的情况下,第一结构元件可以称为第二结构元件。类似地,第二结构元件还可以称为第一结构元件。如在此所使用的,术语“和/或”包括一个或多个相关联项的任何及所有组合。

在此所使用的术语仅用来描述本公开的各实施例但并不意图限于本公开。单数形式旨在包括复数形式,除非上下文另外清楚地表明。在本公开中,应理解的是,术语“包括”或“具有”指示特征、数字、步骤、操作、结构元件、零件、或其组合的存在,并且不排除一种或多种其他特征、数字、步骤、操作、结构元件、零件、或其组合的存在或增加的可能性。

除非不同地定义,在此所使用的所有术语具有与本公开所属领域的技术人员所理解的意思一样的意思。如同通常使用的词典中定义的那些的术语将被解释为具有与相关技术领域中的上下文意义具有相同的意义,并且将不被解释为具有理想或过于形式的意义,除非在本公开中清楚地定义。

根据一个实施例,本装置和方法提供基于双音调(twotone)测试的iip2校准来设置最优混频器dac代码(code)。

根据一个实施例,本装置和方法提供自适应搜索,所述自适应搜索在上电模式下基于背景实时二阶互调失真(imd2)调制信号实时地定位最优iip2dac代码。

根据一个实施例,本装置和方法针对i路径和q路径两者分析imd2信号的格式,并处理i路径与q路径之间在imd2分量上的相关性。本自适应搜索装置和方法提供了对imd2项的系数的估计,其不管i路径与q路径之间的相关性示出收敛性。

根据一个实施例,本装置和方法可以接收向量或样本形式的输入数据。此外,本装置和方法提供或者发射器侧或者接收器侧的直流(dc)去除。

根据一个实施例,由于混频器的二阶非线性效应,i路径、q路径中的imd2分量可以分别如方程(1)和(2)表示如下:

y2i(t)=a2i(m,n)g2a2(t)=a2i(m,n)×g2×ref(t)(1)

y2q(t)=a2q(m,n)g2a2(t)=a2q(m,n)×g2×ref(t)(2)

其中,a2i(m,n)是i路径的二阶项的系数,m是i混频器dac代码,n是q混频器dac代码,a2q(m,n)是q路径的二阶项的系数,g是从发射天线到接收器混频器的输出端的路径增益,其包括双工器隔离、射频(rf)路径损失和增益,并且ref(t)是发射信号的平方包络。

i路径与q路径之间在imd2分量上存在强依赖性,即,当q-dac代码改变时最优i-dac代码变化,并且反之亦然。因此,i路径中的二阶非线性项的系数可以表示为a2i(m,n)而不是a2i(m)。另外,q路径中的二阶非线性项的系数可以表示为a2q(m,n)而不是a2i(n)。

图1是根据本公开的实施例的基于所捕捉数据的dft的实部的幅度的im2音调幅度、i混频器dac代码、和q混频器dac代码的3d绘图,其中,z轴代表im2音调幅度,x轴代表i混频器dac代码,并且y轴代表q混频器dac代码。

图2是根据本公开的实施例的基于用于生成图1的所捕捉数据的dft的虚部的幅度的im2音调幅度、i混频器dac代码、和q混频器dac代码的3d绘图,其中,z轴代表im2音调幅度,x轴代表i混频器dac代码,并且y轴代表q混频器dac代码。根据图1和图2,im2音调幅度与i、qdac代码空间之间存在线性关系。

基于一种或多种平面拟合技术,图1和图2中所展示的翼状表面接近3d平面。因此,两个平面(或翼)相交处的点(或谷点)的集合对应于图1和图2中的翼的最小im2音调幅度,其中,图1和图2中的每一个的谷点形成直线。可以通过这些谷点所形成的两条线段的交点来确定最优i混频器dac代码和最优q混频器dac代码。

图3是根据本公开的实施例的用于确定最优i混频器dac代码和最优q混频器dac代码的图形。

参照图3,绘出了图1和图2的i混频器dac代码和q混频器dac代码,其中,直线a表示图1中的谷点,并且直线b表示图2中的谷点。在iqdac代码平面中,a2i(m,n)的符号域被直线a划分(例如,在直线a的左侧,a2i(m,n)为正,并且在直线a的右侧,a2i(m,n)为负)并且a2q(m,n)的符号域被直线b划分(例如,在直线b下方,a2q(m,n)为正,并且在直线b上方,a2q(m,n)为负)。由于i路径与q路径之间的依赖性,直线b不是严格水平的,并且直线a不是严格竖直的。iq平面可以被分成由直线a和直线b分割的四个区域,如图3中所展示的。每个区域中a2i(m,n)和a2q(m,n)的符号如图3中所标记的。然而,本公开不限于此,并且可以针对这些区域使用其他符号。

根据一个实施例,本装置和方法实现以下搜索规则。如果a2i(m,n)>0,m递增第一预定量(例如,步长或更新步长),否则,m递减第二预定量。如果a2q(m,n)>0,n递增第三预定量,否则,n递减第四预定量。第一、第二、第三、和第四预定量可以彼此相等或者可以与一个或多个彼此不同。根据这些搜索规则,总是可以确定最优点p,不管最初起始点p0在图3中位于哪里。

例如,起始点p0在区域2中,其中,a2i(m,n)>0且a2q(m,n)>0。因此,当所讨论的点在区域2中时,m和n每个递增。假设第一预定步长和第三预定步长对于m和n都是相同的,则在一定的迭代k,搜索点移动至点p1(该点位于直线a上,这是a2i(m,n)等于零的情况)。从p1向前,a2i(m,n)在零附近振荡,同时a2q(m,n)仍然大于0,这导致最优点p。只要从接收的数据和基准数据存在a2i(m,n)和a2q(m,n)两者的估计,可以更新m和n。

基于iq依赖性信息,可以优化向点p的收敛速度,即,可以使用分别如下述方程(3)、(4)、和(5)中所表示的i路径和q路径的以下δi和δq来优化更新步长:

其中,是当前迭代时的估计值,μ是预定正数,并且θ0是图3中直线b的斜率,该斜率是从预设校准(例如,工厂校准)获得的。相应地,a2i(m,n)和a2q(m,n)的更新方向总是从当前位置指向最优点p。如果关于θ0值的信息不可用,则可以将θ0设置为零。

根据一个实施例,从基准样本和接收器样本的向量估计a2i(m,n)和a2q(m,n)。可以在如下方程(6)中表示信号模型,其中,n是数据向量的长度(或数据捕捉缓冲器的长度)。

如果y=(y(1),y(2),…,y(n))t,rx=(rx(1),rx(2),…,rx(n))t,ref=(ref(1),ref(2),…,ref(n))t,noise=(noise(1),noise(2),…,noise(n))t,且dc=dc×1,其中,1=(1,1,…,1)t是长度n的向量,其中,该向量中的全部元素都为1,则上述方程(6)可以如下重新写为方程(7)的向量形式:

y=rx+a(m,n)×ref+noise+dc×1(7)

基于所捕捉的数据向量y和ref,可以使用均方误差(mse)准则来确定imd2项的系数以及dc电平的估计,使得下述方程(8)可以被最小化:

其中,||v||2=vtv,且v是n×1的实向量。从上述方程(8),可以获得如下方程(9):

其中,并且分别是所接收样本与基准样本的平均值。

的估计是两个向量之间的互相关(具有从这些向量之一,但不一定从两个向量的dc去除),其由dc去除的基准样本规格化。可以对或者发送的样本或者接收的样本进行dc移除。另外,可以通过互相关来确定的符号。

图4是根据本公开的实施例的用于提供背景实时iip2校准的装置400的框图。

参照图4,装置400包括i混频器401、q混频器403、第一低通滤波器(lpf)405、第二lpf407、第一模数转换器(adc)409、第二adc411、第一接收器(rx)数据捕捉缓冲器413、第二rx数据捕捉缓冲器415、dc去除单元417、自适应调谐模块419、发射器(tx)数据捕捉缓冲器421、和基准发生器423。

i混频器401包括第一输入端、用于从自适应调谐模块419接收i混频器dac代码设置的第二输入端、以及输出端。

q混频器403包括与i混频器401的输入端连接的第一输入端、用于从自适应调谐模块419接收q混频器dac代码设置的第二输入端、以及输出端。

第一lpf405包括与i混频器401的输出端连接的输入端、以及输出端。

第二lpf407包括与q混频器403的输出端连接的输入端、以及输出端。

第一adc409包括与第一lpf405的输出端连接的输入端、以及输出端。

第二adc411包括与第二lpf407的输出端连接的输入端、以及输出端。

第一rx数据捕捉缓冲器413包括与第一adc409的输出端连接的输入端、以及输出端。

第二rx数据捕捉缓冲器415包括与第二adc411的输出端连接的输入端、以及输出端。

dc去除单元417包括与第一rx数据捕捉缓冲器413的输出端连接的第一输入端、与第二rx数据捕捉缓冲器415的输出端连接的第二输入端、第一输出端、和第二输出端。

自适应调谐模块419包括与dc去除单元417的第一输出端连接的第一输入端、与dc去除单元417的第二输出端连接的第二输入端、来自基准发生器423的第三输入端、用于接收i混频器401和q混频器403中的每一个的预定步长的第四输入端、与i混频器401的第二输入端连接的第一输出端、以及与q混频器403的第二输入端连接的第二输出端。根据图3中所指示的四个区域,i混频器401与q混频器403的步长可以相同或者可以与其他步长中的至少一个不同。

tx数据捕捉缓冲器421包括输入端、和输出端。

基准发生器423包括与tx数据捕捉缓冲器421的输出端连接的输入端、以及与自适应调谐模块419的第三输入端连接的输出端。

图5是根据本公开的实施例的用于提供背景实时iip2校准的装置500的框图,其中,dc去除单元523在发射器侧,而不是如图4中所示在接收器侧。

参照图5,装置500包括i混频器501、q混频器503、第一低通滤波器(lpf)505、第二lpf507、第一模数转换器(adc)509、第二adc511、第一接收器(rx)数据捕捉缓冲器513、第二rx数据捕捉缓冲器515、自适应调谐模块517、发射器(tx)数据捕捉缓冲器519、基准发生器521、和dc去除单元523。

i混频器501包括第一输入端、用于从自适应调谐模块517接收i混频器dac代码设置的第二输入端、以及输出端。

q混频器503包括与i混频器501的输入端连接的第一输入端、用于从自适应调谐模块517接收q混频器dac代码设置的第二输入端、以及输出端。

第一lpf505包括与i混频器501的输出端连接的输入端、以及输出端。

第二lpf507包括与q混频器503的输出端连接的输入端、以及输出端。

第一adc509包括与第一lpf505的输出端连接的输入端、以及输出端。

第二adc511包括与第二lpf507的输出端连接的输入端、以及输出端。

第一rx数据捕捉缓冲器513包括与第一adc509的输出端连接的输入端、以及输出端。

第二rx数据捕捉缓冲器515包括与第二adc511的输出端连接的输入端、以及输出端。

自适应调谐模块517包括与第一rx数据捕捉缓冲器513的输出端连接的第一输入端、与第二rx数据捕捉缓冲器515的输出端连接的第二输入端、来自dc去除单元523的第三输入端、用于接收i混频器501和q混频器503中的每一个的预定步长的第四输入端、与i混频器501的第二输入端连接的第一输出端、以及与q混频器503的第二输入端连接的第二输出端。根据图3中所指示的四个区域,i混频器501与q混频器503的步长可以相同或者可以与其他步长中的至少一个不同。

tx数据捕捉缓冲器519包括输入端、和输出端。

基准发生器521包括与tx数据捕捉缓冲器519的输出端连接的输入端、以及输出端。

dc去除单元523包括与基准发生器521的输出端连接的输入端、以及与自适应调谐模块517的第三输入端连接的输出端。

图6是根据本公开的实施例的图4和图5的自适应调谐模块419、517的框图。

参照图6,自适应调谐模块419、517每个包括互相关单元601、自适应更新单元603、乘法器605、加法器607、累加器609、和舍入单元611。

互相关单元601包括用于接收i路径中的已去除dc的rx数据的第一输入端、用于接收q路径中的已去除dc的rx数据的第二输入端、用于接收tx基准信号的第三输入端、和输出端。

自适应更新单元603包括与互相关单元601的输出端连接的输入端、和输出端。在以下方程(10)-(15)中示出了自适应更新单元603所进行的计算:

stepx=cross_val_i×cos(θ0)-cross_val_q×sin(θ0)(10)

stepy=cross_val_i×sin(θ0)+cross_val_q×cos(θ0)(11)

dac_code_i=round(dac_code_acc_i)(14)

dac_code_q=round(dac_code_acc_q)(15)

其中,θ0是基于所捕捉的数据的离散傅里叶变换(dft)的虚部幅度的二阶互调(im2)音调幅度、i混频器数模转换器(dac)代码、和q混频器dac代码的绘图的谷点线的斜率(例如,图3中直线b的斜率),其中,cross_val_i是基准信号与所接收信号的实部之间的互相关,cross_val_q是基准信号与所接收信号的虚部之间的互相关,μ是预定数字;dac_code_acc_i是i混频器dac代码的累加,dac_code_acc_q是q混频器dac代码的累加,dac_code_i是dac_code_acc_i的舍入,并且dac_code_q是dac_code_acc_q的舍入,并且其中,舍入可以向上或向下。

乘法器605包括与自适应更新单元603的输出端连接的第一输入端、用于接收i混频器401、501与q混频器403、503中的每一个的预定步长的第二输入端、以及输出端。根据图3中所指示的四个区域,预定步长可以相同或者可以与其他步长中的至少一个不同。

加法器607包括与乘法器605的输出端连接的第一输入端、与累加器609的输出端连接的第二输入端、和输出端。

累加器609包括与加法器607的输出端连接的输入端、以及与加法器607的第二输入端和舍入单元611的输入端连接的输出端。

舍入单元611包括与累加器609的输出端连接的输入端、用于对i混频器401、501进行调谐的第一输出端、以及用于对q混频器403、503进行调谐的第二输出端。

根据一个实施例,在自适应调谐模块419、517中可以包括符号块以减少固定点计算负担,因为互相关单元601的输出的幅度可以被并入步长。

图7是根据本公开的实施例的图4和图5的自适应调谐模块419、517的框图。图7在样本的基础上而不是在向量的基础上处理输入。

参照图7,自适应调谐模块419、517每个包括第一乘法器701、自适应更新单元703、第二乘法器705、加法器707、累加器709、和舍入单元711。

第一乘法器701包括用于接收i路径中的rx数据的第一输入端、用于接收q路径中的rx数据的第二输入端、用于接收tx基准信号的第三输入端、和输出端。

自适应更新单元703包括与第一乘法器701的输出端连接的输入端、和输出端。

第二乘法器705包括与自适应更新单元703的输出端连接的第一输入端,用于接收i混频器401、501与q混频器403、503中的每一个的预定步长的第二输入端,以及输出端。根据图3中所指示的四个区域,预定步长可以相同或者可以与其他步长中的至少一个不同。

加法器707包括与第二乘法器705的输出端连接的第一输入端、与累加器709的输出端连接的第二输入端、和输出端。

累加器709包括与加法器707的输出端连接的输入端、以及与加法器707的第二输入端和舍入单元711的输入端连接的输出端。

舍入单元711包括与累加器709的输出端连接的输入端、用于对i混频器401、501进行调谐的第一输出端、以及用于对q混频器403、503进行调谐的第二输出端。

根据一个实施例,可以在样本基础上而不是在向量基础上处理输入。另外,图4和图5中的dc去除单元417、523可以在发射器侧,而不是在接收器侧。而且,dc去除单元417、523可以是具有在dc附近的阻带的陷波滤波器。

图8是根据本公开的实施例的确定背景实时iip2校准的方法的流程图。可以通过自适应搜索来确定背景实时iip2校准。自适应搜索使所发射的样本与所接收的样本之间的对准延迟,其中,在发射器与接收器都捕捉数据。基于所发射的样本生成基准样本,并且从所接收的信号去除dc值。进行基准信号与所接收的信号的实部与虚部之间的互相关,其中,基于互相关值的符号来更新i混频器dac代码与q混频器dac代码。基于幅度和iq依赖性信息针对每个i、q路径确定更新步长。本装置和方法确定所搜索的i混频器dac代码与q混频器dac代码中的每一个是否收敛。如果所搜索的i混频器dac代码与q混频器dac代码中的每一个收敛,则自适应搜索终止。否则,更新i混频器dac代码和q混频器dac代码,并捕捉额外数据。

参照图8,在801,基准发生器从发射器(tx)捕捉数据生成基准信号。

在803,互相关单元计算已去除dc的接收器(rx)捕捉数据与基准信号之间的互相关值。

在805,自适应调谐模块计算上述方程(10)中所表示的stepx。

在807,自适应调谐模块进一步计算上述方程(11)中所表示的stepy。

在809,自适应调谐模块进一步计算上述方程(12)中所表示的dac_code_acc_i。

在811,自适应调谐模块进一步计算上述方程(13)中所表示的dac_code_acc_q。

在813,自适应调谐模块进一步计算上述方程(14)中所表示的dac_code_i。

在815,自适应调谐模块进一步计算上述方程(15)中所表示的dac_code_q。

在817,本方法确定dac_code_i与dac_code_q中的每一个是否收敛。

在819,如果dac_code_i与dac_code_q中的每一个不收敛,则本方法更新dac_code_i和dac_code_q,标识下一次数据捕捉,并返回803。

在821,如果dac_code_i与dac_code_q中的每一个收敛,则本方法终止。

虽然在本公开的详细说明中描述了本公开的某些实施例,但是在不背离本公开的范围的情况下可以通过各种方式修改本公开。因而,本公开的范围将不仅仅基于所描述的实施例确定,而是基于所附权利要求书及其等效物。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1