准同步脉冲发生器的制作方法

文档序号:7563398阅读:445来源:国知局
专利名称:准同步脉冲发生器的制作方法
技术领域
本实用新型涉及数字通信中获得准同步脉冲信号的电路设计。
现有产生准同步脉冲的电路由微分电路、全波整流电路和波形处理电路顺序连接组成。将接收的串行数字信号送入微分电路进行微分处理,得到信号的脉冲边沿,然后将它送入全波整流电路进行全波整流,使之由原来的双极性信号变为单极性信号,最后将单极性信号作适当的整形和扩展,就可得到所需的准同步脉冲信号。
假设发射的数字信号序列如

图1(a)所示,(b)为其单极性矩形码波形,码元宽度为Ts,那么,这也是接收机解调输出电压的波形(如不考虑干扰及失真的影响),用eb(t)代表。如图2所示,让eb(t)通过一个微分电路,得到双极性的输出电压eo(t),如图1(c)所示。对eo(t)进行全波整流(这相当于进行取绝对值的运算),得到如图1(d)的波形,以ed(t)表示。最后对ed(t)进行适当的波形处理(例如进行整形、扩展等变换),可获得一种具有一定幅度和宽度的矩形脉冲,这对应于图1(e)中的波形,用eo(t)表示,也就是所需要的准同步脉冲。由图可知,准同步脉冲信号其实就是由串行数字信号的脉冲边沿转变而成的。
本实用新型的目的就是提供一种准同步脉冲发生器,简单而方便地检测出串行数字信号的脉冲边沿,从而产生准同步脉冲。
本实用新型的目的实现(参看图3)把输入信号分成两路,其中第一路经过一个延时电路,而第二路则不经过延时电路,使得第一路信号与第二路信号产生一定的滞后。然后,把这两路信号相异或,由于异或运算的特点(相同为0,相异为1),这样就可检测到输入信号的边沿,也就可以得到所需的准同步脉冲信号。该准同步脉冲信号的脉宽可通过调整延时电路的参数来加以调整。
图4是设接收信号为串行序列1010011110时,电路各点的波形图。e(in)为接收信号波形,e(delay)为经过延时电路后输出的信号波形,e(out)为输出的准同步脉冲信号波形。
由于采用上述电路方案,只用了一个延时和一个异或电路便可产生准同步脉冲,结构简单、实现容易、器件数量少。
具体实现电路参看图5。CC40106是六单元施密特触发器,它和RC积分电路组成延时电路,C660是四单元异或门电路。输入信号与CC40106的第1脚以及C660的第2脚相接,CC40106的第2脚和第3脚之间接入调整延时时间的RC积分电路,电阻R的一端与CC40106的第2脚相接,另一端与CC40106的第3脚以及接地电容C的非接地端相接,CC40106的第4脚接到C660的第1脚,输出的准同步脉冲信号由C660的第3脚引出。
输入信号e(in)送入CC40106的第1脚后,经过一级的施密特反相触发,由CC40106的第2脚输出到RC电路作延时处理,然后送回CC40106的第3脚再经过一级的施密特反相触发,由CC40106的第4脚输出一个与输入信号e(in)同相的延时信号e(delay),该延时信号送入C660的第1脚与送入C660第2脚的原输入信号e(in)进行异或运算,由C660的第3脚输出的异或运算结果e(out)就是所需的准同步脉冲信号。
权利要求一种准同步脉冲发生器,用于数字通信中,从串行数字信号中检测其脉冲边沿,从而产生出准同步脉冲,其特征是输入信号的一路接入施密特触发器输入端,施密特触发器的输出端接到RC积分电路的输入端(电阻R不与电容C相连的一端),RC积分电路的输出端(电阻R与电容C非接地端相连的一端)接到另一施密特触发器的输入端,该触发器的输出端再接到异或门的一个输入端;输入信号的另一路直接接到异或门的另一个输入端,由异或门的输出端引出准同步脉冲信号。
专利摘要一种用于数字通信中的简单有效的准同步脉冲发生器,是将输入信号接入由施密特触发器和RC积分电路组成的延时电路,经过该延时电路的延时处理后,再接入异或门电路的一个输入端,同时异或门电路的另一个输入端则直接与输入信号相接,异或门电路的输出信号就为所需的准同步脉冲信号。准同步脉冲信号的脉冲宽度由RC积分电路的元件参数决定。
文档编号H04L7/04GK2185959SQ9322048
公开日1994年12月21日 申请日期1993年8月4日 优先权日1993年8月4日
发明者罗锰镍, 潘志铭, 卢少平 申请人:罗锰镍, 潘志铭, 卢少平
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1