无线电通信装置的制作方法

文档序号:7577281阅读:260来源:国知局
专利名称:无线电通信装置的制作方法
技术领域
本发明涉及一种无线电通信装置,诸如用于补偿由于多路径衰落引起的失真和校正纠错的接收机和向接收机发送数据的发射机。
在无线电通信领域中,必须克服多路径衰落的问题,改善发送质量。已知均衡器可用于克服多路径衰落问题。为了改善发送质量,使用了一种方法,在这种方法中,由维特比译码器对纠错码尤其是卷积码进行译码,以便进行软判定。
传统的数据发射机包含补偿多路径衰落引起的失真的均衡器和以便在接收系统中进行纠错的维特比译码器,均衡器和维特比译码器独立工作。


图1是传统的均衡器和维特比译码器独立工作的数据发射机的结构。在发射机一侧,由卷积编码器2对发送数据1进行编码,由调制器3进行调制,并由发射天线4进行发射。在接收机一侧,把接收天线5接收到的接收信号传送给均衡器6,维特比译码器7对均衡器6的输出进行译码,获得译码数据8。均衡器6补偿线路中发生的多路径衰落引起的失真,把MLSE(最大似然序列估计器)或DFE(判定反馈均衡器)用作均衡器。尤其是,MLSE是一种已知的装置,即使在衰落强烈变化的移动无线电信道中,它可以基本上达到最佳的特性。
下面解释利用图2所示线路模型的MLSE型均衡器6的原理。
图2的线路模型2为具有(N+1)个波路径的多路径衰落模式。在这种线路模型中,发送信号100由延时单元101-0至101-N进行延时,并由中继衰落增加单元102-0至102-N进行衰落改变。然后,衰减器103-0至103-N对经过衰落改变的信号进行衰减,由复数加法器104把经衰减的结果相加,得到接收信号105。
延时单元101-0至101-N示出了各种长度的路径引起的延时,中继衰落增加单元102-0至102-N示出了单独提供给各路径的延时衰落。根据中继分布,由这些延时单元和中继衰落增加单元对发送信号100进行随机相位改变和电平改变。
衰减器103-0至103-N示出了单独提供给各路径的衰减量。在基带中,发射和接收信号包含正交分量和同相分量,它们分别是实部和虚部,被看成是复数,图2的每个部分都是复数。换句话说,在接收天线端最终组合成信号的模型还被用作为复数加法器104。
图3示出了这样一种情况,图2所示的线路模型被重写成接近数字滤滤器的模式。延时单元201-0至201-(N-1)对发送信号200进行延时,复数增益增加单元202-0至202-N对其增加复数增益,并由复数加法器203进行组合,获得接收信号204。复数增益增加单元202-0至202-N是组合中继衰落增加单元102-0至102-N的变化以及衰减器103-0至103-N的衰减的单元。
MLSE利用利用插入到数据的特定字来估计复数增益增加单元202-0至202-N。如果获得了复数增益增加单元202-至202-N,则可以再现这种线路模型。因此,在延时单元201-0至201-(N-1)存储的以前的发送数据200的状态时,用图3的滤波器可以产生一个复制信号,并通过维特比译码来估计发送序列。
然而,在MLSE中,有这样一种情况,即仅在某些程度上可以减小出错率。因此,纠错码与MLSE一起使用。每次输入传送数据1的一个位时,卷积编码器2根据以前几位的状态产生多个位。例如,如果编码速率为1/2,每次输入传送数据1的一个位时,就产生两个位。图4示出了这种状态。延时单元301-0至301-(N-1)对发送数据300进行延时,复数增益增加单元302-0至302-(N)对其增加复数增益,并由异或电路303获得对它的异或,产生发送信号304。由延时单元301-0至301-(N-1)积累以前的发送数据300,这就是在利用维特比译码进行译码时的状态。在卷积编码的情况下,不改变编码。而且,由于仅对一位进行计算,所以复数增益增加单元302-0至302-N仅获得值0,1,j,1+j之一。在这种情况下,由于事先示出了图4的编码器的结构,所以在接收侧的维特比译码器7中,可以对数据进行维特比译码。
因此,在传统的数据发射机中,诸如MLSE等的均衡器补偿了多路径衰落的失真,由纠错码,如卷积编码、维特比译码等来校正未补偿的错误,从实现高质量的数据发送。
然而,在传统的数据发射机中,利用均衡器补偿线路失真和利用维特比译码器进行纠错都是单独进行的。因此,对各个序列的约束条件彼此是无关的。在维特比译码的路径之一中,存在这样一种情况,即根据线路情况,包括了不可能用作候选的路径。这降低了对出错率的改善。
本发明的一个目的在于提供一种无线电通信装置,其中同时进行用于除去多路径衰落引起的线路失真的均衡和减少出错率的纠错,以改善接收质量,即,同时进行均衡和纠错这二步,以减少回溯跟踪次数和存储量。
根据本发明,有一个估计的虚拟编码器,其中组合了线路模型和卷积编码器,进行维特比译码,上述目的可以由这样一种无线电通信装置来得到,这种无线电通信装置可以同时利用MLSE进行均衡和卷积码的维特比译码。因而,可以改善出错率特性。
图1是传统数据发射机的图解视图;图2是线路模型图;图3是滤波器的结构图,其中线路模型被重画成接近数字滤波器的形式;图4是编码器的结构图;图5是本发明第一实施例的数据发射机的图解视图;图6是本发明第一实施例的接收系统的UDMV的功能框图;图7是UMDV中提供的虚拟卷积译码器的功能框图;图8是本发明第二实施例的数据发射机的发射系统的功能框图;图9是本发明第二实施例的发射系统的卷积编码器的输入/输出图;图10是本发明第二实施例内提供的交织的时隙的视图;图11是本发明第三实施例的数据发射机的跳频的示意图;图12是本发明第四实施例的数据发射机的发射系统的功能框图;图13是本发明第四实施例的数据发射机的接收系统的功能框图;图14是本发明第四实施例的接收系统的选择逻辑表的结构图;图15是本发明第四实施例内提供的交织的时隙。
根据本发明第一实施例,提供一种无线电通信装置,它包含接收系统,在该系统中,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错。因而,可以改善出错率特性和减少回溯跟踪次数和存储量。较佳地,无线电通信装置包含这样一种解调器,它组合了均衡器和纠错器,同时补偿多路径衰落引起的失真和进行纠错。这可以改善接收质量。在这种情况下,解调器最好包含虚拟编码器,由数字滤波器假想构成从发射侧的编码器到接收系统的天线的多路径。因而,可以同时补偿多路径衰落引起的失真和进行纠错。而且,解调器最好包含设置把发射侧的编码器和线路失真组合成虚拟编码器的状态的部分,和向虚拟编码器传送候选信号,同时根据虚拟编码器输出的复制信号和接收信号之间的误差信号估计发送的数据序列的部分。因而,可以同时进行利用MLSE的均衡和对卷积码的维特比译码。
在第一实施例中,无线电通信装置较佳地还包含解调器,用于同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错;多个均衡器,用于均衡每个发送序列的接收数据;CRC(循环冗余码校验)装置,用于循环冗余码校验经均衡器译码的每个发送序列的解调数据;以及选择装置,用于当每个均衡器的解调数据与CRC结果有一误差时,选择解调器的解调数据。因而,可以使用确定没有出错的数据帧,并仅当所有数据帧都出错时使用解调器的结果。因此,可以改善数据帧的帧出错率特性。
本发明的第二实施例提供一种无线电通信装置,其中,把与对应于编码速率的倒数的深度交织的调制数据接收成保持发送侧的序列次序,相对对应于对发送数据进行编码时产生的多个发射序列的调制数据,同时补偿多路径衰落引起的失真的均衡和进行纠错,从而正确地解调交织的发送数据。
本发明的第三实施例提供一种无线电通信装置,其中,接收在发射的多个频率之间跳频的解调数据,相对于与跳频操作同步地从特定发射机取得的调制数据,同时补偿多路径衰落引起的失真的均衡和进行纠错。因而,即使在低速衰落时,也可以改善出错率特性。
根据本发明,可以提供这样一种无线电通信装置,在发射数据的发射侧,与对应编码速率的倒数的深度交织,以保持序列次序,并提供给接收侧的无线电通信装置。因而,即使在同时进行均衡和纠错的接收机中,也可以解调经交织的发送数据。
根据本发明,可以提供这样一种无线电通信装置,在发射数据的发射侧,在多个频率之间进行跳频,并提供给接收侧的无线电通信装置。因而,即使在低速衰落时,也可以全面发挥交织效果。
根据本发明,可以提供这样一种无线电通信装置,在发射调制数据的发射侧,把在对发送数据增加了CRC位之后,利用不可分的码进行编码的调制数据,发送给接收侧的无线电通信装置。因而,即使把增加了CRC位的单元设置成数据帧,也可以减少数据帧的帧出错率。
在本发明中,提供了一种基站装置,它包含接收系统,在该系统中,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错,以在小区内的移动台与基站之间进行数据发送。因而,可以改善基站的出错率特性。
在本发明中,提供了一种移动台装置,它包含接收系统,在该系统中,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错,以在小区内的基站与移动台之间进行数据发送。因而,可以改善移动台的出错率特性。
现在参照附图具体描述本发明实施例。
(第一实施例)图5是本发明第一实施例的数据发射机的图解视图。
根据本实施例的卷积编码器501对发送数据500进行编码,并由调制器502进行调制,并由发射天线503发射。在接收系统中,把接收天线504接收到的接收信号通过检测器输入到UDMV(具有MLSE和维特比译码器的组合译码器)505。然后,与维特比编码进行的纠错一起同时对多路径衰落引起的失真进行补偿,从而获得解调数据506。UDMV505组合了MLSE和维特比译码器的解调器。
图6示出了UDMV505的功能框图。虚拟卷积编码器511为数字滤波器,它被构成具有这样一种状态,即在这种状态,组合了发射系统的卷积编码器501和线路失真。卷积编码器511将在下面作具体描述。信道估计部分512估计复数增益系数,以利用插入到接收信号中的特定字来产生发射波传播路径,并把估计的系数设置到卷积编码器511。状态估计部分513把对应于发送信号位数的候选信号通过调制器514输入到卷积编码器511,以与发射系统一样增加相同的调制。此外,状态估计部分513从加法器515取得表示虚拟卷积编码器511的复制信号与实际接收信号之间的误差的误差信号,并选择一条路径连接到误差小的候选信号上。然后状态估计部分513把连接到所选路径上的数据行作为解调数据输出。
图7示出了编码速率为1/2和使用了QPSK调制时虚拟卷积编码器511的结构。如图所示的虚拟卷积编码器511包含具有串连连接的(M+N)个延时单元401-0至401-(M+N-1)的一行延时单元、对应于多条线路的波的(N+1)个复数增益块、对应于各复数增益块设置的复数异或电路403-0至403-N、把每个复数异或电路403-0至403-N的输出乘以补偿线路失真的增益的复数增益电路404-0至404-N,以及相加各复数增益电路404-0至404-N的输出的复数加法器405。
复数增益块分别包含复数增益增加单元(402-0-0至402-0-M),(402-1-0至402-1-M),…(402-N-0至402-N-M)。复数增益增加单元的数量对应于卷积编码器501的约束长度。
延时单元行内的延时单元401-0至401-(M-1)的延时数据依次并行输入到复数增益增加单元402-0至402-0-M,依次形成最高级的复数增益块。复数异或单元403-0计算这些复增益增加单元402-0-0至402-0-M的输出的复数异或。
即,在虚拟卷积编码器511中,把延时单元401-0至401-(M-1)、复数增益增加单元402-0-0至402-0-M和复数异或单元403-0形成为具有与图4所示的卷积编码器的情况相同的滤波器结构。在发射系统的卷积编码器501的情况下,事先固定了约束长度和复数增益。因此,可以确定每一复数增益块的延时量、每个复数增益增加单元402-0-0至402-0-M的复数增益(c)。
在虚拟卷积编码器511中,根据从最高级的块至最低级的块以一个块为单元把输入到每个复数增益块的延时数据组移动一个延时。把由于延时单元401-0至401-N引起的每个延时看作对应于波数量(N+1)的每个传播路径的延时。因而,把延时单元401-0至401-N、复数增益增加单元404-0至404-N和复数加法器405形成为具有与数字滤波器的情况相同的滤波器结构,以如图3所示补偿线路失真。在UDMV505中,信道估计部分512根据特定字估计滤波器系数,以根据每条当前传播路径的状态补偿失真。然后,确定虚拟卷积编码器511的每个复数增益增加单元404-0至404-N的复数增益(p)。
下面解释上述结构的数据发射器的工作情况。
首先,在发射系统中,卷积编码器501对发送数据500进行纠错和编码。因此,每次输入一位发送数据500,卷积编码器501就产生一个几位的序列。由调制器502对该序列进行调制,由发射天线503发射该结果。在接收系统,接收天线504接收加入了线路失真的信号。UDMV505解调接收到的信号,获得经解调的数据506。
下面解释UDMV505的工作情况。
UDMV505等待发射侧的卷积编码器501和线路失真组合的状态,并同时利用MLSE进行均衡和利用维特比译码进行纠错。
在UDMV505中,把状态估计部分513提供的候选信号通过解调器514输入到延时单元行的第一级延时单元401-0,作为发送数据400。此后,延时单元401-0至401-(M+N-1)依次延时候选信号。另一方面,复数增益增加单元402-0-0至402-N-M分别把延时单元401-0至401-(M+N-1)的输出乘以复数增益(c)。此后,复数异或电路403-0至403-N获得每个实部与虚部的异或。复数增益增加单元402-0-0至402-N-M分别对应于复数增益增加单元302-0至302-M,并获得0,1和(j+1)之一。如果我们假设0与N之间的任意整数为X,0和M之间的任意整数为Y,则402-X-Y=302-Y。复数异或电路403-0至403-N对复数增益增加单元402-0-0至402-N-M的输出进行下面的计算。
403-0复数异或复数增益增加单元402-0-0至402-0-M的输出;403-1复数异或复数增益增加单元402-1-0至402-1-M的输出;
403-N复数异或复数增益增加单元402-N-0至402-N-M的输出。
复数增益增加单元404-0至404-N分别把复数异或电路403-0至403-N的输出乘以复数增益(p)。复数增益增加单元404-0至404-N分别对应于图3的复数增益增加单元202-0至202-N并随时间变化。
复数加法器405把所有复数增益增加单元202-0至202-N的输出相加,成为接收信号(复制信号)406。
根据上述实施例,在UDMV505的虚拟卷积编码器511中,利用延时单元401-0至401-(M+N-1)存储的发送数据400的序列可唯一地确定接收信号406。因此,如果在上述序列状态下进行维特比译码,则可以估计出发送数据400的序列。换句话说,可以同时进行均衡和纠错。这可以得到当有延时波时,约束长度变得更长的情况相同的效果。与单独进行均衡和纠错的情况相比,可以改善纠错能力。而且,可以减少回溯跟踪次数和存储量。
上述第一实施例示出了编码速率为1/2和使用了QPSK调制的情况。然而,即使在其它情况下,也可以构成虚拟编码器。
(第二实施例)图8示出了根据本发明第二实施例的发射系统的功能块的结构。接收系统的功能块由与第一实施例相似的UDMV构成。
帧形成部分611将用户数据形成帧。卷积编码器601对帧数据进行纠错编码,并产生数量对应于编码速率的发送序列。交织器612进行交织,以对已编码的序列重新排序,并进行控制,把数据分配到每个发送序列的时隙上。时隙形成部分613对经交织的发送序列分配时隙,并设置导频码元和发射功率控制位(TPC)。把发送序列插入到该时隙中,由调制器614进行调制,并通过发射放大器615由天线发射。
图9示出了卷积编码器601的设置情况。在这种情况下,编码速率为1/2,把纠错编码数据分成两个序列,即,发送序列(A)602和(B)603。在不同编码速率的情况下,序列数随编码速率的分母而增加。
下面解释上述结构的实施例的工作情况。
卷积编码器601对成帧发送数据600进行纠错编码,并把它分成两个序列,即发送序列(A)602和(B)603,以传送到交织器612。
在该实施例中,由于根据1/2的编码速率,序列数为2,所以对编码速率的倒数进行交织,即两个时隙。把发送序列(A)602分配到偶数时隙上,作为一次发送的第一个时隙,把发送序列(B)分配到奇数时隙上,作为一次发送的第二个时隙。当编码速率扩展到1/N时,根据编码速率的倒数,把一个发送序列分成第一至第N个时隙,把多个发送序列分别分配到不同的时隙上。此外,不同序列的数据不分配到一个时隙上。
图10示出了交织器612以随机形式交织时隙的特殊例子。参考号604为时隙#0的信号,605为时隙#1的信号,606为时隙#2的信号,607为时隙#3的信号。这些不同的发送序列A602和B603被分配到不同的时隙上,以在保持序列次序的同时,产生交织效果。
图10是把发送数据600设置成每6位一个数据帧的例子。假设Z为0至5。第一至第六位被表示作S(0,Z),下六位被表示作S(1,Z)…。还假设任意整数为X。产生到S(0,Z)的发送序列B603被表示成B(X,Z)。A(0,Z),A(1,Z),B(0,Z)和B(1,Z)分别分配到时隙#0(604)、#2(606),#1(605)和#3(607)上。在这种情况下,在时隙之间提供时间间隔,以减小衰落之间的相关性。
另一方面,在接收系统中,在接收到时隙#0(604)和#1(605)时,估计S(0,Z),在接收到时隙#2(606)和#3(607)时,估计S(1,Z)。因此,进行估计,调制数据。
根据上述实施例,接收系统包含UDMV,在该UDMV中,通过估计组合了发射系统和线路的卷积编码器的虚拟编码器,可以同时进行均衡和纠错。因此,简单地对编码序列进行重排不会引起交织。为了在保持序列次序的同时产生交织效果,把这些不同的发送序列分配到不同的时隙上。
因此,即使在使用了UDMV的情况下,也可以引入交织,可以改善纠错效果。
(第三实施例)本实施例示出了在多个频率之间,用与第二实施例的情况相似的交织器以随机形式交织的时隙进行跳频,以发射数据的情况。
图11示出了根据本实施例的跳频例子。该图示出了使用四种频率,四个用户进行数据发送的情况。参考号700为频率f1的信号,701为频率f2的信号,702为频率f3的信号,703为频率f4的信号。在这种情况下,f1至f4是彼此不同的频率。每个块表示一个时隙。
假设注意某一用户1。如图中的网线部分所示进行跳频。用户1利用频率f1,f2,f4,f3,f1,f3,f4,f3,f2对每个时隙进行数据发送。
根据上述实施例,当频率不同时衰落之间的相关性变小。即使在时隙之间不再设置时间时隔,也可以独立设置相邻时隙之间的衰落。因此,相对于低速衰落可以获得足够的交织效果。
(第四实施例)图12示出了根据第四实施例的数据发射器的发射系统的功能块结构,图13示出了接收系统的功率块结构。发射系统包含对发送数据形成帧的帧形成部分921、对帧数据增加校验位的CRC位增加单元922、不可分编码器923、交织器924、时隙部分925、调制器926、发射放大器927和天线928。
接收系统包含天线900、检测器901、存储器A902、存储器A903、均衡器A904、均衡器B905、UMDV906、CRC单元A907、CRC单元B908、选择确定单元909和选择器910。与第一实施例解释的UDMV505的情况类似,UDMV906组合了均衡器和纠错器。选择确定单元909获得CRC单元A907和B908的校验结果,并根据图14所示的表格向选择器910提供选择数据。
下面解释上述结构的数据发射机的工作情况。
在发射系统中,CRC位增加单元801向发送数据800增加CRC位。因而,可以校验出接收数据中是否存在错误。接着,不可分编码器802进行不可分编码,形成发送序列(A)803和发送序列(B)804。
如果获得了发送序列(A)803或发送序列(B)804之一,则不可分码是能对发送数据800进行译码的一种码。而且,如果获得了发送序列(A)803和(B)804这两个序列,则不可分码为能进行纠错的一种码。由于不可分编码器802的结构与卷积编码器的结构相同,所以接收系统的UDMV906的结构可以与第一实施例的情况相同。
然后,对这些不可分编码的发送序列(A)803和(B)804进行与第二实施例相同的交织,时隙部分925对交织序列进行分配时隙。
图15示出了经交织的时隙的具体例子。
在发送数据A(0,n)的发送过程中,把发送序列A的数据插入到时隙#0的信号805中,作为第一时隙,把发送序列B的数据插入到时隙#1的信号806中,作为第二时隙。
在发送数据S(1,n)的发送过程中,把发送序列A的数据插入到时隙#2的信号807中,作为第一时隙,把发送序列B的数据插入到时隙#3的信号808中,作为第二时隙。
在接收系统中,检测器901检测接收天线900接收到的信号,偶数时隙存储了存储器A902内的检测信号,奇数时隙存储了存储器B903中的检测信号。均衡器A904均衡存储在存储器A902内的信号,CRC单元A907校验在结果中是否存在错误。均衡器B905均衡存储在存储器B903内的信号,CRC单元B908校验结果中是否存在错误。而且,把存储在存储器A902的信号和存储在存储器B903中的信号都用UDMV906进行解调。
在选择确定单元909中,选择器901根据CRC单元的结果,利用图14的选择逻辑表,从均衡器A904、均衡器B905和UDMV中选择出最适合的输出。然后把选择出的输出用作接收数据911。
例如,当存储在存储器A902内的信号质量极好,并且存储在存储器B903内的信号质量极差时,CRC单元A907的结果为好,CRC单元B908的结果为不好。当存储在B903内的信号质量极差时,由于存储器B903的影响,UDMV906的输出中可能存在错误。在这种情况下,选择均衡器A904的输出作为合适的输出。
当CRC单元A907和B908的结果都不好时,希望UDMV906的质量通过纠错变成最好,选择UDMV906的输出。
当CRC单元A907和B908的结果都好时,由于均衡器A904和B905都有好的输出质量,所以可以任意选择均衡器A和B的输出。
根据上面解释的实施例,即使在一个发送序列的信号质量极差的情况下,也可以获得期望具有最好质量的调制数据,而不受质量差的信号的影向。当增加CRC位的单元用作数据帧时,可以减小尤其是数据帧的帧出错率。
每个实施例的数据发射器都可以应用于蜂窝系统。把对应于基站数据发射器中使用的编码器的UDMV安装到在小区内自由移动的移动台内。此外,把对应于移动台的数据发射器内使用的编码器的UDMV安装到基站上。在基站和移动台之间在上述数据发射机的发射和接收系统中可以进行相同的数据发送,可以改善发送质量。
上面的实施例解释了把帧数据分割时隙以发送数据的情况。然而,本发明并不限于上述具有编码、交织和跳频的情况。
如上所述,根据本发明,可以同时进行除去因多路径衰落引起的线路失真的均衡和减小出错率的纠错。因而,可以获得能改善接收质量的有用的优点。而且,由于均衡和纠错这两个步骤可以同时进行,所以可以获得减少回溯跟踪次数和存储器容量的有用的优点。
权利要求
1.一种包含接收系统的接收机,其特征在于,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错。
2.如权利要求1所述的接收机,其特征在于,接收系统包含组合了均衡器和纠错器的解调器,同时补偿多路径衰落引起的失真和进行纠错。
3.如权利要求2所述的接收机,其特征在于,解调器包含虚拟编码器,在该虚拟编码器中,用数字滤波器虚拟构成从发射侧的编码器到接收系统天线的多条路径。
4.如权利要求3所述的接收机,其特征在于,译码器包含设置发射侧的编码和线路失真组合到虚拟编码器中的状态的装置和把候选信号传送到虚拟编码器,同时根据虚拟编码器输出的复制信号与接收信号之间的误差信号估计发送数据序列的装置。
5.如权利要求1所述的接收机,其特征在于,还包含解调器,用于同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错;用于均衡每个发送序列的接收数据的多个均衡器;CRC(循环冗余码校验)装置,用于对每个发送序列循环冗余码校验由均衡器译码的解调数据;以及选择装置,用于当每个均衡器的解调数据与CRC结果有误差时,选择解调器的解调数据。
6.一种接收调制数据的接收机,调制数据以对应于编码速率的倒数的深度交织,同时保持发射侧的序列次序,其特征在于,对与编码发送数据时产生的多个发送序列对应的调制数据,同时进行补偿多路径衰落引起的失真和纠错。
7.一种接收调制数据的接收机,调制数据在发射的多个频率之间跳频,其特征在于,对从与跳频操作同步的特定发射机取得的调制数据同时进行补偿多路径衰落引起的失真和纠错。
8.一种发射发送数据的发射机,其特征在于,发送数据以对应于编码速率的倒数的深度交织,同时保持序列次序,该发送数据发送到如权利要求1至6之一的接收机。
9.一种发射发送数据的发射机,其特征在于,发送数据在多个频率之间进行跳频,并发送给权利要求1至6之一的接收机。
10.一种发射调制数据的发射机,其特征在于,在把CRC位加到发射数据之后,利用不可分码对调制数据进行编码,并把调制数据发射到权利要求1至6之一的接收机。
11.一种包含接收系统的基站装置,其特征在于,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错,以在小区内移动的移动台与基站之间进行数据发送。
12.一种包含接收系统的移动台装置,其特征在于,同时进行补偿多路径衰落引起的失真的均衡和对纠错编码的数据进行译码的纠错,以在小区内的基站与移动台之间进行数据发送。
全文摘要
把接收天线504接收到的信号通过检测器输入到UDMV505,并同时补偿多路径衰落引起的失真和利用维特比译码进行纠错,获得解调数据506。UDMV505包含解调器,它组合了MLSE和维特比译配器。因而,可以同时进行除去线路失真的均衡和减少出错率,改善接收质量。
文档编号H04L25/03GK1206271SQ98109278
公开日1999年1月27日 申请日期1998年5月20日 优先权日1997年5月20日
发明者上杉充, 加藤修 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1