能提高emccd转移效率的驱动电路的制作方法

文档序号:8447639阅读:274来源:国知局
能提高emccd转移效率的驱动电路的制作方法
【技术领域】
[0001]本发明发明涉及一种EMCCD驱动电路,尤其涉及一种能提高EMCCD转移效率的驱动电路。
【背景技术】
[0002]EMCXD和普通帧转移CXD的光敏区、存储区与水平寄存器的结构相同,其不同之处在于EMCCD的水平寄存器(也叫水平读出区)后面又连接了一段增益可控的倍增寄存器;存在的问题是:现有技术中,针对采用三相驱动脉冲实现电荷水平转移的EMCCD,分别采用两套电路来分别为电荷在水平寄存器和倍增寄存器中的转移动作提供控制脉冲,由于两套电路输出的脉冲相位存在一定偏差,对EMCCD的转移效率存在一定影响。

【发明内容】

[0003]针对【背景技术】中的问题,本发明提出了一种能提高EMCCD转移效率的驱动电路,包括EMCCD和驱动电路,所述EMCCD采用三相驱动脉冲实现电荷的水平转移;所述驱动电路分别通过第一电极、第二电极和第三电极向EMCCD的水平寄存器提供水平转移时序脉冲;同时,驱动电路还分别通过第四电极、第五电极、第六电极和第七电极向EMCCD的倍增寄存器提供水平转移时序脉冲和倍增时序电压;其中,第四电极的时序相位与第一电极的时序相位匹配;第六电极的时序相位与第二电极的时序相位匹配;第七电极的时序相位与第三电极的时序相位匹配;其创新在于:第四电极和第一电极的输入部并联在第一输入端上,第一输入端同时为第四电极和第一电极提供水平转移时序脉冲,以使第四电极和第一电极向EMCCD输出的信号的相位保持一致;第七电极和第三电极的输入部并联在第二输入端上,第二输入端同时为第七电极和第三电极提供水平转移时序脉冲,以使第七电极和第三电极向EMCCD输出的信号的相位保持一致。
[0004]采用本发明的方案后,第四电极和第一电极的相位一致性与第七电极和第三电极的相位一致性同时得到了提高,电荷在水平寄存器和倍增寄存器中的水平转移动作可以在相位一致性很高的条件下进行,这就解决了因相位偏差影响EMCCD转移效率的问题。
[0005]本发明的有益技术效果是:可有效提高EMCXD转移效率。
【附图说明】
[0006]图1、现有技术的电气原理示意图;
图2、本发明的电气原理示意图;
图中各个标记所对应的名称分别为:水平寄存器1、倍增寄存器2、光敏区3、存储区4、水平寄存器内的第一个像元Cl、水平寄存器内的第η个像元Cn、倍增寄存器内的第一个像元D1、倍增寄存器内的第η个像元Dn、第一电极H1、第二电极H2、第三电极H3、第四电极Φ 1、第五电极Odc、第六电极Φθπκ第七电极Φ3、第一输入端Α、第二输入端B。
【具体实施方式】
[0007]一种能提高EMC⑶转移效率的驱动电路,包括EMCXD和驱动电路,所述EMCXD采用三相驱动脉冲实现电荷的水平转移;所述驱动电路分别通过第一电极H1、第二电极H2和第三电极H3向EMCCD的水平寄存器I提供水平转移时序脉冲;同时,驱动电路还分别通过第四电极Φ 1、第五电极?dc、第六电极Oem和第七电极Φ3向EMCXD的倍增寄存器2提供水平转移时序脉冲和倍增时序电压;其中,第四电极Φ1的时序相位与第一电极Hl的时序相位匹配;第六电极Φθπι的时序相位与第二电极H2的时序相位匹配;第七电极Φ3的时序相位与第三电极(Η3)的时序相位匹配;
其创新在于:第四电极Φ1和第一电极Hl的输入部并联在第一输入端A上,第一输入端A同时为第四电极Φ I和第一电极Hl提供水平转移时序脉冲,以使第四电极Φ I和第一电极Hl向EMCCD输出的脉冲信号的相位保持一致;第七电极Φ3和第三电极Η3的输入部并联在第二输入端B上,第二输入端B同时为第七电极Φ 3和第三电极Η3提供水平转移时序脉冲,以使第七电极Φ 3和第三电极Η3向EMCCD输出的脉冲信号的相位保持一致。
【主权项】
1.一种能提高EMCXD转移效率的驱动电路,包括EMCXD和驱动电路,所述EMCXD采用三相驱动脉冲实现电荷的水平转移;所述驱动电路分别通过第一电极(H1)、第二电极(H2)和第三电极(H3)向EMCCD的水平寄存器(I)提供水平转移时序脉冲;同时,驱动电路还分别通过第四电极(Φl)、第五电极(Φdc)、第六电极(Φem)和第七电极(Φ3)向EMC⑶的倍增寄存器(2)提供水平转移时序脉冲和倍增时序电压;其中,第四电极(Φ I)的时序相位与第一电极(Hl)的时序相位匹配;第六电极(Φθπι)的时序相位与第二电极(Η2)的时序相位匹配;第七电极(Φ3)的时序相位与第三电极(Η3)的时序相位匹配; 其特征在于:第四电极(Φ I)和第一电极(Hl)的输入部并联在第一输入端(A)上,第一输入端(A)同时为第四电极(Φ I)和第一电极(Hl)提供水平转移时序脉冲,以使第四电极(Φ I)和第一电极(Hl)向EMCCD输出的信号的相位保持一致;第七电极(03)和第三电极(Η3)的输入部并联在第二输入端(B)上,第二输入端(B)同时为第七电极(Φ 3)和第三电极(Η3)提供水平转移时序脉冲,以使第七电极(Φ3)和第三电极(Η3)向EMCCD输出的信号的相位保持一致。
【专利摘要】一种能提高EMCCD转移效率的驱动电路,其创新在于:将第四电极和第一电极的输入部并联在第一输入端上,第一输入端同时为第四电极和第一电极提供水平转移时序脉冲,以使第四电极和第一电极向EMCCD输出的信号的相位保持一致;第七电极和第三电极的输入部并联在第二输入端上,第二输入端同时为第七电极和第三电极提供水平转移时序脉冲,以使第七电极和第三电极向EMCCD输出的信号的相位保持一致。本发明的有益技术效果是:可有效提高EMCCD转移效率。
【IPC分类】H04N5-372, H04N5-378
【公开号】CN104767945
【申请号】CN201510174292
【发明人】白雪平, 王小东, 汪朝敏, 郑渝, 熊平
【申请人】中国电子科技集团公司第四十四研究所
【公开日】2015年7月8日
【申请日】2015年4月14日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1