用于发射多个cdma信道的装置和方法_3

文档序号:9618527阅读:来源:国知局
a至620η的ROC 长码,从而PNR(rci= ΡΝΤ1,…,以及PNR()eN= ΡΝτν。对于增强反馈多路复用模式,选择器612 可以提供来自每个ΡΝ生成器610的长码作为用于多达4个CDMA信道处理器620的ROC长 码。通常,选择器612的操作依赖于选择的反馈多路复用模式以及前向CDMA信道到反向 CDMA信道的映射。
[0052] 每个CDMA信道处理器620用长码PNT1来对一个反向CDMA信道的数据信道、导频 信道、RRI信道和辅助导频信道执行处理。每个CDMA信道处理器620也用R0C长码PNRQC来 对一个前向CDMA信道的R0C信道执行处理。每个CDMA信道处理器620可以将它的R0C码 片提供给另一个CDMA信道处理器或者从其它CDMA信道处理器接收R0C码片。每个CDMA 信道处理器620提供一个反向CDMA信道的输出码片给一个关联的数字滤波器212。
[0053] 来自每个CDMA信道处理器620的输出码片被一个关联的数字滤波器212进行滤 波,并被一个关联的旋转器214进行数字上变频。加法器216累加来自所有N个旋转器214a 至214η的上变频后的采样以及直流偏移并提供复合采样。该直流偏移可以是一个可编程 值,其可被用来降低图2射频发射链路204中混频器224的L0馈通。校准可以被执行来确 定直流偏移的量,该直流偏移能最小化L0馈通的量。该直流偏移可以随后被提供给加法器 216〇
[0054] 图7显示了图6中CDMA信道处理器620a的一个设计方案。在CDMA信道处理器 620a中,处理器712对导频执行处理并提供导频码片,处理器714对辅助导频执行处理,乘 法器716用一个增益GAP来缩放处理器714的输出并提供辅助导频码片,处理器718对RRI 信道执行处理,乘法器720用一个增益GRRI来缩放处理器718的输出并提供RRI码片,处理 器722对L个数据信道执行处理,此处L彡1。乘法器724a至7241分别用增益GD1至G a来缩放用于L个数据信道的处理器722的输出并提供数据码片。加法器726累加来自处理 器712和乘法器716、720、724a至7241的码片。正交扩展器728用长码PNT1扩展来自加法 器726的码片并提供反向CDMA信道1的数据信道、导频信道、RRI信道和辅助导频信道的 码片。
[0055] 处理器732对ACK和DSC信道执行处理。乘法器734用一个增益G^/脱来缩放处 理器732的输出并提供ACK/DSC码片。处理器736对DRC信道执行处理。乘法器738用一 个增益GDRe来缩放处理器736的输出并提供DRC码片。正交扩展器740用长码PNRQei扩展 来自乘法器734和738的码片并提供前向CDMA信道1的R0C码片。选通单元742a至742η 分别接收前向CDMA信道1至Ν的ROC码片。对于每个选通单元742,如果它的前向CDMA信 道的R0C信道在反向CDMA信道1上被发送,则该选通单元742在一个适当的时间提供它的 R0C码片到加法器744。
[0056] 加法器744累加来自扩展器728以及选通单元742a至742η的码片。乘法器746 用一个增益Gi来缩放来自加法器744的码片并提供反向CDMA信道1的输出码片。增益G 1 由反向CDMA信道1的发射功率决定。增益GAP、GRRI、GD1至GG DRC决定在反向CDMA 信道1发送的不同的数据、导频以及开销信道的相关发射功率。
[0057] 图7显示了 CDMA信道处理器620a的一个示例设计方案。图6中每个CDMA信道处 理器620b至620η可以以与图7中CDMA信道处理器620a同样的方式实现。N个反向CDMA 信道的处理也可以以其它方式来实现。在另一个设计方案中,每个CDMA信道处理器对一个 反向CDMA信道的数据信道、导频信道、RRI信道和辅助导频信道执行处理,该CDMA信道处 理器可以包括图7中的单元712至728以及单元742至746。一个R0C处理器可以对所有 前向CDMA信道的R0C信道执行处理,并提供每个前向CDMA信道的R0C码片到一个合适的 CDMA信道处理器。
[0058] 用于N个反向CDMA信道的数字增益G N可以被设置来为每个CDMA信道获得 希望的发射功率。该N个反向CDMA信道可以有不同的发射功率,来支持不同的数据速率 和/或与不同的接入点进行通信。该增益匕至G池可以被设置来为所有N个CDMA信道获 得希望的总发射功率,也可以被用于自动增益控制(AGC)。在一个设计方案中,射频发射链 路204中的VGA 228的增益可以以粗步长改变,增益61至6,可以在一个特定范围内(例如 12dB)以细步长(例如0· 25dB)改变。增益61至G 4勺分辨率(例如就比特数而言)可以 基于最强和最弱的反向CDMA信道之间的最大差别(在一个设计方案中为15dB)以及希望 的细步长而被选择。
[0059] 图8显示了用于反向CDMA信道1的数字滤波器212a和旋转器214a的一个设计方 案的结构图。在数字滤波器212a中,有限脉冲响应(FIR)滤波器812接收并滤波来自CDMA 信道处理器620a的输出码片。FIR滤波器812可以执行脉冲整形来为在反向CDMA信道1 上发送的CDMA信号获得希望的频谱特征。FIR滤波器812也可以上采样该输出码片,例如, 从码片速率上采样到四倍码片速率(CX4)。FIR滤波器812可以用足够数目的抽头(tap) 数来实现,以获得期望的滤波器响应。内插滤波器814在来自FIR滤波器812的采样上执 行内插,并以采样速率fsa_提供滤波后的采样,该fsa_可以是16倍码片速率(cxl6)。内 插滤波器814可以用一个或多个级来实现,例如,在一个级中从cx4到cx8,在另一个级中从 cx8到cxl6。可以基于在多载波发射机200支持的最低和最高CDMA信道之间的最大频率 分隔来选择采样速率fsani_。滤波器812和/或滤波器814执行的上采样允许该滤波后的 采样被随后的旋转器214a数字上变频到一个更高频率。
[0060] 在旋转器214a内,加法器822和寄存器824形成相位累加器,其在每个采样周期 累加 CDMA信道1的频率。该相位累加器的位宽可以基于最高的上变频频率和期望的频 率分辨率而被选择。例如,23位相位累加器用2. 34Hz的频率分辨率支持±9. 83MHz的频率 范围。在每个采样周期,加法器826对来自寄存器824的当前相位值和一个相位偏移求和, 该相位偏移可以被用来解决与射频发射链204中的VGA 228或PA 232的不同状态相关联 的不同相位。
[0061] 在每个采样周期,坐标旋转数字计算机(C0RDIC)单元828用一个来自加法器826 的相位来旋转一个来自数字滤波器212a的滤波后的复采样,并提供一个上变频后的采样。 C0RDIC单元828实现一种迭代算法,该迭代算法允许使用简单的移位和加法/减法硬件来 实现三角函数的快速硬件计算。CORDIC单元828能以迭代的方式旋转复合采样,其中更多 次的迭代产生输出结果的更高准确度,例如,9次迭代可以提供±0. 22度的准确度。在一个 设计方案中,CORDIC单元828可以操作在时钟频率Q · f_ple下,来用一个采样周期的延迟 在每个采样周期提供一个上变频的采样。在另一个设计方案中,CORDIC单元828可以用多 个流水线级来实现,并操作在低于Q · fsanple的时钟频率下。例如,CORDIC单元828可以用 Q个流水线级来实现并操作在时钟频率fsaniPk下,并可用Q个采样周期的流水线延迟在每个 采样周期提供一个上变频后的采样。
[0062] 图9示出了图2和6中后处理器218的一个设计方案的方框图。在后处理器218 内,I/Q失配补偿单元912执行数字预失真来解决在该正交上变频到射频中的I和Q路径之 间的增益和相位(或I/Q)失配。一组数模转换器220、模拟低通滤波器222和混频器224 可以被用于I和Q路径中的每一个。该增益失配可以由I和Q路径的数模转换器、模拟低 通滤波器和混频器的不同增益导致。该相位失配可能由于来自L0生成器226的I和Q L0 信号未被完全90°异相而导致。该增益和/或相位失配可以导致在来自混频器224的输出 波形中生成残留边带能量(RSB)镜像。该RSB镜像可以降低性能,尤其当在同时发送的N 个CDMA信号的发射功率间有大的差异时,导致该RSB镜像与最弱的CDMA信道相比可以是 相对大的。
[0063] 来自理想的正交上变频器的输出可以被表示为:
[0064] Y(t) = Xjt) · cos(〇ct)-XQ(t) · sin(〇ct),等式(1)
[0065] 此处的& (t)和Xjt)是提供到上变频器的I和Q基带信号,
[0066] Y(t)来自上变频器的上变频后的信号,且
[0067] ω2 π · f。是用弧度/秒表示的L0频率。
[0068] 非理想的正交上变频器的输出可以被表示为:
[0069] Y(t) = Xjt) · cos(t〇ct)_K · XQ(t) · sin(t〇ct+Θ ),等式⑵
[0070] 此处的K是增益失配,Θ是相位失配。等式(2)将增益失配和相位失配归并在Q 分量中。
[0071] 用于补偿增益失配和相位失配的预失真可以被表示为:
[0072] XIiPre dis(t) = XjtHA · XQ(t),和等式(3)
[0073] XQ,pre dls(t) = B · XQ(t),等式(4)
[0074] 此处的XIiPra dis(t)和XQ,pra dis(t)是I和Q预失真的彳目号,
[0075] 』=Um (6)和 /5 = 1 /(? cos 妒),
[0076] α是增益失配的估计,和
[0077] Ρ是相位失配的估计。
[0078] 参数α和炉可以从射频发射链路204的校准来获得。如果增益和相位失配的估 计是准确的,那么α和*^?0,则经过预失真的上变频后的信号接近等式(1)中示出的 理想的上变频后的信号。
[0079] Ι/Q失配补偿单元912从加法器216收到I和Q复采样并生成I和Q预失真后的 采样,如等式(3)和(4)所示。来自加法器216的I和Q复采样对应于等式(3)和(4)中的 X:⑴和XQ⑴,以及来自单元912的I和Q预失真后的采样对应于XIiPra dls⑴和dls⑴。
[0080] 内插滤波器914在来自单元912的采样上执行内插并以采样速率提供采样, 该采样速率&#可以是采样速率f __的K倍,此处的K可以是1、2、4等中的一个可选值。 内插
当前第3页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1