一种栅极驱动电路、其修复方法及显示装置的制造方法

文档序号:9889462阅读:205来源:国知局
一种栅极驱动电路、其修复方法及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种栅极驱动电路、其修复方法及显示装置。
【背景技术】
[0002]在薄膜晶体管显示装置中,通常通过栅极驱动电路向像素区域的各个薄膜晶体管(Thin Film Transistor ,TFT)的栅极提供栅极驱动信号。栅极驱动电路可以通过阵列工艺形成在显示装置的阵列基板上,即阵列基板行驱动(Gate Driver on Array,GOA)工艺,这种集成工艺不仅可以节省成本,还可以实现窄边框的设计。
[0003]利用GOA工艺形成的栅极驱动电路由串联的多个移位寄存器组成,在信号的传输过程中,若某一级移位寄存器出现异常,会导致整个栅极驱动电路不能正常工作,从而使得显示装置不能正常工作,影响显示装置的良率。
[0004]因此,如何提供一种栅极驱动电路的修复方法,是本领域技术人员亟需解决的技术问题。

【发明内容】

[0005]有鉴于此,本发明实施例提供了一种栅极驱动电路、其修复方法及显示装置,用以提供一种栅极驱动电路的修复方法。
[0006]因此,本发明实施例提供了一种栅极驱动电路,包括串联的多个第一移位寄存器;还包括:至少一个第二移位寄存器;每个所述第二移位寄存器用于代替出现异常的所述第一移位寄存器工作;
[0007]每个所述第一移位寄存器的时钟信号端通过第一连接线与时钟信号线电性连接;与每个所述第二移位寄存器的时钟信号端电性连接的第一修复线与所述时钟信号线交叉设置且相互绝缘;
[0008]与每个所述第二移位寄存器的开启信号端电性连接的第二修复线和与每个所述第一移位寄存器的开启信号端电性连接的第二连接线交叉设置且相互绝缘;
[0009]与每个所述第二移位寄存器的输出信号端电性连接的第三修复线和与每个所述第一移位寄存器的输出信号端电性连接的第三连接线交叉设置且相互绝缘;
[0010]与每个所述第二移位寄存器的复位信号端电性连接的第四修复线和与每个所述第一移位寄存器的复位信号端电性连接的第四连接线交叉设置且相互绝缘。
[0011]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第一修复线与所述时钟信号线异层设置。
[0012]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第一修复线与所述第一连接线同层设置。
[0013]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第一修复线和所述第一连接线与栅线同层设置,所述时钟信号线与数据线同层设置;或者,
[0014]所述第一修复线和所述第一连接线与数据线同层设置,所述时钟信号线与栅线同层设置。
[0015]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第二修复线与所述第二连接线异层设置。
[0016]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第三修复线与所述第三连接线异层设置。
[0017]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第四修复线与所述第四连接线异层设置。
[0018]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第二修复线、所述第三修复线和所述第四修复线同层设置。
[0019]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第二连接线、所述第三连接线和所述第四连接线同层设置。
[0020]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,所述第二修复线、所述第三修复线和所述第四修复线均与栅线同层设置,所述第二连接线、所述第三连接线和所述第四连接线均与数据线同层设置;或者,
[0021]所述第二修复线、所述第三修复线和所述第四修复线均与数据线同层设置,所述第二连接线、所述第三连接线和所述第四连接线均与栅线同层设置。
[0022]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,各所述第二移位寄存器位于第一级所述第一移位寄存器远离第二级所述第一移位寄存器的一侧;或者,
[0023]各所述第二移位寄存器位于最后一级所述第一移位寄存器远离倒数第二级所述第一移位寄存器的一侧;或者,
[0024]—部分所述第二移位寄存器位于第一级所述第一移位寄存器远离第二级所述第一移位寄存器的一侧,剩余的所述第二移位寄存器位于最后一级所述第一移位寄存器远离倒数第二级所述第一移位寄存器的一侧。
[0025]在一种可能的实现方式中,在本发明实施例提供的上述栅极驱动电路中,位于第一级所述第一移位寄存器远离第二级所述第一移位寄存器一侧的所述第二移位寄存器的数量等于位于最后一级所述第一移位寄存器远离倒数第二级所述第一移位寄存器一侧的所述第二移位寄存器的数量;
[0026]将各所述第二移位寄存器以两个划分为一组,各组包含的第二移位寄存器互不相同,每组包含的两个第二移位寄存器分别位于第一级所述第一移位寄存器远离第二级所述第一移位寄存器的一侧和最后一级所述第一移位寄存器远离倒数第二级所述第一移位寄存器的一侧;
[0027]每组包含的两个第二移位寄存器共用一条第二修复线,共用一条第三修复线,且共用一条第四修复线。
[0028]本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述栅极驱动电路。
[0029]本发明实施例还提供了一种栅极驱动电路的修复方法,包括:
[0030]在第一移位寄存器出现异常时,将第二移位寄存器的第一修复线与出现异常的所述第一移位寄存器的第一连接线所连接的时钟信号线熔融连接,断开出现异常的所述第一移位寄存器的时钟信号端与第一连接线的连接;
[0031]将所述第二移位寄存器的第二修复线与出现异常的所述第一移位寄存器的第二连接线熔融连接,断开出现异常的所述第一移位寄存器的开启信号端与第二连接线的连接;
[0032]将所述第二移位寄存器的第三修复线与出现异常的所述第一移位寄存器的第三连接线熔融连接,断开出现异常的所述第一移位寄存器的输出信号端与第三连接线的连接;
[0033]将所述第二移位寄存器的第四修复线与出现异常的所述第一移位寄存器的第四连接线熔融连接,断开出现异常的所述第一移位寄存器的复位信号端与第四连接线的连接。
[0034]在一种可能的实现方式中,在本发明实施例提供的上述修复方法中,在选择共用同一条第二修复线、同一条第三修复线和同一条第四修复线的两个第二移位寄存器分别对两个第一移位寄存器进行修复时,还包括:
[0035]将所述两个第二移位寄存器共用的第二修复线在该第二修复线上的两个熔融点之间的位置处断开;
[0036]将所述两个第二移位寄存器共用的第三修复线在该第三修复线上的两个熔融点之间的位置处断开;
[0037]将所述两个第二移位寄存器共用的第四修复线在该第四修复线上的两个熔融点之间的位置处断开。
[0038]在一种可能的实现方式中,在本发明实施例提供的上述修复方法中,还包括:
[0039]在出现异常的所述第一移位寄存器位于显示面板的上半部分时,选择位于第一级第一移位寄存器远离第二级第一移位寄存器一侧的第二移位寄存器进行修复;
[0040]在出现异常的所述第一移位寄存器位于显示面板的下半部分时,选择位于最后一级第一移位寄存器远离倒数第二级第一移位寄存器一侧的第二移位寄存器进行修复。
[0041]本发明公开了一种栅极驱动电路、其修复方法及显示装置,该栅极驱动电路包括串联的多个第一移位寄存器和至少一个第二移位寄存器;在第一移位寄存器出现异常时,第二移位寄存器可以代替出现异常的第一移位寄存器工作,这样,通过对栅极驱动电路中的异常级的第一移位寄存器进行修复,可以保证整个栅极驱动电路的正常工作,从而可以提高显示装置的良率;并且,第二移位寄存器的各信号端电性连接的修复线和各第一移位寄存器的各信号端电性连接的信号线和连接线交叉绝缘设置,因此,在利用第二移位寄存器进行修复时,只需将第二移位寄存器的各信号端电性连接的修复线和异常级的第一移位寄存器的各信号端电性连接的信号线和连接线熔融连接即可,无需额外对各修复线提供信号。
【附图说明】
[0042]图1为本发明实施例提供的栅极驱动电路的结构示意图之一;
[0043]图2为现有的移位寄存器的结构示意图;
[0044]图3为本发明实施例提供的栅极驱动电路的结构示意图之二;
[0045]图4为本发明实施例提供的栅极驱动电路的修复方法的流程图之一;
[0046]图5为图1所示的栅极驱动电路修复后的结构示意图;
[0047]图6为本发明实施例提供的栅极驱动电路的修复方法的流程图之二;
[0048]图7为图3所示的栅极驱动电路修复后的结构示意图。
【具体实施方式】
[0049]下面结合附图,对本发明实施例提供的一种栅极驱动电路、其修复方法
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1