感热头驱动集成电路及使用它的感热头驱动电路的制作方法

文档序号:2504453阅读:220来源:国知局
专利名称:感热头驱动集成电路及使用它的感热头驱动电路的制作方法
技术领域
本发明涉及一种感热头驱动集成电路(以下称作IC)以及装有它的一种感热头驱动电路。
各种用于热印刷的印刷机器诸如感热式打印机或传真机是已知的。在这样的机器上装有带平行排列的用于产生热量的一组电阻器的一个感热头。将电流作用在电阻器上时,它们便被加热。所以有可能通过有选择地将电流作用在电阻器上而有选择地加热予定数目的电阻器。当使用感热头印刷一个字母之类时,电阻器根据所印刷的字母之类的形状在控制下受到加热。
用于控制电阻器的加热操作的电路,即感热头驱动电路,通常是由一个感热头驱动IC构成的。

图11示出了一种传统的感热头驱动IC的一个实例的内部电路。
图11中所示的IC设有连接到对应的电阻器的驱动输出端D01至D064。换言之,该IC具有64位的驱动输出。用于控制从驱动输出端D01至D064到电阻器的输出的数据是串行输入到该IC的。为此目的,该IC具有一个串行数据输入端SI。
该IC包括一个移位寄存器10、用于64位的锁存器12、用于64位的“与”门14及用于64位的晶体管16。移位寄存器10是由,例如,64个级联的D型触发器(未示出)构成的。移位寄存器10根据时钟信号串联移位来自串行数据输出端SI的串行数据输入并将它们转换成64位的并行数据。时钟信号是从一个时钟信号输出端CLK输出的。符号SO表示一个串行数据输出端,它在级联多个图11中所示的IC时使用。
锁存器12中的每一个根据锁存信号锁存来自移位寄存器10的并行输出中对应的一位。锁存信号是通过在IC中形成的“异或”(以下称作“IOR”)门从一个锁存信号端LAT/LAT输入到各锁存器12的。
EOR门18的一个输入连接到锁存信号端LAT/LAT,另一输入在IC中下拉并连接到一个控制信号端CTL。从而有可能通过从IC的一个外部设备提供的一个控制信号控制该控制信号端CTL的电位来确定各锁存器12是否要根据一个正锁存信号LAT(称作正逻辑锁存)还是一个负锁存信号LAT(称作负逻辑锁存)来锁存数据。
由锁存器12锁存的数据输入到“与”门14。到达各三输入“与”门14的一个端的对应位是从一个锁存器12输入的。在另外两个输入端上输入选通信号。这两个输入端之一通过一个反相器20连到一个选通信号端AEO并在IC中被拉升。另一个输入端通过一个缓冲器22连到一个选通信号端BEO并在IC中被下拉。通过固定选通信号端AEO或选通信号端AEO两者之一的电位并从另一个输入端输入一个选通信号,用户便能选择一种低电平有效方式或者一种高电平有效方式。
晶体管16由64个场效应晶体管(FET)构成。另外,晶体管16也可由双极晶体管构成。各“与”门14的输出端连到对应的FET16的门。各FET16的源极与漏极分别连到DO1至DO64的对应驱动输出端或者接地端GND与GND2。当在一台感热式打印机之类上使用图11所示的IC时,电阻器(未示出)是连在驱动输出端DO1至DO64与接地端GND及GND2之间的。从电源(未示出)作用一个输出电压VH在电阻器上。
在使用这一IC进行一次印刷操作时,数据首先从串行数据输入端SI串行输入。移位寄存器10将数据转换成并行数据。得出的并行数据锁存在锁存器12中并通过“与”门14作为门信号输出到晶体管16。根据并行数据的对应位有选择地接通/断开晶体管16,并根据晶体管的接通/断开状态有选择地将电压VH作用在64个电阻器上。换言之,64个电阻器是有选择地受到加热的。由于加热时间是由生成选通信号的时间所确定的,热量是由生成选通信号的时间控制的。此外,由于锁存器12是插在移位寄存器10与“与”门14之间的,而IC输入串行数据的操作以及加热电阻器的操作可以并行地执行,从而高速操作是可能的。
在IC上设有串行数据输出端SO,因此有可能使用多个IC作为一个块。例如,若一个第一IC的串行数据输出SO连到一个第二IC的串行数据输入端SI上,便构成了128位的一个输出块。
为了提高印刷速度,通常将感热头分成若干块并在各块中控制印刷操作,借此启动并行操作。在这一情况中,使用与块的数目相等的选通信号数。然而,当前在保持或提高高速印刷能力的同时,印刷机器却要求减小IC及装有该IC的电路的尺寸。在图11所示的结构中,锁存器组12是减小IC及装有该IC的电路的尺寸的一种障碍。此外,在使用若干选通信号的分块印刷中,外部接口电路变得复杂化了。
因而,本发明的一个目的是有消除在相关技术中存在的上述问题并提供一种消除了锁存器而仍保持高速印刷能力的感热头驱动集成电路(以下称作“IC”)。本发明的另一目的为提供一种感热头驱动电路,它在分块印刷中只需要一个单一的选通信号以及具有相同的电路结构的IC。
为达此目的,根据本发明的感热头驱动IC包括a)多个选择信号输入端,用于输入选择信号;
b)一个电源装置,用于根据所提供的并行数据有选择地将电力供给多个电阻器;
c)一个串/并行转换装置,用于将输入的串行数据转换成并行数据;以及d)一个输入选择装置,用于当从选择信号输入端输入的值的组合是一种第一组合时,许可串/并行转换,而当从选择信号输入端输入的值的组合为一种第二组合时,则许可有选择的供电操作。
根据本发明的感热头驱动IC设有多个选择信号输入端。选择信号从这些选择信号输入端输入。当输入值的组合为第一组合时,输入的串行数据被转换成并行数据,而当输入的值的组合为第二组合时,感热电阻器被加热。串/并行转换的定时与感热电阻器通电的定时是互不相同的,并且是根据从选择信号输入端输入的值确定的。没有必要用诸如锁存电路这样的装置来保持并行数据。即,消除了锁存电路,这导致IC尺寸的缩小。
输入选择装置可具有各种构造。
在输入选择装置的第一个实例中设有一个装置,用于在选择信号输入端输入的值的组合为第一组合时,生成一个串/并行转换许可信号并将该信号送至串/并行转换装置。串/并行转换装置只在接到该串/并行转换许可信号时才执行串/并行转换。
在输入选择装置的第二个实例中设有一个装置,用于在选择信号输入端输入的值的组合为第二组合时,生成一个加热操作许可信号并将该信号送至电源装置。电源装置只在接到加热操作许可信号时才执行有选择的供电操作。
在输入选择装置的第三个实例中,将第一实例中的结构与第二实例中的结构结合成一体。
当通过设置两个端作为选择信号输入端而在IC中实现第三实例时,该IC具有下述结构;
a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个加热操作许可信号;及b2)一个装置,用于通过求出加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;
c)该串/并行转换装置只在接到该串/并行转换许可信号时才执行串/行并转换;
d)该电源装置只在接到该加热操作许可信号时才执行有选择的供电操作;以及e)该第一组合与该第二组合是互斥的。
按照这一结构,加热操作许可信号是作为第一选择信号与第二选择信号的“异或”生成的,而串/并行转换许可信号是作为加热操作许可信号的逻辑“非”生成的。在接到加热操作许可信号时执行有选择的供电(加热)操作,而在接到串/并行转换许可信号时则执行串/并行转换。换言之,当第一选择信号输入端上的电位等于第二选择信号输入端上的电位时,IC执行串/并行转换,而当这两个电位不同时,IC执行加热操作。
这意味着若第一或第二选择信号输入端两者之一被固定在恒定的电位而供给另一个输入端的信号则以预定的时间间隔交变时,串/并行转换与加热操作与该信号同步交替重复。此时,若改变固定电位端上的电位,则加热操作许可信号与串/并行转换许可信号的逻辑值被颠倒。从而,若适当地设定固定端上的电位,便有可能以不同的定时来操作多个IC。
当通过设置两个端作为选择信号输入端而在IC中实现第三个实例时,IC也可具有下述结构a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选信号输入端,用于输入一个第二选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;及b2)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个加热操作许可信号;
c)该串/并行转换装置只在接到串/并行转换许可信号时才执行串/并行转换;以及d)该电源装置只在接到加热操作许可信号时才执行有选择的供电操作。
按照这一结构,串/并行转换许可信号是作为第一选择信号与第二选择信号的“异或”生成的,而加热操作许可信号则是作为串/并行转换许可信号的逻辑“非”生成的。在供给加热操作许可信号时执行有选择的供电(加热)操作,而在供给串/并行转换许可信号时执行串/并行转换。换言之,当第一选择信号输入端上的电位等于第二选择信号输入端上的电位时,IC执行加热操作,而当这两个电位不同时,IC执行串/并行转换。
这也意味着若第一或第二选择信号输入端两者之一固定在一个恒定的电位上而在另一个端上作用一个以预定的周期交变的信号时,则串/并行转换与加热操作与该信号同步地交替重复。此时,若改变固定电位端的电位,则加热操作许可信号与串/并行转换许可信号的逻辑电平互相颠倒。从而,若适当地设置一个输入端上的电位,便有可能以不同的定时操作多个IC。
当通过设置四个端作为选择信号输入端而在IC中实现第三个实例时,该IC具有下述结构a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)一个第三选择信号输入端,用于输入一个第三选择信号;及a4)一个第四选择信号输入端,用于输入一个第四选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;及
b3)一个装置,用于通过求出第三选择信号与第四选择信号的逻辑“非”生成一个第二加热操作许可信号;
c)该串/并行转换装置只在接到串/并许可信号时才执行串/并行转换;
d)该电源装置只在同时接到第一加热操作许可信号与第二加热操作许可信号时才执行有选择的供电操作。
按照一结构,串/并行转的许可信号是作为第一选择信号与第二选择信号的“异或”生成的,第一加热操作许可信号是作为串/并行转换许可信号的逻辑“非”生成的,而第二加热操作许可信号则是作为第三选择信号与第四选择信号的“异或”生成的。在供给串/并行转换许可信号时执行串/并行转换,而在供给第一与第二加热操作许可信号时则执行有选择的供电(加热)操作。换言之,当第一选择信号输入端上的电位与第二选择信号输入端上的电位不同时,IC执行串/并行转换。而当第一选择信号输入端上的电位等于第二选择信号输入端上的电位并且第三选择信号输入端上的电位不同于第四选择信号输入端上的电位时,IC则执行加热操作。
这意味着若第一或第二选择信号输入端两者之一固定在一个恒定的电位并在另一端上作用一个预定的周期交变的信号,则串/并行转换与该信号同步地执行。若第三或第四选择信号输入端两者之一固定在一个恒定的电位而在另一端上作用一个以预定周期交变的信号,则在不执行串/并行转换期间,当第三与第四选择信号的值不同时,执行加热操作。从而,串/并行转换的定时与电阻器加热的定时总是互不相同的,其方式与设置两个端作为选择信号输入端而在IC中实现第三个实例的情形相同。此时,若改变固定端上的电位,则加热操作许可信号与串/并行转换许可信号的逻辑电平颠倒。从而,如果适当地设定了固定端上的电位,便可以在各自的块中以不同的定时操作多个IC。由于选择信号输入端的数目大于使用两个端作为选择信号输入端的IC中选择信号输入端的数目,块的数目可以增加。
当通过设置四个端作为选择信号输入端而在IC中实现第三实例时,该IC也可具有下述结构a)该若干选择信号输入端包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)多个第三选择信号输入端,用于输入多个第三选择信号;及a4)多个第四选择信号输入端,用于输入多个第四选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;及
b3)一个装置,用于在多个第三选择信号与多个第四选择信号的组合符合预定的组合时生成一个第二加热操作许可信号;
c)该串/并行转换装置只在接到串/并行转换许可信号时才执行串/并行转换;以及d)该电源装置只在同时接到第一加热操作许可信号与第二加热许可信号时才执行有选择的供电操作。
按照这一结构,串/并行转换许可信号是作为第一选择信号与第二选择信号的“异或”生成的,第一加热操作许可信号是作为串/并行转换许可信号的逻辑“非”生成的,而第二加热操作许可信号则是作为对第三选择信号与第四选择信号的组合的判定结果生成的。在供给串/并行转换许可信号时执行串/并行转换,而在供给第一与第二加热操作许可信号时执行有选择的供电(加热)操作。换言之,当第一选择信号输入端上的电位不同于第二选择信号输入端上的电位时,IC执行串/并行转换。而在第一选择信号输入端上的电位等于第二选择信号输入端上的电位并且第三选择信号输入端上的电位与第四选择信号输入端上的电位的组合符合预定的组合时,IC执行加热操作。
这也意味着若第一或第二选择信号输入端两者之一固定在一个恒定的电位而在另一端上作用一个预定周期交变的信号,则串/并行转换与该信号同步地执行。如果第三或第四选择信号输入端两组之一固定在恒定的电位上并在另一组端上作用一个以预定周期交变的信号,而在串/并行转换不执行期间,第三与第四选择信号的组合符合预定的组合时执行加热操作。从而,串/并行转换的定时与电阻器加热的定时总是互相不同的,其方式与通过设置两个端作为选择信号输入端而在IC中实现第三实例的情况相同。此时,若改变固定端上的电位,则加热操作许可信号与串/并行转换许可信号的逻辑电平颠倒。从而,如果适当地设置固定端上的电位,便有可能在各自的块中以不同的定时操作多个IC。由于选择信号输入端的数目远大于使用两个端作为选择信号输入端的IC的输入端的数目,块的数目得以增加。
当通过设置一个端作为选择信号输入端而在IC中实现第三实例时,该IC具有下述结构a)该若干选择信号输入端中包括一个用于输入一个第一选择信号的第一选择信号输入端;
b)该输入选择装置包括b1)一个装置,用于通过求出该第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;及b2)一个装置,用于通过求出该串/并行转换许可信号的逻辑“非”生成一个加热操作许可信号;
c)该串/并行转换装置只在接到串/并行转换许可信号时才执行转换;以及d)该电源装置只在接到加热操作许可信号时才执行有选择的供电操作。
按照这一结构,串/并行转换许可信号是作为第一选择信号与第一固定值的“异或”生成的,而加热操作许可信号则是作为串/并行转换许可信号的逻辑“非”生成的。在供给串/并行转换许可信号时执行串/并行转换,而在供给加热操作许可信号时则执行有选择的供电(加热)操作。换言之,在第一选择信号输入端上的电位不同于第一固定值时,IC执行串/并行转换,而在第一选择信号输入端上的电位等于第一固定值时,IC执行加热操作。
这意味着当在第一选择信号输入端上作用一个以预定周期交变的信号时,串/并行转换与该信号同步地执行。这还意味着加热操作许可信号是反相生成的,并且加热操作是以与串/并行转换不同的定时执行的。从而,串/并行转换的定时与电阻器加热的定时总是互相不同的,其方式与通过设置两个端作为选择信号输入端而在IC中实现的第三个实例的情况相同。
在利用第三实例中使用一个选择信号输入端的结构而通过设置两个端作为选择信号输入端而在IC中实现第三实例时,该IC具有下述结构a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;
b2)一个装置,用于通过求出该串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;及b3)一个装置,用于通过求出第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;
c)该串/并行转换装置只在接到串/并行转换许可信号时才能执行串/并行转换;以及d)该电源装置只在同时接到第一加热操作许可信号与第二加热操作许可信号时才执行有选择的供电操作。
按照这一结构,串/并行转换许可信号是作为第一选择信号与第一固定值的“异或”生成的,第一加热操作许可信号是作为串/并行转换许可信号的逻辑“非”生成的,而第二加热操作许可信号则是作为第二选择信号与第二固定值的“异或”生成的。在供给串/并行转换许可信号时执行串/并行转换,而在同时供给第一加热操作许可信号与第二加热操作许可信号时则执行有选择的供电(加热)操作。换言之,当第一选择信号输入端上的电位与第一固定值不同时,IC执行串/并行转换,而当第一选择信号输入端上的电位等于第一固定值并且第二选择信号输入端上的电位与第二固定值不同时,IC执行加热操作。
这意味着当在第一选择信号输入端上作用一个以预定周期交变的信号时,串/并行转换与该信号同步地执行。这还意味着第一加热操作许可信号是反相生成的,并且加热操作是以与串/并行转换不同的定时执行的。从而,串/并行转换定时总是与电阻器加热定时互相不同的,其方式与通过设置两个端作为选择信号输入端而在IC中实现第三实例的情况相同。此外,由于第二加热操作许可信号是使用第二选择信号输入端上的电位生成的,便有可能在各自的块中以不同的定时操作多个IC。
作为第一选择信号或第二选择信号的“异或”对象的固定值是作为一个上拉电阻提供的。
本发明的感热头驱动IC也可包括a)若干选择信号输入端,用于输入选择信号;
b)一个串行数据输入端,用于输入串行数据;
c)一个时钟信号输入端,用于输入一个时钟信号;
d)一个选通信号输入端,用于输入一个选通信号;
e)一个电源装置,用于根据供给的并行数据,有选择地向多个电阻器提供电力,该装置包括e1)若干“与”门,用于只在有选择的供电操作被一个输入选择装置许可时获取并行数据的对应位(它们是从一个移位寄存器中得到的)与选通信号的逻辑“与”;及e2)若干驱动部件,它们是对应于多个电阻器设置的并且受到从“与”门得到的“与”值的控制;
f)一个串/并行转换装置,用于只在输入选择装置允许进行串/并行转换操作时才将输入的串行数据转换成并行数据;该串/并行转换装置包括移位寄存器,该移位寄存器用于通过按照时钟信号移位串行数据将串行数据(它们是从一个外部设备通过一个串行数据输入端输入到IC的)转换成并行数据,并将该并行数据供给电源装置;以及g)该输入选择装置,用于当从选择信号输入端输入的值的组合为一个第一组合时许可串/并行转换装置进行串/并行转换操作,并当从选择信号输入端输入的值的组合为一个第二组合时许可电源装置进行供电操作。
按照这一结构,当输入值的组合为一个第一组合时,输入的串行数据转换成并行数据,而当输入值的组合为一个第二组合时,加热电阻器,其方式与本发明的第一方面所提供的感热头驱动IC中的方式相同。因此,没有必要用诸如锁存电路之类的装置来保持并行数据。即,消除了锁存电路,从而减小了电路的尺寸。此外,由于选通信号的唯一功能是确定加热(印刷)时间,如果以不同的定时驱动多个IC,只需要一种选通信号就够了。因而外部接口得以简化。
取决于输入选择装置的运算逻辑,IC也可采用不同的结构。
在IC的结构的第一实例中,a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及
a2)一个第二选择信号输入端,用于输入一个第二选择信号;以及b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个加热操作许可信号;
b2)一个加热操作许可装置,用于根据加热操作许可信号通过选通该选通信号并将其供给电源装置而许可电源装置进行有选择的供电操作;
b3)一个装置,用于通过求出加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;及b4)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可该串/并行转换装置进行串/并行转换。
在IC的结构的第二实例中,a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可该串/并行转换装置进行串/并行转换;及
b3)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个加热操作许可信号;
c)该串/并行转换装置只在接到串/并行转换许可信号时才执行转换;以及d)该电源装置只在接到加热操作许可信号时才执行有选择的供电操作。
在IC的结构的第三实例中,a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)一个第三选择信号输入端,用于输入一个第三选择信号;及a4)一个第四选择信号输入端,用于输入一个第四选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号。
b2)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可该串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于通过求出第三选择信号与第四选择信号的逻辑“非”生成一个第二加热操作许可信号;及b5)一个加热操作许可装置,用于根据第一加热操作许可信号与第二加热许可信号选通该选通信号并将其供给电源装置而许可该电源装置进行有选择的供电操作;
c)该串/并行转换装置只在接到串/并行转换许可信号时才执行转换;以及d)该电源装置只在同时接到第一加热操作许可信号与第二加热操作许可信号时才执行有选择的供电操作。
在IC的结构的第四实例中,a)该若干选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)多个第三选择信号输入端,用于输入多个第三选择信号;及a4)多个第四选择信号输入端,用于输入多个第四选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可该串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于在多个第三选择信号与多个第四选择信号的组合为一个予定的组合时生成一个第二加热操作许可信号;及b5)一个供电操作许可装置,用于根据第一加热操作许可信号与第二加热操作许可信号选通该选通信号并将其供给电源装置而许可该电源装置进行有选择的供电操作;以及c)该电源装置只在同时提供第一加热操作许可信号与第二加热操作许可信号时才执行有选择的供电操作。
在IC的结构的第五实例中,a)该若干选择信号输入端中包括一个用于输入一个第一选择信号的第一选择信号输入端;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可串/并行转换装置进行串/并行转换;及b3)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
c)该串/并行转换装置只在提供串/并行转换许可信号时才执行转换;以及d)该电源装置只在提供第一加热操作许可信号时才执行有选择的供电操作。
在IC的结构的第六实例中,a)该若干选择信号输入端包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)该输入选择装置包括b1)一个装置,用于通过求出第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据串/并行转换许可信号选通时钟信号并将其供给串/并行转换装置而许可串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于通过求出第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;及b5)一个供电操作许可装置,用于根据第一加热操作许可信号与第二加热操作许可信号选通该选通信号并将其供给供能装置而许可该电源装置进行有选择的供电操作;
c)该串/并行转换装置只在提供串/并行转换许可信号时才执行转换;以及d)该电源装置只在同时提供第一加热操作许可信号与第二加热操作许可信号时才执行有选择的供电操作。
作为驱动部件,晶体管是可用的。驱动部件与电阻器是通过多个输出端相连的。如装有一个串行输出端用于从IC向外部输出串行数据(这些串行数据是作为移位寄存器的移位结果从该移位寄存器溢出的),则相互独立地以块印刷便可如意地实现。此外,如果选择信号输入端中至少一个上的电位在IC内部固定,则可以省略在IC外部的上拉。
根据本发明的一种感热头驱动电路,装有若干感热头驱动IC,每一个感热头驱动IC包括a)若干选择信号输入端,用于输入选择信号;
b)一个电源装置,用于按照所提供的并行数据有选择地向多个电阻器供电;
c)一个串/并行转换装置,用于将输入的串行数据转换成并行数据;以及d)一个输入选择装置,用于当从选择信号输入端输入的值的组合为一个第一组合时许可该串/并行转换装置进行串/并行转换,并当从选择信号输入端输入的值的组合为一个第二组合时许可电源装置进行有选择的供电操作;
其中,至少一个感热头驱动IC是指派给若干块中的每一块的,每一块由若干电阻器构成,而每一个感热头驱动IC控制向对应块中至少某些电阻器的有选择的供电操作;
各感热头驱动IC的选择信号输入端至少分成两组;
一个第一组选择信号输入端固定在一种预定的电位模式;电位模式在各块中的设置是不同的;以及一个只包括不属于第一组的选择信号输入端的第二组,它输入一个预定数目的选择信号。
这一电路用于互相独立地印刷若干块的目的。第一组选择信号输入端固定在逐块不同的预定电位模式上(例如通过上拉与/或下拉),而其它选择信号输入端则提供预定数目的选择信号。因此,各IC的结构可以是统一及相同的。
这一电路可以采用各种结构。
在感热头驱动电路的一个第一实例中,各IC装有输入选择装置,该装置包含一个装置,用于当从对应的选择信号输入端输入的值的组合为一个第一组合时生成串/并行转换许可信号并将其提供给对应的串/并行转换装置。在这一情况中,各串/并行转换装置只在对应的输入选择装置提供串/并行转换许可信号时才执行串/并行转换。
在感热头驱动电路的一个第二实例中,各IC装有的输入选择装置包含一个装置,用于当从对应的选择信号输入端输入的值的组合为一个第二组合时生成加热操作许可信号并将其供给对应的电源装置。在这一情况中,各电源装置只在对应的输入选择装置提供加热操作许可信号时才执行有选择的供电操作。
一个第三实例是第一实例与第二实例的结合。
为了作为一个感热头驱动电路实现本发明,端的结构是重要的。例如,各IC包括a)一个串行数据输入端用于输入串行数据;
b)一个时钟信号输入端,用于输入一个时钟信号;
c)一个选通信号输入端,用于向供能装置输入一个选通信号;
d)一个串行输出端用于从IC向外部输出串行数据;以及e)若干输出端,电源装置通过它们有选择地将电能提供给电阻器。
按照这一结构,各串/并行转换装置将对应的串行数据输入端输入的串行数据转换成并行数据,并从对应的串行输出端向外部输出溢出的串行数据。各串/并行转换装置只在对应的输入选择装置许可进行串/并行转换时才执行串/并行转换。各电源装置在来自对应的选通信号输入端输入的选通信号指定的时间间隔中通过对应的输出端将电力供给由对应的串/并行转换装置提供的并行数据指定的电阻器。各电源装置只在对应的选择装置许可进行加热操作时才执行有选择的供电操作。
有多种逻辑可用于输入选择,即,输入选择装置的结构可不同地构成。
在结构的一个第一实例中,a)各IC中的多个选择信号输入端中包括
a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)各IC中的输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个加热操作许可信号;
b2)一个加热操作许可装置,用于根据IC中的加热操作许可信号生成装置提供的加热操作许可信号选通该选通信号并将其供给IC中的电源装置而许可电源装置进行有选择的供电操作;
b3)一个装置,用于通过求出IC中的加热操作许可信号生成装置提供的加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;及b4)一个串/并行转换许可装置,用于根据IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号选通时钟信号并将其供给IC中的串/并行转换装置而许可该串/并行转换装置进行串/并行转换。
在采用这一结构的情况中,各IC中的第一选择信号输入端上的电位是固定在逐块不同的一个电位上的。感热头驱动电路中的第二选择信号输入端,电路中的时钟信号输入端以及电路中的选通信号输入端分别连在一起。因此,在电路中的各IC上作用相同的选择信号、时钟信号及选能信号。此外,通过将前一个IC的串行数据输出端连到后一个IC的串行数据输入端上,将指派给同一块的IC级联在一起。通过将各级联中最前面的IC的串行数据输入端连在一起将配置在不同块中的IC级联并在一起。
以这一方式,在各块中交替地执行串/并行转换及电阻器的加热操作。另一方面,一个块中的执行定时是与其它块中的执行定时不同的。例如,当在一个第一块中执行串/并行转换时,在一个第二块中正在执行电阻器的加热操作。
各IC中的选择信号输入端上的电位可通过上拉或者下拉加以固定。
在结构的一个第二实例中,a)各IC的多个选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)一个第三选择信号输入端,用于输入一个第三选择信号;及a4)一个第四选择信号输入端,用于输入一个第四选择信号;
b)各IC中的输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号选通时钟信号并将其供给IC中的串/并行转换装置而许可该串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于通过求出第三选择信号与第四选择信号的逻辑“非”生成一个第二加热操作许可信号;及b5)一个加热操作许可装置,用于根据第一加热操作许可信号与第二加热操作许可信号选通该选通信号并将其供给IC中的电源装置而许可该电源装置进行有选择的供电操作;
c)各IC中的串/并行转换装置只在IC中的串/并行转换许可装置许可进行串/并行转换时才执行串/并行转换;以及d)各IC中的电源装置只在IC中的加热操作许可装置许可进行加热操作时才执行有选择的供电操作。
在采用这一结构的情况中,各IC中的第一选择信号输入端与第三选择信号输入端的电位是固定在逐块不同的电位上的。感热头驱动电路中的第二选择信号输入端,该电路中的第四选择信号输入端,该电路中的时钟信号输入端以及该电路中的选通信号输入端是分别连在一起的。此外,通过将前一个IC的串行数据输出端连接到后一个IC的串行数据输入端上,配置在同一块中的IC被级联在一起。配置在不同块中而具有固定在相等的电位上的第一选择信号输入端的那些IC级联通过将前一个级联的最后一级上的IC的串行输出端连接到后一个级联的最前面一级上的IC的串行输入端上而级联在一起。配置在不同块中而具有固定在不同电位上的第一选择信号输入端的那些IC级联则通过将各级联中最前面的IC的串行数据输入端连接在一起而并联在一起。
以这一方式,串/并行转换与电阻器的加热操作在各块中交替地执行。另一方面,一个块中的执行定时是与其它块中的执行定时不同的。例如,当在第一与第二块中执行串/并行转换时,在第三与第四块中正在执行电阻器的加热操作。此外,在执行同一操作(例如加热)的块(例如第三与第四块)中,一个块(例如第三块)与另一块(例如第四块)的操作定时(例如加热定时)也是不同的。
在结构的一个第三例中,a)各IC中的多个选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;
a2)一个第二选择信号输入端,用于输入一个第二选择信号;
a3)若干第三选择信号输入端,用于输入多个第三选择信号;及a4)若干第四选择信号输入端,用于输入多个第四选择信号;
b)各IC中的输入选择装置包括b1)一个装置,用于通过求出第一选择信号与第二选择信号的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号选通时钟信号并将其供给IC中的串/并行转换装置而许可该串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于在多个第三选择信号与多个第四选择信号的组合为一个预定的组合时生成一个第二加热操作许可信号;及b5)一个加热操作许可装置,用于根据第一加热操作许可信号与第二加热操作许可信号选通该选通信号并将其供给IC中的电源装置而许可该电源装置进行有选择的供电操作;
c)各IC的串/并行转换装置只在IC中的串/并行转换许可装置许可进行串/并行转换时才执行串/并行转换;
d)各IC中的电源装置只在IC中的加热操作许可装置可进行有选择的供电操作时才执行有选择的供电操作。
在采用这一结构时,外部连接与在第二实例中所用的相同,以这一方式,在各块中交替地执行串/并行转换与电阻器的加热操作。另一方面,一个块中的执行定时是与其它块中的执行定时不同的。例如,当在第一与第二块中执行串/并行转换时,在第三与第四块中正在执行电阻器加热操作。此外,在执行相同的操作的块中,其操作定时也是互不相同的。块的数目不限于四块。
在结构的一个第四实例中,a)各IC中的多个选择信号输入端中包括a1)一个第一选择信号输入端,用于输入一个第一选择信号;及a2)一个第二选择信号输入端,用于输入一个第二选择信号;
b)各IC中的输入选择装置包括b1)一个装置,用于通过求出第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;
b2)一个串/并行转换许可装置,用于根据IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号选通时钟信号并将其供给IC中的串/并行转换装置而许可该串/并行转换装置进行串/并行转换;
b3)一个装置,用于通过求出IC中的串/并行转换许可信号生成装置提供的串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;
b4)一个装置,用于通过求出第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;及
b5)一个加热操作许可装置,用于根据IC中的第一加热操作许可信号生成装置与第二加热操作许可信号生成装置所提供的第一加热操作许可信号与第二加热操作许可信号选通该选通信号并将其供给IC中的电源装置以许可该电源装置进行有选择的供电操作;
c)各IC中的串/并行转换装置只在IC中的串/并行转换许可装置许可进行串/并行转换时才执行串/并行转换;以及d)各IC中的电源装置只在IC中的加热操作许可装置可进行有选择的供电操作时才执行有选择的供电操作。
在采用这一结构时,其外部连接与第二实例中所用的相同。以这一方式,在各块中交替执行串/并行转换与电阻器加热操作。另一方面,一个块中的执行定时与其它块中的执行定时不同。例如,当在第一与第二块中执行串/并行转换时,在第三与第四块中正在执行电阻器加热操作。此外,在执行同一操作的块中,其操作定时也是互不相同的。
根据本发明的一种感热头包括a)若干电阻器;及b)若干感热头驱动集成电路;其中每一集成电路包含b1)若干用于输入选择信号的选择信号输入端;
b2)一个电源装置,用于根据所提供的并行数据有选择地向多个电阻器供电;
b3)一个串/并行转换装置,用于将输入串行数据转换成并行数据;及b4)一个输入选择装置,用于在选择信号输入端输入的值的组合为一第一组合时许可串/并行转换装置进行串/并行转换,而在选择信号输入端输入的值的组合为一个第二组合时许可电源装置进行有选择的供电操作;
在若干块的每一块中至少配置一个感热头驱动IC,每一个块由若干电阻器组成,而每一个感热头驱动IC至少控制对应的块中某些电阻器的有选择的供电操作;
各感热头驱动IC的选择信号输入端至少分成两组;
一个第一组选择信号输入端是固定在逐块不同的电位上的;以及一个只包含不属于第一组的选择信号输入端的第二组输入一个选择信号。
即,根据本发明的一种感热头包括按照本发明的一个感热头驱动电路及若干电阻器,本发明的感热头驱动电路向这些电阻器供电从而加热它们。从而,由于本发明的感热头驱动电路而实现了一种尺寸小而速度高的印刷感热头。
本发明的上述与其它目的、特性及优点将从下面结合附图的较佳实施例的描述中进一步得到认清。
图1为展示根据本发明的一种感热头驱动IC的一个第一实施例的结构的电路图;
图2示出使用图1中所示的第一实施例的方法的一个实例;
图3示出第一实施例的操作定时;
图4为展示根据本发明的一种感热头驱动IC的一个第二实例的结构的电路图;
图5示出使用图4中所示的第二实施例的方法的一个实例;
图6示出第二实施例的操作定时;
图7示出第二实施例中的数据输入定时与印刷定时之间的差别;
图8为展示根据本发明的一种感热头驱动IC的一个第三实施例的结构的电路图;
图9为展示根据本发明的一种感热头驱动IC的一个第四实施例的结构的电路图;
图10示出第四实施例的操作定时;以及图11为展示一种传统的感热头驱动IC的结构的电路图。
下面将对本发明的一些较佳实施例进行说明。对图11中所示的传统实例中的相同部件用相同的标号指示并省略它们的说明。
图1示出根据本发明的一种感热头驱动IC的结构的一个第一实施例的结构。移位寄存器10的并行输出直接输入到“与”门14’。“与”门14’由64个双输入端的“与”门组成,不同于“与”门14。
在这一实施例中,为了消除锁存器12,在IC中设置了一个输入选择电路24。该输入选择电路24包含“与”门26、28,一个“异或”(以下称作“EOR”)门30及一个反相器32。该输入选择电路24输入来自选择信号输入端SEL-1、SEL-2、一个选通信号输入端STB及一个时钟信号输入端CLK的信号,该输入选择电路24向移位寄存器10及各“与”门14’输出信号。
“与”门26求出时钟信号输入端CLK的时钟输入与反相器32的输出的“与”,并将该“与”作为一个选通的时钟信号输出到移位寄存器10。反相器32求出EOR门30的输出的逻辑“非”并将这一结果输出到“与”门26。因此,当EOR门30的输出为低电平时,将来自时钟信号输入端CLK的时钟输入提供给移位寄存器10,而当EOR门30的输出为高电平时,不将时钟输入提供给移位寄存器10。从而,移位寄存器10只在来自EOR门30的输出为低电平时才将串行数据输入端SI输入的串行数据转换成并行数据。
“与”门28求出EOR门30的输出与选通信号输入端STB输入的选通信号的逻辑“非”的“与”,并将该“与”作为一个选通的选通信号提供给各“与”门14’。因此,当EOR门30的输出为高电平时,“与”门28的输出等于从选通信号输入端STB输入的选通信号的逻辑“非”。另一方面,当EOR门30的输出为低电平时,“与”门28的输出的电平总是低的。
各“与”门14’直接输入移位寄存器10的并行输出以及“与”门28的输出。因此,当EOR门30的输出为高电平而选通信号输入端STB输入的选通信号为低电平时,各“与”门14’的输出等于移位寄存器10的并行输出,而当选通信号输入端STB输入的选通信号为高电平时,各“与”门14’的输出为低电平。另一方面,当EOR门30的输出为低电平时,不论选通信号输入端STB输入的选通信号的电平是低还是高,各“与”门14’的输出总是低电平的。
下面说明根据感热头驱动IC的第一实施例的印刷操作。当EOR门30的输出为低电平时,通过串行数据输入端SI输入到IC的串行数据被移位寄存器10转换成并行数据。同时,各“与”门14’的输出电平成为低的。在这一状态中,虽然串行数据被转换成了并行数据,但并不进行印刷操作。
反之,当EOR门30的输出为高电平时,并不执行数据的串/并行转换。然而,选通信号输入端STB输入的选通信号的逻辑“非”可通过“与”门28输入到各“与”门14’。因此可以进行印刷。
EOR门30的输入端分别被IC中的电阻器R1与R2上拉。EOR门30的一个输入端连到选择信号输入端SEL-1而另一个连到选择信号输入端SEL-2。当选择信号输入端SEL-1的输入等于选择信号输入端SEL-2的输入时,EOR门30的输出成为低电平,而当它们不等时则EOR门30的输出成为高电平。即,有可能使用从选择信号输入端SEL-1与SEL-2输入的信号将IC执行数据串/并行转换的周期与IC执行印刷的周期互相切换。由于在本实施例中提供了这一切换,移位寄存器10与“与”门14’以不同的定时操作。
这样,便消除了传统上用于使数据输入与串/并行转换并行地与印刷操作执行的锁存器。结果,减少了门的数量并减小了电路的大小。从而有可能以低成本生产感热头驱动IC。并且保持了高速印刷性能。
选通信号只确定向电阻器供电的时间(热量),而IC是否执行印刷操作则由不是该选通信号的一个选择信号的电平来确定的。因此,在使用多个具有相同结构(如图1所示的结构)的IC在若干块中互相独立地印刷时,没有必要使用多种选通信号。从而,简化了多个IC与一个外部电路之间的接口的结构,并且还简化了IC的控制方法。如果在各块中下拉选择信号输入端SEL-1与SEL-2两者中的一个,在各块中只要少数的选择信号就足够了。
图2示出使用四个具有与第一实施例相同的结构的IC34的一个感热头驱动电路的结构。IC34中的两个指派给一个块A而另两个则指派给一个块B。根据这一电路,有可能以两个块互相独立地进行印刷。为了简化示图,只示出了一个输出端DO与一个连到输出端DO上的电阻器36,但实际上在每一IC34中有64个输出端DO与64个电阻器64。
指派给同一块的两个IC34是级联的。例如,图2中左侧的IC34(它是指派给块A的)的串行数据输出端SO是连到在其右侧的IC34的串行数据输入端SI上的。同样,图2中指派给块B的左侧IC34的串行数据输出端SO是连接到在其右侧的IC34的串行数据输入端SI上的。因此,块A与块B都有128位的一个输出。
电源VDD将指派给块A的IC34的选择信号输入端SEL-1上拉,而指派给块B的IC34的选择信号输入端SEL-1则下拉到地电平GND。相同的选择信号从各自的选择信号输入端SEL-2输入到指派给块A与B的两个IC。串行输入数据、时钟与选通信号也是块A与B共用的信号。串行数据输出分别从块A与B的右侧IC34上得到。
图3示出通过作用在IC34的各端(CLK、SEL-2、SI与STB)上的信号的定时驱动图2中所示的电路的一种方法。如图3所示,作用在选择信号输入端SEL-2的选择信号的电平以预定的周期在高低电平之间变化。时钟信号具有比选择信号高得多的频率。选通信号是与选择信号同步的并具有一个预定的负载比。该负载比决定电阻器36的加热时间。
如图2所示,指派给块A的IC的选择信号输入端SEL-1被拉升,使得EOR门30的一个输入固定在一个低电平上。因此,在这一IC34中,当选择信号为高电平时,EOR门30的输出为低电平,而当选择信号为低电平时,EOR门30的输出为高电平。结果,在指派给块A的IC34中,当选择信号为高电平时,执行输入数据的串/并行转换,而当选择信号为低电平时,从“与”门14’向晶体管16提供选通信号(即执行印刷操作)。
指派给块B的IC34的选择信号输入端SEL-1被下拉,使得EOR门30的一个输入端固定在低电平上。因而,在这一IC中,当选择信号为高电平时,EOR门30的输出为高电平,而当选择信号为低电平时,EOR门30的输出为低电平。结果,在指派给块B的IC34中,当选择信号为高电平时从“与”门14’向晶体管16提供选通信号(即执行印刷操作),而当选择信号为低电平时,则执行输入数据的串/并行转换。
即,当选择信号为高电平时,串行输入数据输入到指派给块A的IC34中并被转换成并行数据(数据传送至块A)。同时,当生成选通信号时,指派给块B的IC34执行印刷操作。另一方面,当选择信号为低电平时,串行输入数据输入到指派给块B的IC34并被转换成并行数据(数据传送至块B)。同时,当生成选通信号时,指派给块A的IC34执行印刷操作。
以这一方式,在使用本实施例的IC34而在各块中互相独立地进行印刷中,选择信号输入端SEL-1或SEL-2两者之一固定在逐块不同的一个电位上,而选择信号则输入到另一个选择信号输入端SEL-1或者SEL-2。虽然各块中的操作逻辑是不同的,但是使用具有同样规格的IC34及只用一种选通信号,也可进行高速印刷。这样,就没有必要对应于不同的操作逻辑电平而在生产IC34中改变其制造步骤。
在图2中,只是为了使使用IC的方法清楚起见才由外部电源VDD将指派给块A的IC34中的SEL-1拉升的。实际上从IC34外部的拉升是不必要的。由于拉升是在IC34内部进行的,只要将SEL-1的线搭接省略即可(保持SEL开路)。结果,必要的线搭接步骤的次数便减少了。
图4示出了根据本发明的一种感热头驱动IC的一个第二实施例的结构。用相同的数字来标示与第一实施例中相同的部件,并省略它们的说明。
在这一实施例中,设置了四个选择信号输入端SEL-D、A/B、SEL-S与1/2。在一个输入选择电路38中以第一实施例相同的方式设置了“与”门26、28、EOR门30以及反相器32。然而,“与”门26、28、EOR门30及反相器32的使用方法以及它们的功能是与第一实施例中的不同的。输入选择电路38还设有一个EOR门40。
一个时钟信号通过时钟信号输入端CLK输入到“与”门26的一个输入端,而EOR门30的输出则输入到另一端(不通过反相器32)。因此,来自时钟信号输入端CLK的时钟输入只在EOR30的输出为高电平时才供给移位寄存器10。从而,移位寄存器10只在EOR门30的输出为高电平时才将来自串行数据输入端SI的输入串行数据转换成并行数据,并且在EOR门30的输出为低电平时不执行这一处理。EOR30的两个输入端分别连到选择信号输入端SEL-D与A/B,并且在IC内部分别由电阻器R3与R4拉升。
“与”门28有三个输入端。“与”门28的一个输入端连到选通信号输入端STB,另一个连到反相器32的输出端,而第三个则连到EOR门40的输出端。连到选通信号输入端STB的“与”门28的输入端是一个反相的输入端。反相器32输出EOR门30的输出的逻辑“非”。因此,“与”门28的输出是下列三个信号的“与”从选通信号输入端STB输入的选通信号的逻辑“非”,EOR门30的输出的逻辑“非”以及EOR门40的输出。EOR门40的两个输入端分别连到选择信号输入端SEL-S与1/2,并在IC内部由电阻器R5与R6拉升。
“与”门28的输出端连到各“与”门14’的一个输入端。因此,只有在EOR门30的输出为低电平且EOR门40的输出为高电平时,从选通信号输入端STB输入的选通信号的逻辑“非”才输入到各“与”门14’。换言之,只在EOR门30的输出为低电平且EOR门40的输出为高电平而选通信号输入端STB上的电位为低时才执行印刷操作。任何其它时侯都不进行印刷操作。
在这一实施例中,当EOR门30的输出为低电平时执行输入数据的串/并行转换,而当EOR门30的输出为高电平时则不执行。当EOR门30的输出为低电平,在EOR门40的输出为高电平的条件下执行印刷,但当EOR门30的输出为高电平时,无论EOR门40的输出电平是高还是低,都不执行印刷。结果,串/并行转换的定时总是与印刷的定时不同。IC是否执行印刷还取决于EOR门40的输出,而印刷时间则是由选通信号决定的。
图5示出了使用8个与第二实施例中的结构相同的IC42的一种感热头驱动电路的结构。这一电路用于四个块互相独立地印刷。图中左上所示的两个IC42指派给一个块A-1,图中右上的两个IC42指派给一个块A-2,图中左下所示的两个IC42指派给一个块B-1,图中右下所示的两个IC42指派给一个块B-2、在图5中,与图2相同,只示出了一个输出端DO及一个电阻器36。
指派给同一块的两个IC42是级联的。输入到块A-2中的IC42的串行数据是从块A-1中的IC42输出的串行数据,同样地,输入到块B-2中的IC42的串行数据是从块B-1中的IC42输出的串行数据。串行数据是通过一条共同的信号线输入到块A-1与块B-1的。因此,块A-1中的IC与块A-2中的IC合作将64位×4=256位的串行数据转换成并行数据,而块B-1中的IC与块B-2中的IC合作将256位的串行数据转换成并行数据。
IC42的选择信号输入端SEL-D由一条公共的信号线连接在一起。同样地,IC42的选择信号输入端SEL-S也由一条公共的信号线连接在一起。IC42的选通信号输入端STB也由一条公共信号线连接在一起。此外,IC42的时钟信号输入端CLK也由一条公共信号线连接在一起。
各IC42的选择信号输入端A/B与1/2从IC42的外部被上拉或下拉。在块A-1与A-2中,选择信号输入端A/B被上拉,而在块B-1与B-2中,选择信号输入端A/B则被下拉。在块A-1与B-1中,选择信号输入端1/2被上拉,而在块A-2与B-2中,选择信号输入端1/2则被下拉。因此,在块A-1中,端A/B固定在高电位且端1/2固定在高电位;在块A-2中,端A/B固定在高电位而端1/2在低电位;在块B-1中,端A/B固定在低电位而端1/2在高电位;在块B-2中,端A/B固定在低电位且端1/2在低电位。
图6中示出了一种通过对供给IC42的各端的信号进行定时驱动图5中所示的电路的方法。
从端SEL-D输入到各IC42的一个选择信号是一个以预定的周期从高电平(“1”)变到低电平(“O”)的信号。从端SEL-S输入到各IC42的一个选择信号具有从端SEL-D输入的选择信号两倍的周期。在图6中,使用了2位的一个选择信号,并且从端SEL-D输入的选择信号表示第一位,从而端SEL-S输入的选择信号表示第二位。
当选择信号的第一位(即从端SEL-D输入的选择信号)为低电平时,EOR门30的输出等于所有IC中端A/B的输入。相应地,在其端A/B的输出等于所有IC中端A/B的输入。相应地,在其端A/B被从IC外部上拉的IC42中(即,在指派给块A-1或A-2的IC42中),当选择信号的第一位为低电平时,EOR门30的输出成为高电平。在其端A/B被从IC外部下拉的IC42中(即在指派给块B-1或B-2的IC42中),当选择信号的第一位为低电平时,EOR门30的输出成为低电平。
另一方面,当选择信号的第一位为高电平时,EOR门30的输出等于所有IC42中的端A/B的输入的逻辑“非”。相应地,在指派给块A-1或A-2的IC42中,当选择信号的第一位为高电平时,EOR门30的输出成为低电平。在指派给块B-1或B-2的IC42中,当选择信号的第一位为高电平时,EOR门30的输出成为高电平。
当选择信号的第二位(即,从端SEL-S输入的选择信号)为低电平时,EOR门40的输出等于所有IC42中端1/2的输入。相应地,在其端1/2被从IC外部上拉的IC42中(即,即指派给块A-1或B-1的IC42中),当选择信号的第二位为低电平时,EOR门40的输出成为高电平。在其端1/2被从IC外部下拉的IC42中(即,在指派给块A-2或B-2的IC42中),当选择信号的第二位为低电平时,EOR门40的输出成为低电平。
另一方面,当选择信号的第二位为高电平时,EOR门40的输出等于所有IC中的端1/2的输入的逻辑“非”。相应地,在指派给块A-1或B-1的IC42中,当选择信号的第二位为高电平时,EOR门40的输出成为低电平。在指派给块A-2或B-2的IC42中,当选择信号的第二位为高电平时,EOR门40的输出成为高电平。
选择信号与EOR门30、EOR门40的输出之间的上述关系集中地示出在表1中,其中,高电平用“1”表示,而低电平用“0”表示。
由于串/并行转换只在EOR门30的输出为高电平时才由移位寄存器10执行,串/并行转换按表2中所示的定时在四块中的各块中操作。
在这一方式中,当从端SEL-D输入的选择信号为低电平时,串/并行转换在其端A/B被上拉的块A-1与A-2中执行,如图6中以“A块传送”所表示的,当从端SEL-D输入的选择信号为高电平时,串/并行转换在其端A/B被下拉的块B-1与B-2中执行,如图6中以“B块传送”所表示的。换言之,一组中其端A/B被上拉的IC42执行串/并行转换,其定时与一组其端被下拉的IC42的定时不同。串/并行转换的定时由端SEL-D输出的信号确定。即,端A/B的功能是指定同时执行串/并行转换的块。
由于只在EOR门30的输出为低电平且EOR门40的输出为高电平时才根据一个选通信号执行对加热操作的控制,所以按照表3中所示的定时向指派给四块中各块的电阻器36供电。
在这一方式中,当从端SEL-S输入的选择信号为低电平时,在其端1/2被上拉的块A-1与B-1中执行印刷,而当从端SEL-S输入的选择信号为高电平时,则在其端1/2被下拉的块A-2与B-2中执行印刷。换言之,在一组中其端1/2被上拉的IC中执行印刷,其定时与一组中其端1/2被下拉的IC42的定时不同。印刷定时是由从端SEL-S输出的信号确定的。即,端1/2的功能是协同端A/B指定同时执行印刷的块。印刷时间是根据一个选通信号确定的,如图6中虚线所示。
图7示出这一实施例中数据输入定时与印刷定时之间的不同。如图7所示,在一实施例中,印刷定时相对于数据输入定时延迟了从端SEL-D输入的选择信号的周期的一半。
因此,这一实施例产生与第一实施例相同的优点。例如,可以不需要锁存器而在四个块中互相独立地印刷。也能用这一实施例中的IC42在两个块中互相独立地进行印刷。虽然在图5中这些端是在IC42的外部被上拉的,由于上拉也是在IC42内进行的,如图4所示,所以也没有必要在IC42外部将端A/B与1/2上拉,而用户只须将这些端保持开路即可。
图8示出根据本发明的一种感热头驱动IC的一个第三实施例的结构。在图8中,用相同的数字标示第一与第二实施例中相同的部件,并省略对它们的说明。在这一实施例中,使用了几乎与第二实施例相同的输入选择电路44,这一实施例与第二实施例不同之处在于它不使用端A/B与1/2。电阻器R3与R5分别上拉EOR门30与40的一个输入端。从而有可能减少端的数量,借此简化线路模式并缩小感热头的尺寸。
图9示出根据本发明的一种感热头驱动IC的一个第四实施例。在图9中,相同的数字用于标示第一至第三实施例中相同的部件,并省略它们的说明。在这一实施例中,设置了几对第二实施例中的端1/2与SEL-S、并且对应于这些端设置了几个电阻器R5与R6。然而,在图中为了简化只示出了其中的一对端子及一对电阻器。输入选择电路46使用一个比较器48来代替EOR门40。比较器48当其输入为一组预定值的组合时输出一个高电平信号。因此,通过将图6所示的操作推广成如图10所示,便有可能互相独立地印刷任何给定数目的块。
在这些实施例中,IC具有64位而各块具有128位的输出,但本发明并不限制位的数目。此外,如果将本发明的电路与已知的电阻器之类结合,便可得到一种能进行高速印刷的小型感热头。本发明包括这些装置与机器。
如上所述,根据本发明的感热头驱动IC,由于设置了一个选择信号输入端来确定数据输入定时与电阻器加热定时,只要一种确定加热(印刷)时间的选通信号便足够了,从而简化了外部接口。此外,由于使得串行数据输入定时与电阻器加热定时互相不同,诸如锁存电路这样的装置便可消除了,这使得电路的尺寸缩小。
根据本发明的感热头驱动电路,由于多个选择信号输入端中的若干个是固定在若干块中逐块不同的电位上的,而从剩下的端上输入选择信号,这便有可能使用相同结构的IC。
根据本发明的感热头,由于本发明的感热头驱动电路,一种小型而高速的印刷感热头便得以实现。
虽然,已经描述的是当前认为是本发明的较佳实施例,但应能理解,可对其作出各种改型,所附的权利要求书意在覆盖所有落入本发明的真实精神与范围内的这些改型。
表1选择信号 EOR门30的输出 EOR门40的输出SEL-D SEL-S A-1 A-2 B-1 B-2 A-1 A-2 B-1 B-20 0 1 1 0 0 1 0 1 00 1 1 1 0 0 0 1 0 11 0 0 0 1 1 1 0 1 01 1 0 0 1 1 0 1 0 1表2选择信号 执行串/并行转换的块SEL-D0 A-1 A-21 B-1 B-2表3选择信号 加热电阻器的块SEL-S SEL-S0 0 B-10 1 B-21 0 A-11 1 A-权利要求
1.一种感热头驱动集成电路,包括若干选择信号输入端,用于输入选择信号;一个电源装置,用于根据提供的并行数据有选择地对多个电阻器供电;一个串/并行转换装置,用于将输入串行数据转换成并行数据;以及一个输入选择装置,用于当从所述选择信号输入端输入的值的组合为一个第一组合时许可串/并行转换,而当从所述选择信号输入端输入的所述值的所述组合为一个第二组合时许可有选择的供电操作。
2.根据权利要求1的一种感热头驱动集成电路,其中所述输入选择装置包括一个装置,用于当从所述选择信号输入端输入的所述值的所述组合为该第一组合时生成一个串/并行转换许可信号并将所述信号提供给所述串/并行转换装置;以及所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换。
3.根据权利要求1的一种感热头驱动集成电路,其中所述输入选择装置包括一个装置,用于当从所述选择信号输入端输入的所述值的所述组合为该第二组合时生成一个加热操作许可信号并将所述信号提供给所述电源装置;以及所述电源装置只在提供所述加热操作许可信号时才执行该有选择的供电操作。
4.根据权利要求2的一种感热头驱动集成电路,其中所述输入选择装置包括一个装置,用于当从所述选择信号输入端输入的所述值的所述组合为该第二组合时生成一个加热操作许可信号并将所述加热操作许可信号提供给所述电源装置;以及所述电源装置只在提供所述加热操作许可信号时才执行该加热操作。
5.根据权利要求1的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个加热操作许可信号;及一个装置,用于通过求出所述加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换;所述电源装置只在提供所述加热操作许可信号时才执行该有选择的供电操作;以及所述第一组合与所述第二组合是互斥的。
6.根据权利要求1的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;及一个装置,用于通过求出所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换;以及所述电源装置只在提供至少所述第一加热操作许可信号时才执行该有选择的供电操作。
7.根据权利要求6的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括一个第三选择信号输入端,用于输入一个第三选择信号;及一个第四选择信号输入端,用于输入一个第四选择信号;所述输入选择装置还包括一个装置,用于通过求出所述第三选择信号与所述第四选择信号的“异或”生成一个第二加热操作许可信号;以及所述电源装置只在提供所述第一加热操作许可信号与所述第二加热操作许可信号两者时才执行该有选择的供电操作。
8.根据权利要求6的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括若干第三选择信号输入端,用于输入多个第三选择信号;及若干第四选择信号输入端,用于输入多个第四选择信号;所述输入选择装置还包括一个装置,用于当所述多个第三选择信号与所述多个第四选择信号的组合为一个预定的组合时生成一个第二加热操作许可信号;以及所述电源装置只在提供所述第一加热操作许可信号与所述第二加热操作许可信号两者时才执行该有选择的供电操作。
9.根据权利要求1的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;及一个装置,用于通过求出所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换;以及所述电源装置只在提供至少所述第一加热操作许可信号时才执行该有选择的供电操作。
10.根据权利要求9的一种感热头驱动集成电路,还包括一个上拉的电阻器,用于提供所述第一固定值。
11.根据权利要求9的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括一个第二选择信号输入端,用于输入一个第二选择信号;所述输入选择装置还包括一个装置,用于通过求出所述第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;以及所述电源装置只在提供所述第一加热操作许可信号与所述第二加热操作许可信号两者时才执行该有选择的供电操作。
12.根据权利要求11的一种感热头驱动集成电路,还包括一个上拉电阻器,用于提供所述第二固定值。
13.根据权利要求1的一种感热头驱动集成电路,还包括一个串行数据输入端,用于输入串行数据;一个时钟信号输入端,用于输入一个时钟信号;一个选通信号输入端,用于输入一个选通信号;其中所述串/并行转换装置包括一个移位寄存器,用于将从一个外部设备通过所述串行数据输入端输入到所述集成电路的所述串行数据通过按照所述时钟信号移位所述串行数据转换成并行数据,并将所述并行数据提供给所述电源装置;以及所述电源装置包括若干“与”门,用于只在所述输入选择装置许可进行该有选择的供电操作时求出从所述移位寄存器得到的所述并行数据的对应位与所述选通信号的“与”;及若干驱动部件,它们是对应于所述若干电阻器设置的并且受到从所述“与”门得到的“与”的控制。
14.根据权利要求13的一种感热头驱动集成电路,其中所述驱动部件为晶体管。
15.根据权利要求13的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;以及所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个加热操作许可信号;一个加热操作许可装置,用于根据所述加热操作许可信号选通所述选通信号并将该选通的选通信号提供给所述电源装置而许可所述电源装置进行该有选择的供电操作;一个装置,用于通过求出所述加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;及一个串/并行转换许可装置,用于根据所述串/并行转换许可信号选通所述时钟信号并将所述选通的时钟信号提供给所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换。
16.根据权利要求13的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换;及一个装置,用于通过求出所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换;以及所述电源装置只在提供至少所述第一加热操作许可信号时才执行该有选择的供电操作。
17.根据权利要求16的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括一个第三选择信号输入端,用于输入一个第三选择信号;及一个第四选择信号输入端,用于输入一个第四选择信号;所述输入选择装置还包括一个装置,用于通过求出所述第三选择信号与所述第四选择信号的“异或”生成一个第二加热操作许可信号;以及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给所述电源装置而许可所述电源装置进行该有选择的供电操作;以及所述电源装置只在提供该第一加热操作许可信号与该第二加热操作许可信号两者时才执行该有选择的供电操作。
18.根据权利要求13的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括若干第三选择信号输入端,用于输入多个第三选择信号;及若干第四选择信号输入端,用于输入多个第四选择信号;所述输入选择装置还包括一个装置,当所述多个第三选择信号与所述多个第四选择信号的组合为一个预定的组合时生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给所述电源装置而许可所述电源装置进行该有选择的供电操作;所述电源装置只在提供所述第一加热操作许可信号与所述第二加热操作许可信号两者时才执行该有选择的供电操作。
19.根据权利要求13的一种感热头驱动集成电路,其中所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换;及一个装置,用于通过求出所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;所述串/并行转换装置只在提供所述串/并行转换许可信号时才执行该串/并行转换;以及所述电源装置只在提供至少所述第一加热操作许可信号时才执行该有选择的供电操作。
20.根据权利要求19的一种感热头驱动集成电路,还包括一个上拉电阻器,用于提供所述第一固定值。
21.根据权利要求19的一种感热头驱动集成电路,其中所述若干选择信号输入端中还包括一个第二选择信号输入端,用于输入一个第二选择信号;所述输入选择装置还包括一个装置,用于通过求出所述第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给所述电源装置而许可所述电源装置进行该有选择的供电操作;以及所述电源装置只在同时提供所述第一加热操作许可信号与所述第二加热操作许可信号时才执行该有选择的供电操作。
22.根据权利要求21的一种感热头驱动集成电路,还包括一个上拉电阻器,用于提供所述第二固定值。
23.根据权利要求13的一种感热头驱动集成电路,其中所述电源装置包括若干输出端,用于连接所述驱动部件与所述电阻器。
24.根据权利要求13的一种感热头驱动集成电路,还包括一个串行输出端,用于从所述集成电路向外部输出串行数据,所述串行数据是由于所述移位寄存器的移位而溢出所述移位寄存器的。
25.根据权利要求1的一种感热头驱动集成电路,其中所述输入选择装置还包括一个装置,用于固定所述选择信号输入端中至少一个上的电位。
26.一种感热头驱动电路,具有若干感热头驱动集成电路,各所述感热头驱动集成电路包括若干选择信号输入端,用于输入选择信号;一个电源装置,用于根据提供的并行数据有选择地向多个电阻器供电;一个串/并行转换装置,用于将输入的串行数据转换成并行数据;及一个输入选择装置,用于当从所述选择信号输入端输入的值的组合为一个第一组合时许可所述串/并行转换装置进行串/并行转换,而当从所述选择信号输入端输入的值的所述组合为一个第二组合时许可所述电源装置进行该有选择的供电操作;其中至少一个所述感热头驱动集成电路是指派给若干块中的每一块的,各块由若干电阻器构成,并且每一个所述感热头驱动集成电路控制对应的块中的至少某些所述电阻器的有选择的供电操作;各感热头驱动集成电路的所述选择信号输入端分成至少两组;一个第一组中的选择信号输入端是固定在逐块不同的电位上的;以及一个只包括不属于所述第一组的选择信号输入端的第二组,该组输入一个选择信号。
27.根据权利要求26的一种感热头驱动电路,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第一组合时生成所述串/并行转换许可信号并将所述串/并行转换许可信号提供给该集成电路中的所述串/并行转换装置;以及所述串/并行转换装置只在该集成电路中的所述输入选择装置提供所述串/并行转换许可信号时才执行该串/并行转换。
28.根据权利要求26的一种感热头驱动电路,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第二组合时生成所述加热操作许可信号并将所述加热操作许可信号提供给该集成电路中的所述电源装置;以及所述电源装置当该集成电路中的所述输入选择装置提供所述加热操作许可信号时执行该有选择的供电操作。
29.根据权利要求27的一种感热头驱动电路,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第二组合时生成所述加热操作许可信号并将所述加热操作许可信号提供给该集成电路中的所述电源装置;以及所述电源装置在该集成电路中的所述输入选择装置提供所述加热操作许可信号时执行该有选择的供电操作。
30.根据权利要求26的一种感热头驱动电路,其中各所述集成电路还包括一个串行数据输入端,用于输入串行数据;一个时钟信号输入端,用于输入一个时钟信号一个选通信号输入端,用于输入一个选通信号到所述电源装置;一个串行数据输出端,用于从所述集成电路向外部输出串行数据;及若干输出端,所述电源装置通过它们有选择地将电力提供给所述电阻器;各集成电路中的所述串/并行转换装置将该集成电路的所述串行数据输入端输入的所述串行数据转换成并行数据并从该集成电路的所述串行数据输出端向外部输出溢出的串行数据,只在该集成电路中的所述输入选择装置许可进行所述串/并行转换时才执行该串/并行转换;以及各集成电路中的所述电源装置在该集成电路的所述选通信号输入端输入的所述选通信号所指定的周期内,通过该集成电路的输出端,向该集成电路中的所述串/并行转换装置提供的所述并行数据所指定的所述电阻器供电,并且只在该集成电路中的所述输入选择装置许可进行所述有选择的供电操作时才执行该有选择的供电操作。
31.根据权利要求30的一种感热头驱动电路,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个加热操作许可信号;一个加热操作许可装置,用于根据该集成电路中的所述加热操作许可信号生成装置所提供的所述加热操作许可信号选通所述选通信号并将选通的选通信号提供给该集成电路中的所述电源装置而许可所述电源装置进行该有选择的供电操作;一个装置,用于通过求出该集成电路中的所述加热操作许可信号生成装置所提供的所述加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;以及一个串/并行转换许可装置,用于根据该集成电路中的串/并行转换许可信号生成装置提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换。
32.根据权利要求31的一种感热头驱动电路,其中各集成电路的所述第一选择信号输入端的电位是固定在逐块不同的电位的;各集成电路的所述第二选择信号输入端、各集成电路的所述时钟信号输入端、以及各集成电路的所述选通信号输入端是分别连接在一起的;指派给同一块的集成电路是通过将前一个集成电路的串行数据输出端连接到下一个集成电路的串行数据输入端而级联在一起的;以及指派给不同的块的级联的集成电路是通过将各级联的最前面的集成电路的串行数据输入端互联而并联在一起的。
33.根据权利要求32的一种感热头驱动电路,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是拉到电源电位的。
34.根据权利要求32的一种感热头驱动电路,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是下拉到地电位的。
35.根据权利要求30的一种感热头驱动电路,其中各集成电路的所述选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;一个第二选择信号输入端,用于输入一个第二选择信号;一个第三选择信号输入端,用于输入一个第三选择信号;及一个第四选择信号输入端,用于输入一个第四选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于通过求出所述第三选择信号与所述第四选择信号的“异或”生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可所述电源装置进行该有选择的供电操作;所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可所述串/并行转换时才执行该串/并行转换;以及所述电源装置只在该集成电路中的所述加热操作许可装置许可所述有选择的供电操作时才执行该有选择的供电操作。
36.根据权利要求35的一种感热头驱动电路,其中各集成电路的所述第一选择信号输入端与所述第三选择信号输入端的电位是固定在逐块不同的电位上的;各集成电路的所述第二选择信号输入端、各集成电路的所述第四选择信号输入端、各集成电路的时钟信号输入端以及各集成电路的所述选通信号输入端是分别连接在一起的;指派给同一块的集成电路是通过将前一个集成电路的所述串行数据输出端连接到后一个集成电路的所述串行数据输入端而级联在一起的;指派给不同的块而其所述第一选择信号输入端固定在一个相等电位上的级联的集成电路是通过将前一个级联的最后一级上的集成电路的串行数据输出端连接到后一个级联的最前面的级上的集成电路的串行数据输入端上而级联在一起的;以及指派给不同的块而其所述第一选择信号输入端固定在不同的电位上的级联的集成电路是通过并联各级联的最前面的集成电路的串行数据输入端而并联在一起的。
37.根据权利要求36的一种感热头驱动电路,其中指派给所述块之一的集成电路的所述第一选择信号输入端是上拉到电源电位的。
38.根据权利要求36的一种感热头驱动电路,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是下拉到地电位的。
39.根据权利要求30的一种感热头驱动电路,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;一个第二选择信号输入端,用于输入一个第二选择信号;若干第三选择信号输入端,用于输入多个第三选择信号;及若干第四选择信号输入端,用于输入多个第四选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置以许可所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于当所述多个第三选择信号与所述多个第四选择信号的组合为一个预定的组合时生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可所述电源装置进行该有选择的供电操作;各集成电路中的所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可进行串/并行转换时才执行该串/并行转换;以及所述电源装置只在该集成电路中的所述加热操作许可装置许可进行该有选择的供电操作时才执行该有选择的加热操作。
40.根据权利要求30的一种感热头驱动电路,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与一个第一固定值的“异或”生成一个中/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于通过求出所述第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据该集成电路中的所述第一加热操作许可信号生成装置与所述第二加热操作许可信号生成装置所提供的所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可所述电源装置进行该有选择的供电操作;所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可进行所述串/并行转换时才执行该串/并行转换;以及所述电源装置只在该集成电路中的所述加热操作许可装置许可进行有选择的供电操作时才执行该有选择的供电操作。
41.根据权利要求40的一种感热头驱动电路,其中各所述集成电路还包括一个上拉电阻器,用于提供所述第一固定值。
42.根据权利要求40的一种感热头驱动电路,其中各所述集成电路还包括一个上拉电阻器,用于提供所述第二固定值。
43.根据权利要求26的一种感热头驱动电路,其中各集成电路中的所述输入选择装置包括一个装置,用于在该集成电路内部固定至少一个所述选择信号输入端上的电位。
44.一种感热头包括若干电阻器;及若干感热头驱动集成电路;其中各所述集成电路包括;若干选择信号输入端,用于输入选择信号;一个电源装置,用于根据所提供的并行数据有选择地向若干电阻器供电;一个串/并行转换装置,用于将输入的串行数据转换成并行数据;以及一个输入选择装置,用于当从所述选择信号输入端输入的值的组合为一个第一组合时许可所述串/并行转换装置进行该串/并行转换,而当从所述选择信号输入端输入的值的组合为一个第二组合时则许可所述电源装置进行该有选择的供电操作;将至少一个感热头驱动集成电路指派给若干块中的一块,这些块中的每一块是由若干电阻器构成的,并且每一个感热头驱动集成电路控制对应的块中至少一部分所述电阻器的有选择的供电操作;各感热头驱动集成电路的所述选择信号输入端分成至少两组;第一组选择信号输入端是固定在逐块不同的电位上的;以及一个只包括不属于所述第一组的选择信号输入端的第二组输入一个选择信号。
45.根据权利要求44的一种感热头,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第一组合时生成一个串/并行转换许可信号并将所述串/并行转换许可信号提供给该集成电路中的所述串/并行转换装置;以及该集成电路中的所述串/并行转换装置只在该集成电路中的所述输入选择装置提供所述串/并行转换许可信号时才执行该串/并行转换。
46.根据权利要求44的一种感热头,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第二组合时生成一个加热操作许可信号并将所述加热操作许可信号提供给所述电源装置;以及该集成电路中的所述电源装置在该集成电路中的所述输入选择装置提供所述加热操作许可信号时执行该有选择的供电操作。
47.根据权利要求45的一种感热头,其中各集成电路中的所述输入选择装置包括一个装置,用于当从该集成电路的所述选择信号输入端输入的值的组合为一个第二组合时生成一个加热操作许可信号并将所述加热操作许可信号提供给该集成电路中的所述电源装置;以及该集成电路中的所述电源装置在该集成电路中的所述输入选择装置提供所述加热操作许可信号时执行该有选择的供电操作。
48.根据权利要求44的一种感热头,其中各集成电路还包括一个串行数据输入端,用于输入串行数据;一个时钟信号输入端,用于输入一个时钟信号;一个选通信号输入端,用于输入一个选通信号到所述电源装置;一个串行数据输出端,用于从所述集成电路向外部输出串行数据;及若干输出端,所述电源装置通过它们对所述电阻器供电;所述串/并行转换装置将从该集成电路的所述串行数据输入端输入的所述串行数据转换成并行数据并从该集成电路的所述串行输出端向外部输出溢出的串行数据,并且只在该集成电路的所述输入选择装置许可进行所述串/并行转换时才执行该串/并行转换;以及所述电源装置在由该集成电路的所述选通信号输入端输入的所述选通信号所指定的周期中,通过该集成电路的输出端,向由该集成电路的所述串/并行转换装置所提供的所述并行数据所指定的所述电阻器供电,并只在该集成电路的所述输入选择装置许可所述有选择的供电操作时才执行该有选择的供电操作。
49.根据权利要求48的一种感热头,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个加热操作许可信号;一个加热操作许可装置,用于根据该集成电路中的所述加热操作许可信号生成装置所提供的所述加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可该集成电路中的所述电源装置进行该有选择的供电操作;一个装置,用于通过求出该集成电路中的所述加热操作许可信号生成装置所提供的所述加热操作许可信号的逻辑“非”生成一个串/并行转换许可信号;以及一个串/并行转换许可装置,用于根据该集成电路中的该串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可该集成电路中的所述串/并行转换装置进行该串/并行转换。
50.根据权利要求49的一种感热头,其中各集成电路的所述第一选择信号输入端的电位是固定在逐块不同的一个电位上的;各集成电路的所述第二选择信号输入端、各集成电路的所述时钟信号输入端以及各集成电路的所述选通信号输入端是分别连接在一起的;指派给同一块的集成电路是通过将前一个集成电路的串行数据输出端连接到后一个集成电路的串行数据输入端而级联在一起的;以及指派给不同块的级联的集成电路是通过将各级联中的最前面的集成电路的串行数据输入端连在一起而并联的。
51.根据权利要求50的一种感热头,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是上拉到电源电位的。
52.根据权利要求50的一种感热头,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是下拉到地电位的。
53.根据权利要求48的一种感热头,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;一个第二选择信号输入端,用于输入一个第二选择信号;一个第三选择信号输入端,用于输入一个第三选择信号;及一个第四选择信号输入端,用于输入一个第四选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的该串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可该集成电路中的所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于通过求出所述第三选择信号与所述第四选择信号的“异或”生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可该集成电路中的所述电源装置进行该有选择的供电操作;各集成电路中的所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可进行所述串/并行转换时才执行该串/并行转换;以及各集成电路中的所述电源装置只在该集成电路中的所述加热操作许可装置许可进行所述有选择的供电操作时才执行该有选择的供电操作。
54.根据权利要求53的一种感热头,其中各集成电路的所述第一选择信号输入端与所述第三选择信号输入端的电位是固定在逐块不同的电位上的;各集成电路的所述第二选择信号输入端、各集成电路的所述第四选择信号输入端、各集成电路中的所述时钟信号输入端以及各集成电路中的所述选通信号输入端是分别连接在一起的;指派给同一块的集成电路是通过将前一个集成电路的所述串行数据输出端连接到后一个集成电路的所述串行数据输入端而级联在一起的;指派给不同的块的并且它们的所述第一选择信号输入端为固定在等电位上的那些级联的集成电路是通过将前一个级联的最后一级上的集成电路的串行数据输出端连接到后一个级联的最前面的一级上的集成电路的串行数据输入端而加以级联的;以及指派给不同的块并且它们的所述第一选择信号输入端为固定在不同的电位上的那些级联的集成电路是通过将各级联最前面的那些集成电路的串行数据输入端连接在一起而加以并联的。
55.根据权利要求54的一种感热头,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是上拉到电源电位的。
56.根据权利要求54的一种感热头,其中指派给所述块之一的所述集成电路的所述第一选择信号输入端是下拉到地电位的。
57.根据权利要求48的一种感热头,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;一个第二选择信号输入端,用于输入一个第二选择信号;若干第三选择信号输入端,用于输入多个第三选择信号;及若干第四选择信号输入端,用于输入多个第四选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与所述第二选择信号的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可该集成电路中的所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于当所述多个第三选择信号与所述多个第四选择信号的组合为一个预定的组合时生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可该集成电路中的所述电源装置进行该有选择的供电操作;各集成电路中的所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可进行串/并行转换时才执行该串/并行转换;以及该集成电路中的所述电源装置只在该集成电路中的所述加热操作许可装置许可进行该有选择的供电操作时才执行该有选择的供电操作。
58.根据权利要求48的一种感热头,其中各集成电路的所述若干选择信号输入端中包括一个第一选择信号输入端,用于输入一个第一选择信号;及一个第二选择信号输入端,用于输入一个第二选择信号;各集成电路中的所述输入选择装置包括一个装置,用于通过求出所述第一选择信号与一个第一固定值的“异或”生成一个串/并行转换许可信号;一个串/并行转换许可装置,用于根据该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号选通所述时钟信号并将该选通的时钟信号提供给该集成电路中的所述串/并行转换装置而许可该集成电路中的所述串/并行转换装置进行该串/并行转换;一个装置,用于通过求出该集成电路中的所述串/并行转换许可信号生成装置所提供的所述串/并行转换许可信号的逻辑“非”生成一个第一加热操作许可信号;一个装置,用于通过求出所述第二选择信号与一个第二固定值的“异或”生成一个第二加热操作许可信号;及一个加热操作许可装置,用于根据该集成电路中的所述第一加热操作许可信号生成装置与所述第二加热操作许可信号生成装置所提供的所述第一加热操作许可信号与所述第二加热操作许可信号选通所述选通信号并将该选通的选通信号提供给该集成电路中的所述电源装置而许可所述电源装置进行该有选择的供电操作;各集成电路中的所述串/并行转换装置只在该集成电路中的所述串/并行转换许可装置许可进行所述串/并行转换时才执行该串/并行转换;以及该集成电路中的所述电源装置只在该集成电路中的所述加热操作许可装置许可进行该有选择的供电操作时才执行该有选择的供电操作。
59.根据权利要求58的一种感热头,其中各集成电路还包含一个上拉电阻器,用于提供所述第一固定值。
60.根据权利要求58的一种感热头,其中各集成电路还包含一个上拉电阻器,用于提供所述第二固定值。
61.根据权利要求44的一种感热头,其中所述输入选择装置包括一个装置,用于在对应的集成电路内部固定至少一个所述选择信号输入端上的电位。
全文摘要
在一个感热头驱动集成电路中,输入的串行数据被一个移位寄存器转换成并行数据。求出所得到的并行数据与一个选通信号的“与”,并根据这些“与”来驱动晶体管。一个输入选择电路根据从选择信号输入端输入的值来确定串/并行转换定时与晶体管驱动定时。串/并行转换定时与晶体管驱动定时总是互相不同的,从而消除了用于锁存并行数据的锁存电路。选择信号输入端是有选择地上拉/下拉的。
文档编号B41J2/37GK1078198SQ93102
公开日1993年11月10日 申请日期1993年3月11日 优先权日1992年3月11日
发明者石岛道夫, 酒井正人, 福田满彦 申请人:罗姆公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1