液晶显示器及其驱动方法

文档序号:2603798阅读:248来源:国知局
专利名称:液晶显示器及其驱动方法
技术领域
本发明涉及液晶显示器。更具体地,涉及一种液晶显示器及其驱动方法,其提高了液晶显示器件的效率并且降低了制造成本。
背景技术
液晶显示器(LCD)使用电场来控制液晶的透光率,以显示图像。
如图1所示,LCD包括液晶显示板2,具有以矩阵形式排列的液晶单元;选通驱动器6,用于驱动液晶显示板2的选通线GL1至GLn;数据驱动器4,用于驱动液晶显示板2的数据线DL1至DLm;以及定时控制器8,用于控制选通驱动器6和数据驱动器4。
液晶显示板2包括薄膜晶体管TFT,设置在选通线GL1至GLn与数据线DL1至DLm之间的各个交叉点处;以及液晶单元7,与薄膜晶体管TFT相连。当向薄膜晶体管TFT提供扫描信号(即来自选通线GL的选通高压VGH)时,薄膜晶体管TFT导通,以将来自数据线DL的像素信号施加给液晶单元7。此外,当向薄膜晶体管TFT提供来自选通线GL的选通低压VGL时,薄膜晶体管TFT截止,从而保持充入液晶单元7的像素信号。
可以将液晶单元7等效地表示为液晶电容器(liquid crystalcapacitor)。液晶单元7包括与公共电极和薄膜晶体管相连的像素电极,该像素电极与公共电极和薄膜晶体管之间具有液晶。此外,液晶单元7包括存储电容器,用于保持所充入的像素信号,直到施加下一像素信号为止。将该存储电容器设置在像素电极和前级(pre-stage)选通线之间。这种液晶单元7根据通过薄膜晶体管TFT充入的像素信号来改变具有介电各向异性的液晶的配向状态,以控制透光率,从而实现灰度级。
定时控制器8使用从视频卡(未示出)提供的同步信号V和H,来生成选通控制信号(即,选通启动脉冲(GSP)、选通移位时钟(GSC)和选通输出使能(GOE))以及数据控制信号(即,源启动脉冲(SSP)、源移位时钟(SSC)、源输出使能(SOE)以及极性控制(POL))。将选通控制信号(即,GSP、GSC和GOE)施加给选通驱动器6,以控制选通驱动器6,而将数据控制信号(即,SSP、SSC、SOE和POL)施加给数据驱动器4,以控制数据驱动器4。此外,定时控制器8对红色(R)、绿色(G)和蓝色(B)像素数据VD进行调整,并且将这些像素数据施加给数据驱动器4。
选通驱动器6依次驱动选通线GL1至GLn。为此,选通驱动器6包括多个选通集成电路(IC)10,如图2A所示。在定时控制器8的控制下,选通IC 10依次驱动与其相连的选通线GL1至GLn。具体地,选通IC 10响应于来自定时控制器8的选通控制信号(即GSP、GSC和GOE)将选通高压VGH依次施加给选通线GL1至GLn。
更具体地,选通驱动器6响应于选通移位时钟GSC对选通启动脉冲GSP进行移位,以生成移位脉冲。然后,选通驱动器6响应于该移位脉冲在每个水平周期将选通高压VGH施加给对应的选通线GL。在每个水平周期对移位脉冲逐行进行移位,并且选通IC 10中的任意一个将选通高压VGH施加给对应的选通线GL,以与移位脉冲相对应。当未将选通高压VGH提供给选通线GL1至GLn时,选通IC在剩余的时间间隔内为特定的选通线提供选通低压VGL。
在每个水平周期,数据驱动器4将每一行的像素信号施加给数据线DL1至DLm。为此,数据驱动器4包括多个数据IC 16,如图2B所示。数据IC 16响应于来自定时控制器8的数据控制信号(即,SSP、SSC、SOE和POL)将像素信号施加给数据线DL1至DLm。数据IC 16使用来自伽马电压发生器(未示出)的伽马电压,将来自定时控制器8的像素数据VD转换为模拟像素信号。
数据IC 16响应于源移位时钟SSC对源启动脉冲SSP进行移位,以生成抽样信号。然后,数据IC 16响应于该抽样信号依次锁存特定单元的像素数据VD。此后,数据IC 16将已锁存的一行像素数据VD转换为模拟像素信号,并且在源输出使能信号SOE的使能时间间隔内,将这些信号施加给数据线DL1至DLm。数据IC 16响应于极性控制信号POL将像素数据VD转换为正像素信号或负像素信号。
如图3所示,各个数据IC 16包括移位寄存器部34,用于提供时序抽样信号;锁存器部36,用于响应于来自移位寄存器部34的抽样信号依次锁存像素数据VD,以同时输出这些数据;数模转换器(DAC)38,用于将来自锁存器部36的像素数据VD转换为像素电压信号;以及输出缓冲器部46,用于对来自DAC 38的像素电压信号进行缓冲,以将其输出。此外,数据IC 16包括信号控制器20,用于对来自定时控制器8的各种控制信号(即,SSP、SSC、SOE、REV和POL等)以及像素数据VD进行接口连接(interfacing);以及伽马电压部32,用于提供DAC 38所需的正伽马电压和负伽马电压。
信号控制器20对来自定时控制器8的各种控制信号(即,SSP、SSC、SOE、REV和POL等)以及像素数据VD进行控制,以将其输出给对应的元件。
伽马电压部32对于各个灰度级将从伽马基准电压发生器(未示出)输入的多个伽马基准电压进行细分,以将其输出。
包括在移位寄存器部34中的移位寄存器响应于源抽样时钟信号SSC,对来自信号控制器20的源启动脉冲SSP依次进行移位,以将其作为抽样信号输出。
锁存器部36响应于来自移位寄存器部34的抽样信号对来自信号控制器20的像素数据VD依次抽样一个时间周期,以对它们进行锁存。锁存器部36包括i(其中i是整数)个锁存器,以锁存i个像素数据VD,并且各锁存器具有与像素数据VD的位数相对应的大小(dimension)。具体地,定时控制器8将像素数据VD分成偶像素数据VDeven和奇像素数据VDodd,以降低传输频率,同时通过各条传输线路输出这些数据。在此,偶像素数据VDeven和奇像素数据VDodd中的每一个都包括红色(R)、绿色(G)和蓝色(B)像素数据。因此,锁存器部36对于各个抽样信号同时锁存通过信号控制器20提供的偶像素数据VDeven和奇像素数据VDodd。然后,锁存器部36响应于来自信号控制器20的源输出使能信号SOE同时输出i个锁存像素数据VD。
锁存器部36响应于数据反相(inversion)选择信号REV还原像素数据VD(对该像素数据VD进行了调制,以减少转换位数),以将其输出。定时控制器8通过使用一基准值来对像素数据VD进行调制,以使转换位数最小,来确定是否应对这些位进行反相。由于从LOW到HIGH或者从HIGH到LOW的转换位数最小,所以使得在数据传输时的电磁干扰(EMI)最小。
DAC 38将来自锁存器部36的像素数据VD同时转换为正像素电压信号和负像素电压信号,以将其输出。为此,DAC 38包括共同连接到锁存器部36的正(P)解码部40和负(N)解码部42;以及多路复用器(MUX)部44,用于对P解码部40和N解码部42的输出信号进行选择。
包括在P解码部40中的n个P解码器使用来自伽马电压部32的正伽马电压,将从锁存器部36同时输入的n个像素数据转换为正像素电压信号。包括在N解码部42中的i个N解码器使用来自伽马电压部32的负伽马电压,将从锁存器部36同时输入的i个像素数据转换为负像素电压信号。包括在多路复用器部44中的i个多路复用器响应于来自信号控制器20的极性控制信号POL,选择性地输出来自P解码器40的正像素电压信号或者来自N解码器42的负像素电压信号。
包括在输出缓冲器部46中的i个输出缓冲器包括串联连接到对应的i条数据线DL1至DLi的多个电压跟随器等。该输出缓冲器对来自DAC 38的像素电压信号进行缓冲,以将其施加给数据线DL1至DLi。
该现有技术的LCD根据液晶显示板2的分辨率类型来区分包括在数据驱动器4中的数据IC 16的数据输出通道。这是因为对于液晶显示板2的各种分辨率类型,数据IC 16具有与数据线DL相连的特定通道。因此,会出现以下问题,即对于液晶显示板2的各种分辨率类型需要使用具有不同输出通道的不同数量的数据IC 16。这降低了工作效率并且增加了制造成本。
更具体地,对于具有3072条数据线DL的分辨率为扩展图形阵列(eXtended Graphics Array)(XGA)级(即1024×3)的液晶显示器,需要4个数据IC 16,各个数据IC 16具有768个数据输出通道。对于具有4200条数据线DL的分辨率为高级扩展图形适配器+(Super extendedGraphics Adapter+)(SXGA+)级(即,1400×3)的液晶显示器,需要6个数据IC 16,各个数据IC 16具有702个数据输出通道。在这种情况下,将剩余的12个数据输出通道视为哑线(dummy line)。对于具有3840条数据线DL的分辨率为宽扩展图形阵列(Wide extended Graphics Array)(WXGA)级(即,1280×3)的液晶显示器,需要6个数据IC 16,各个数据IC 16具有642个数据输出通道。在这种情况下,将剩余的12个数据输出通道视为哑线。如上所述,对于液晶显示板2的每一种分辨率类型必须使用具有特定数量的数据输出通道的不同的数据IC 16。结果,现有技术的液晶显示器的缺点在于,降低了工作效率并且增加了制造成本。

发明内容
因此,本发明致力于一种液晶显示器及其驱动方法,其基本上消除了由于现有技术的限制和缺点所导致的一个或者更多个问题。
本发明的一个优点在于提供了一种液晶显示器及其驱动方法,其适用于提高显示器的效率并且降低制造成本。
本发明的另一个优点在于提供了一种液晶显示器及其驱动方法,其能够基于液晶显示板的分辨率类型来控制数据集成电路的输出通道。
本发明的其它特征和优点将在以下说明中加以阐述,并且部分地通过说明书而变得明了,或者可以通过本发明的实践而获知。通过文字说明及其权利要求以及附图中所具体指出的结构,可以实现并获得本发明的这些和其它优点。
为了实现这些和其它优点,一种根据本发明一个实施例的与显示器的多条数据线相连的数据驱动集成电路,其包括多个输出通道;以及选择单元,用于从所述多个输出通道中选择N个数据输出通道(其中N是整数),所述N个数据输出通道根据显示器的所需分辨率仅向对应数量的多条数据线提供像素数据。
在另一实施例中,一种用于向显示器的多条数据线提供像素数据的数据驱动集成电路,其包括N个输出通道,其中N是不小于所述多条数据线的整数,其中所述N个输出通道包括多个数据输出通道和多个哑输出通道;以及选择部,用于选择所述多个数据输出通道,以根据显示器的所需分辨率来施加像素数据,其中没有将所述像素数据施加给所述多个哑输出通道。
在另一实施例中,一种液晶显示器件,其包括具有形成在多条数据线和多条选通线的交叉点处的多个液晶单元的液晶显示板;数据集成电路,用于通过多个数据输出通道来提供像素数据;选通集成电路,用于驱动所述多条选通线;通道选择器,用于根据多条数据线来选择所述数据集成电路的多个数据输出通道;以及定时控制器,用于控制所述数据集成电路和所述选通集成电路。
在本发明的另一实施例中,一种驱动数据驱动集成电路的方法,包括确定显示器的所需分辨率;以及从连接到与显示器的所需分辨率相对应的多条数据线的N个输出通道中选择M个数据输出通道(其中M小于N),其中没有向(N-M)个输出通道提供像素数据。
在本发明的另一实施例中,一种驱动液晶显示器件的方法,包括确定所需的分辨率;从与数据驱动集成电路的多条数据线相连的多个输出通道中选择与显示器的所需分辨率相对应的数据输出通道集合;通过所述数据输出通道集合向所述多条数据线提供像素数据,其中不将像素数据提供给未选择的输出通道;使多条扫描线之一有效(enable);以及将所述像素数据从所述多条数据线提供给与有效扫描线相连的多个液晶单元。
应该理解,以上的概括说明和下面的具体说明都是示例性和说明性的,旨在为要求保护的本发明提供进一步的解释。


了本发明的实施例并与说明书一起用于说明本发明的原理,包含附图以提供对本发明的进一步理解,并且将其并入并构成说明书的一部分。在附图中图1是表示现有技术的液晶显示器的电路框图;
图2A表示包括在现有技术的选通驱动器中的选通集成电路;图2B表示包括在现有技术的数据驱动器中的数据集成电路;图3是表示图2B中的数据集成电路的内部构成的方框图;图4是表示根据本发明第一实施例的液晶显示器的电路框图;图5表示根据图4中所示的第一和第二输出选择信号而设置为具有600个数据输出通道的数据集成电路;图6表示根据图4中所示的第一和第二输出选择信号而设置为具有618个数据输出通道的数据集成电路;图7表示根据图4中所示的第一和第二输出选择信号而设置为具有630个数据输出通道的数据集成电路;图8表示根据图4中所示的第一和第二输出选择信号而设置为具有642个数据输出通道的数据集成电路;图9是表示图4中的数据集成电路的内部构成的方框图;图10是表示根据本发明第二实施例的液晶显示器中的数据集成电路的通道选择器和移位寄存器部的方框图。
图11表示根据本发明第三实施例的根据液晶显示器中的第一和第二输出选择信号而设置为具有600个数据输出通道的数据集成电路;图12表示根据本发明第三实施例的根据液晶显示器中的第一和第二输出选择信号而设置为具有618个数据输出通道的数据集成电路;图13表示根据本发明第三实施例的根据液晶显示器中的第一和第二输出选择信号而设置为具有630个数据输出通道的数据集成电路;图14表示根据本发明第三实施例的根据液晶显示器中的第一和第二输出选择信号而设置为具有642个数据输出通道的数据集成电路;图15是表示根据本发明第三实施例的液晶显示器中的数据集成电路的方框图;图16是表示根据本发明第三实施例的液晶显示器中的通道选择器和移位寄存器部的方框图。
具体实施例方式
现将详细说明本发明的优选实施例,其示例在附图中示出。
图4示意性地示出了根据本发明第一实施例的液晶显示器(LCD)。
在图4中,该LCD包括液晶显示板102,具有设置在数据线DL1到DLm以及选通线GL1到GLn的交叉点处的多个液晶单元;数据驱动器104,具有多个数据IC 116,每一个数据IC 116具有N个输出通道(其中N是整数),用于通过所述多个输出通道向N条或者更少的数据线提供像素数据;选通驱动器106,具有多个选通集成电路,用于向选通线GL1至GLn依次施加扫描脉冲;通道选择器,用于根据数据线DL1至DLm的数量来选择输出像素数据的多个数据IC 116的输出通道;以及定时控制器108,用于控制数据驱动器104和选通驱动器106中的每一个的驱动定时信号,并且用于将与所选择的输出通道相对应的数据施加给各个数据IC 116。
液晶显示板102包括薄膜晶体管TFT,设置在选通线GL1至GLn与数据线DL1至DLm的各个交叉点处;以及液晶单元(未示出)。当向薄膜晶体管TFT施加扫描信号(即,来自选通线GL的选通高压VGH)时,薄膜晶体管TFT导通,以将来自数据线DL的像素信号施加给液晶单元。此外,当向薄膜晶体管TFT施加来自选通线GL的选通低压VGL时,薄膜晶体管TFT截止。保持充入在液晶单元中的像素信号。
可以将液晶单元等效地表示为液晶电容器。该液晶单元包括与公共电极和薄膜晶体管相连的像素电极,并且在像素电极与公共电极和薄膜晶体管之间具有液晶。此外,液晶单元包括存储电容器,用于保持所充入的像素信号的稳定电平,直到施加下一像素信号为止。将该存储电容器设置在像素电极和前级选通线之间。该液晶单元根据通过薄膜晶体管TFT而充入的像素信号来改变介电各向异性的液晶的配向状态,以控制透光率,从而实现灰度级。
定时控制器108使用从视频卡(未示出)提供的同步信号V和H,来生成选通控制信号(即,选通启动脉冲(GSP)、选通移位时钟(6SC)和选通输出使能(GOE))以及数据控制信号(即,源启动脉冲(SSP)、源移位时钟(SSC)、源输出使能(SOE)以及极性控制(POL))。将选通控制信号(即,GSP、GSC和GOE)施加给选通驱动器106,以控制选通驱动器106,而将数据控制信号(即,SSP、SSC、SOE和POL)施加给数据驱动器104,以控制数据驱动器104。此外,定时控制器108对像素数据VD进行调整,并且将该像素数据施加给数据驱动器104。
选通驱动器106依次驱动选通线GL1至GLn。选通驱动器106包括多个选通集成电路(IC)(未示出)。在定时控制器108的控制下,选通IC依次驱动与其相连的选通线GL1至GLn。换言之,选通IC响应于来自定时控制器108的选通控制信号(即,GSP、GSC和GOE)将选通高压VGH依次施加给选通线GL1至GLn。
更具体地,选通驱动器106响应于选通移位时钟GSC对选通启动脉冲GSP进行移位,以生成移位脉冲。然后,选通驱动器106响应于移位脉冲在每个水平周期将选通高压VGH施加给对应的选通线GL。在每个水平周期对移位脉冲逐行进行移位,并且选通IC 10中的任意一个根据移位脉冲将选通高压VGH施加给对应的选通线GL。在这种情况下,选通IC向剩余的选通线提供选通低压VGL。
在每个水平周期,数据驱动器104一次一行地将像素信号施加给数据线DL1至DLm。为此,数据驱动器104包括多个数据IC 116。可以将每一个数据IC 116安装在数据带载封装(TCP)110中。这些数据IC 116通过数据TCP焊盘112、数据焊盘114以及线路(link)118电连接到数据线DL1至DLm。数据IC 116响应于来自定时控制器108的数据控制信号(即SSP、SSC、SOE和POL)将像素信号施加给数据线DL1至DLm。在这种情况下,数据IC 116使用来自伽马电压发生器(未示出)的伽马电压,将来自定时控制器108的像素数据VD转换为模拟像素信号。
数据IC 116响应于源移位时钟SSC对来自定时控制器108的源启动脉冲SSP进行移位,以生成抽样信号。然后,数据IC 116响应于该抽样信号将用于特定单元的像素数据VD依次进行锁存。此后,数据IC 116将所锁存一行像素数据VD转换为模拟像素信号,并且在源输出使能信号SOE的使能时间间隔内,将这些模拟像素信号施加给数据线DL1至DLm。数据IC 116响应于极性控制信号POL将像素数据VD转换为正像素信号或负像素信号。
根据本发明第一实施例的LCD的各个数据IC 116响应于从其外部输入的第一通道选择信号P1和第二通道选择信号P2,改变用于将像素信号施加给各条数据线DL1至DLm的输出通道。为此,每一个数据IC 116例如包括提供有第一通道选择信号P1和第二通道选择信号P2的第一选项引脚OP1和第二选项引脚OP2。
将第一选项引脚OP1和第二选项引脚OP2中的每一个选择性地连接到电压源VCC和地电压源GND,以具有2位二进制的逻辑值。由此,第一通道选择信号P1和第二通道选择信号P2通过第一选项引脚OP1和第二选项引脚OP2向数据IC 116提供逻辑值‘00’、‘01’、‘10’以及‘11’。
因此,每一个数据IC 116通过使用经由第一选项引脚OP1和第二选项引脚OP2施加的第一通道选择信号P1和第二通道选择信号P2,根据液晶显示板102的分辨率类型而预先设置输出通道的数量。
在表1中说明了根据基于液晶显示板102的分辨率类型的数据IC116的多个输出通道的数据IC 116的数量表1

在以上的表1中,可以由4个通道来表示所有的分辨率类型。具体地,分辨率为XGA级的液晶显示板102需要5个数据IC 116,每一个IC116具有618个数据输出通道。在这种情况下,将剩余的18个数据输出通道视为哑线。分辨率为SXGA+级的液晶显示板102需要7个数据IC 116,每一个数据IC 116具有600个数据输出通道。分辨率为超扩展图形适配器(Ultra eXtended Graphics Adapter)(UXGA)级的液晶显示板102需要8个数据IC 116,每一个数据IC 116具有600个数据输出通道。分辨率为WXGA级的液晶显示板102需要6个数据IC 116,每一个数据IC 116具有642个数据输出通道。分辨率为宽视界高级扩展图像适配器-(Wideaspect Super eXtended Graphics Adapter-)(WSXGA-)级的液晶显示板102需要7个数据IC 116,每一个数据IC 116具有618个数据输出通道。分辨率为宽视界高级扩展图像适配器(Wide aspect Super eXtendedGraphics Adapter)(WSXGA)级的液晶显示板102需要8个数据IC 116,每一个IC 116具有630个数据输出通道。分辨率为宽视界超扩展图像适配器(Wide aspect Ultra eXtended Graphics Adapter)(WUXGA)级的液晶显示板102需要9个数据IC 116,每一个数据IC 116具有642个数据输出通道。
根据本发明第一实施例的LCD响应于第一通道选择信号P1和第二通道选择信号P2,将数据IC 116的输出通道数量设置为600个通道、618个通道、630个通道和642个通道中的任何一种,从而表示液晶显示板102的所有分辨率类型。可以将根据本发明第一实施例的LCD的数据IC116制造为具有642个数据输出通道,并且响应于例如来自第一选项引脚OP1和第二选项引脚OP2的第一选择信号P1和第二选择信号P2,来设置数据IC 116的有效输出通道的数量,以使得该数据IC 116可以兼容地用于液晶显示板102的所有分辨率类型。
更具体地,可以将根据本发明第一实施例的LCD的数据IC 116制造为具有642个数据输出通道。当通过将第一选项引脚0P1和第二选项引脚OP2中的每一个连接到地电压源GND,而使施加给数据IC 116的第一通道选择信号P1和第二通道选择信号P2的逻辑值为‘00’时,数据IC 116仅通过可用的642个数据输出通道中的第1数据输出通道至第600数据输出通道来输出像素电压信号,如图5所示。在这种情况下,第601数据输出通道至第642输出通道成为哑输出通道。另一方面,当通过将第一选项引脚OP1连接到地电压源GND,将第二选项引脚OP2连接到电压源VCC,而使施加给数据IC 116的第一通道选择信号P1和第二通道选择信号P2的逻辑值为‘01’时,数据IC 116仅通过可用的649个数据输出通道中的第1数据输出通道至第618数据输出通道来输出像素电压信号,如图6所示。在这种情况下,第619输出通道至第642输出通道成为哑输出通道。当通过将第一选项引脚OP1连接到电压源VCC,并且将第二选项引脚OP2连接到地电压源GND而使施加给数据IC 116的第一通道选择信号P1和第二通道选择信号P2的值为‘10’时,数据IC 116仅通过可用的642个数据输出通道中的第1数据输出通道至第630数据输出通道输出像素电压信号,如图7所示。在这种情况下,第631输出通道至第642输出通道成为哑输出通道。最后,当通过将第一选项引脚OP1和第二选项引脚OP2连接到电压源VCC而使施加给数据IC 116的第一通道选择信号P1和第二通道选择信号P2的值为‘11’时,数据IC 116通过第1数据输出通道至第642数据输出通道输出像素电压信号,如图8所示。
如图9所示,根据本发明第一实施例的LCD的数据IC 116包括通道选择器130,用于响应于施加给例如第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2来设置数据IC 116的输出通道;移位寄存器部134,用于施加时序抽样信号;锁存器部136,用于响应于抽样信号依次锁存像素数据VD,以同时输出这些像素数据VD;数模转换器(DAC)138,用于将来自锁存器部136的像素数据VD转换为像素电压信号;以及输出缓冲器部146,用于对来自DAC 138的像素电压信号进行缓冲,并将其输出。
此外,数据IC 116还包括信号控制器120,用于对来自定时控制器108的各种控制信号与像素数据VD进行接口连接;以及伽马电压部132,用于提供DAC 138所需的正伽马电压和负伽马电压。
信号控制器120控制来自定时控制器108的各种控制信号(即SSP、SSC、SOE、REV和POL等)以及像素数据VD,以将其输出给对应的元件。
伽马电压部132对于各个灰度级将从伽马基准电压发生器(未示出)输入的多个伽马基准电压进行细分。
通道选择器130响应于第一通道选择信号P1和第二通道选择信号P2,通过第一选项引脚OP1和第二选项引脚OP2将第一通道控制信号CS1至第四通道控制信号CS4施加给移位寄存器部134。通道选择器130生成与值为‘00’的第一通道选择信号P1和第二通道选择信号P2相对应的第一通道控制信号CS1,与值为‘01’的第一通道选择信号P1和第二通道选择信号P2相对应的第二通道控制信号CS2,与值为‘10’的第一通道选择信号P1和第二通道选择信号P2相对应的第三通道控制信号CS3,以及与值为‘11’的第一通道选择信号P1和第二通道选择信号P2相对应的第四通道控制信号CS4。
包括在移位寄存器部134中的移位寄存器响应于源抽样时钟信号SSC对来自信号控制器120的源启动脉冲SSP依次进行移位,并且输出抽样信号。在该示例中,移位寄存器部134包括642个移位寄存器SR1至SR642。
这种移位寄存器部134响应于来自通道选择器130的第一通道控制信号CS1至第四通道控制信号CS4将第600移位寄存器SR600、第618移位寄存器SR618、第630移位寄存器SR630以及第642移位寄存器SR642的输出信号施加给下一级数据IC 116。
当从通道选择器130提供第一通道控制信号CS1时,移位寄存器部134响应于源抽样时钟信号SSC,使用第1移位寄存器SR1至第600移位寄存器SR600对来自信号控制器120的源启动脉冲SSP依次进行移位,并且将其输出为抽样信号。在这种情况下,将第600移位寄存器SR600的输出信号(即进位信号)施加给下一级数据IC 116的第1移位寄存器SR1,用于菊链(daisy chain)连接。因此,第601移位寄存器SR601至第642移位寄存器SR642不输出抽样信号。这里,如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用这些移位寄存器,而不需采用42个中间通道。
当从通道选择器130施加第二通道控制信号CS2时,移位寄存器部134响应于源抽样时钟信号SSC,使用第1移位寄存器SR1至第618移位寄存器SR618对来自信号控制器120的源启动脉冲SSP依次进行移位,并且将其输出为抽样信号。将第618移位寄存器SR618的输出信号(即进位信号)施加给下一级数据IC 116的第1移位寄存器SR1。因此,第619移位寄存器SR619至第642移位寄存器SR642不输出抽样信号。这里,如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用这些移位寄存器,而不需采用24个中间通道。
当从通道选择器130提供第三通道控制信号CS3时,移位寄存器部134响应于源抽样时钟信号SSC,使用第1移位寄存器SR1至第630移位寄存器SR630对来自信号控制器120的源启动脉冲SSP依次进行移位,并且将其输出为抽样信号。在这种情况下,将第630移位寄存器SR630的输出信号(即进位信号)施加给下一级数据IC 116的第1移位寄存器SR1。因此,第631移位寄存器SR631至第642移位寄存器SR642不输出抽样信号。这里,如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用这些移位寄存器,而不需采用12个中间通道。
当从通道选择器130提供第四通道控制信号CS4时,移位寄存器部134响应于源抽样时钟信号SSC,使用第1移位寄存器SR1至第642移位寄存器SR642对来自信号控制器120的源启动脉冲SSP依次进行移位,并且将其输出为抽样信号。在这种情况下,将第642移位寄存器SR642的输出信号(即进位信号)施加给下一级数据IC 116的第1移位寄存器SR1。
锁存器部136响应于来自移位寄存器部134的抽样信号对来自信号控制器120的像素数据VD依次进行抽样一个时间周期,以将其锁存。为此,锁存器部136最多包括642个锁存器,以锁存642个像素数据VD,并且各个锁存器具有与像素数据VD的位数相对应的大小。定时控制器108将像素数据VD分成偶像素数据VDeven和奇像素数据VDodd,以减少传输频率,并通过各条传输线同时输出这些像素数据。偶像素数据VDeven和奇像素数据VDodd中的每一个都包括红色(R)、绿色(G)和蓝色(B)像素数据。
锁存器部136对于各个抽样信号同时锁存经由信号控制器120提供的偶像素数据VDeven和奇像素数据VDodd。然后,锁存器部136响应于来自信号控制器120的源输出使能信号SOE,通过所选择的输出通道数(600、618、630或者642个数据输出通道)同时输出像素数据VD。锁存器部136响应于数据反相选择信号REV还原进行了调制以减少转换位数的像素数据VD。定时控制器108使用一基准值对像素数据VD进行调制,以使转换位数最小,以确定是否应该将这些位反相。由于从LOW到HIGH或者从HIGH到LOW的转换位数最小,而使数据传输时的电磁干扰(EMI)最小。
DAC 138将来自锁存器部136的像素数据VD同时转换为正像素电压信号和负像素电压信号,并且将其输出。DAC 138包括共同连接到锁存器部136的正(P)解码部140和负(N)解码部142;以及多路复用器(MUX)部144,用于对P解码部140和N解码部142的输出信号进行选择。
包括在P解码部140中的n个P解码器使用来自伽马电压部132的正伽马电压,将从锁存器部136同时输入的n个像素数据转换为正像素电压信号。包括在N解码部142中的i个N解码器使用来自伽马电压部132的负伽马电压,将从锁存器部136同时输入的i个像素数据转换为负像素电压信号。在该示例中,包括在多路复用器部144中的最多642个多路复用器响应于来自信号控制器120的极性控制信号POL,选择性地输出来自P解码器140的正像素电压信号或者来自N解码器142的负像素电压信号。
包括在输出缓冲器部146中的最多642个输出缓冲器包括串联连接到对应的642条数据线DL1至D1642的多个电压跟随器等。这种输出缓冲器对来自DAC 138的像素电压信号进行缓冲,以将其施加给数据线DL1至DL642。
在根据本发明第一实施例的LCD中,可以将具有600个数据输出通道的数据IC 116用于分辨率为SXGA+级或UXGA级的液晶显示板102;可以将具有618个数据输出通道的数据IC 116用于分辨率为XGA级或者WSXGA-级的液晶显示板102;可以将具有630个数据输出通道的数据IC116用于WSXGA级的液晶显示板102;可以将具有642个数据输出通道的数据IC 116用于分辨率为WXGA级或WUXGA级的液晶显示板102,如以上表1所示。
根据本发明第一实施例的LCD的数据IC 116包括液晶显示板102的TCP焊盘112、数据焊盘114以及线路118,其与响应于第一通道选择信号P1和第二通道选择信号P2而变化的数据IC 116的输出通道相对应。
如上所述,根据本发明第一实施例的LCD使用施加给第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2,根据如以上表1所示的液晶显示板102的分辨率类型来设置数据IC 116的输出通道的数量,从而通过仅使用一种类型的数据IC 116来设置多分辨率类型。因此,根据本发明第一实施例的LCD能够提高工作效率并且降低制造成本。
图10是表示根据本发明第二实施例的液晶显示器中的数据IC的移位寄存器部184和通道选择器180的方框图。
在图10中,除了移位寄存器部184和通道选择器180以外,根据本发明第二实施例的LCD与根据本发明第一实施例的LCD具有相同的元件。在根据本发明第二实施例的LCD中,将参照图10和图4对移位寄存器部184和通道选择器180进行说明。
在根据本发明第二实施例的LCD中,通道选择器180响应于第一通道选择信号P1和第二通道选择信号P2,将来自移位寄存器部184的输出信号(即,进位信号)经由第一选项引脚OP1和第二选项引脚OP2施加给下一级数据IC 216。通道选择器180采用多路复用器,以响应于两个二进制逻辑控制信号,输出四个输入中的任意一个。
包括在移位寄存器部184中的移位寄存器SR1至SR642响应于源抽样时钟信号SSC对来自信号控制器120的源启动脉冲SSP依次进行移位,并且输出抽样信号。在该示例中,移位寄存器部184包括642个移位寄存器SR1至SR642。
在移位寄存器部184中,分别施加642个移位寄存器中的第600移位寄存器SR600、第618移位寄存器SR618、第630移位寄存器SR630以及第642移位寄存器SR642作为通道选择器180的第一至第四输入信号。例如,施加第600移位寄存器SR600的输出信号作为通道选择器180的第一输入信号,以及作为第601移位寄存器SR601的输入信号。
通道选择器180可以根据第一通道选择信号P1和第二通道选择信号P2的二进制逻辑值将第600移位寄存器SR600、第618移位寄存器SR618、第630移位寄存器SR630以及第642移位寄存器SR642的输出信号中的任意一个施加给下一级数据IC 216,作为进位信号。
更具体地,通道选择器180可以响应于值为“00’’的第一通道选择信号P1和第二通道选择信号P2,将来自第600移位寄存器SR600的输出信号施加给下一级数据IC 216的第一移位寄存器SR1。由于第601移位寄存器SR601至第642移位寄存器SR642依次输出抽样信号,并且不与数据线DL相连,所以这些移位寄存器对液晶显示板102没有影响。如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用它们,而不需采用42个中间通道。
通道选择器180可以响应于值为“01”的第1通道选择信号P1和第2通道选择信号P2,将来自第618移位寄存器SR618的输出信号施加给下一级数据IC 216的第1移位寄存器SR1。由于第619移位寄存器SR619至第642移位寄存器SR642依次输出抽样信号,并且不与数据线DL相连,所以这些移位寄存器对液晶显示板102没有影响。如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用它们,而不需采用24个中间通道。
通道选择器180可以响应于值为“10”的第1通道选择信号P1和第2通道选择信号P2,将来自第630移位寄存器SR630的输出信号提供给下一级数据IC 216的第1移位寄存器SR1。在该示例中,由于第631移位寄存器SR631至第642移位寄存器SR642依次输出抽样信号,并且不与数据线DL相连,所以这些移位寄存器液晶显示板102没有影响。然而,如果以双向方式来驱动这些移位寄存器,则可以通过进行哑处理而更有利地使用它们,而不需采用12个中间通道。
最后,通道选择器180可以响应于值为“11”的第1通道选择信号P1和第2通道选择信号P2,将来自第642移位寄存器SR642的输出信号施加给下一级数据IC 216的第1移位寄存器SR1。
如上所述,根据本发明第二实施例的LCD的数据IC 216(包括通道选择器180和移位寄存器部184)中的每一个响应于从移位寄存器部184输出的抽样信号依次对像素数据VD进行锁存一段时间。此后,数据IC 216将已锁存的一行像素数据VD转换为模拟像素信号,并且在源输出使能信号SOE的使能时间间隔将这些信号施加给数据线DL1至DLm。数据IC 216响应于极性控制信号POL将像素数据VD转换为正像素信号或者负像素信号。
如上所述,根据本发明第二实施例的LCD响应于施加给第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2,根据液晶显示板102的所需分辨率(如以上表1所示)来设置数据IC 216的输出通道,从而仅使用一种类型的数据IC 216来实现多分辨率。因此,根据本发明第二实施例的LCD提高了LCD器件的工作效率,并且降低了器件的制造成本。
图11是表示根据本发明第三实施例的液晶显示器中的数据IC的结构的方框图。
在图11中,除了数据IC 1016以外,根据本发明第三实施例的LCD与根据本发明第一实施例的LCD具有相同的元件。因此,在根据本发明第三实施例的LCD中,将仅说明数据IC 1016。
在根据本发明第三实施例的LCD中,数据IC 1016包括数据输出通道组,用于将像素数据施加给数据线DL;以及哑输出通道组,用于响应于第一通道选择信号P1和第二通道选择信号P2来选择是否输出像素数据。此外,数据IC 1016包括提供了第一通道选择信号P1和第二通道选择信号P2的第一选项引脚OP1和第二选项引脚OP2,用于确定哑数据输出通道组。
将第一选项引脚OP1和第二选项引脚OP2中的每一个选择性地连接到电压源VCC和地电压源GND,以具有2位二进制逻辑值。因此,第一通道选择信号P1和第二通道选择信号P2通过第一选项引脚OP1和第二选项引脚OP2向数据IC 1016施加逻辑值‘00’、‘01’、‘10’以及‘11’。
因此,各个数据IC 1016响应于通过第一选项引脚OP1和第二选项引脚OP2施加的第一通道选择信号P1和第二通道选择信号P2,根据液晶显示板102的分辨率类型预先设置输出通道的数量。
根据数据IC 1016的输出通道的数据IC 1016的数量基于如以上表1所示的液晶显示板102的分辨率类型。例如,根据第三实施例的LCD可以响应于第一通道选择信号P1和第二通道选择信号P2,将数据IC 1016的输出通道的数量设置为600个通道、618个通道、630个通道以及642个通道中的一种;由此表示液晶显示板102的所有分辨率类型。换言之,可以将根据本发明第三实施例的LCD的数据IC 1016制造为具有642个数据输出通道,并响应于来自第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2来设置数据IC 1016的输出通道的数量,以可兼容地使用液晶显示板102的多分辨率。
更具体地,可以将根据本发明第三实施例的LCD的数据IC 1016制造为具有642个数据输出通道。
当通过将第一选项引脚OP1和第二选项引脚OP2连接到地电压源GND,使施加给数据IC 1016的第一通道选择信号P1和第二通道选择信号P2的值为‘00’时,数据IC 1016通过642个可用输出通道中的第43输出通道至第642输出通道来输出像素电压信号,如图11所示。在该示例中,第1输出通道至第42输出通道构成哑输出通道组。当通过将第一选项引脚OP1连接到地电压源GND,并且将第二选项引脚OP2连接到电压源VCC,使施加给数据IC 1016的第一通道选择信号P1和第二通道选择信号P2的值为‘01’时,数据IC 1016通过642个可用输出通道中的第25输出通道至第642输出通道来输出像素电压信号,如图12所示。在该示例中,第1输出通道至第24输出通道构成哑输出通道组。
当通过将第一选项引脚OP1连接到电压源VCC,并且将第二选项引脚OP2连接到地电压源GND,使施加给数据IC 1016的第一通道选择信号P1和第二通道选择信号P2的值为‘10’时,数据IC 1016通过642个可用输出通道中的第13输出通道至第642输出通道来输出像素电压信号,如图13所示。在该示例中,第1输出通道至第12输出通道构成哑输出通道组。
最后,当通过将第一选项引脚OP1和第二选项引脚OP2连接到电压源VCC,使施加给数据IC 1016的第一通道选择信号P1和第二通道选择信号P2的值为‘11’时,数据IC 1016通过第1输出通道至第642输出通道输出像素电压数据,如图14所示。
如图15所示,根据本发明第三实施例的LCD的数据IC 1016包括通道选择器1030,用于响应于施加给第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2来设置数据IC 1016的输出通道;移位寄存器部1034,用于施加时序抽样信号;锁存器部136,用于响应于抽样信号依次锁存像素数据VD,以同时输出这些信号;数模转换器(DAC)138,用于将来自锁存器部136的像素数据VD转换成像素电压信号;以及输出缓冲器部146,用于对来自DAC 138的像素电压信号进行缓冲,以将这些信号输出给数据线。
此外,数据IC 1016还包括信号控制器120,用于对来自定时控制器108的各种控制信号和像素数据VD进行接口连接;以及伽马电压部132,用于提供DAC 138所需的正伽马电压和负伽马电压。
包括锁存器部136、DAC 138、输出缓冲器部146、信号控制部120以及伽马电压部132的数据IC 1016与根据第一实施例的数据IC 116相似。但是数据IC 1016的通道选择器1030和移位寄存器部1034不同,以下将对其进行说明。
如图16所示,在根据本发明第三实施例的LCD中,数据IC 1016的通道选择器1030响应于第一通道选择信号P1和第二通道选择信号P2,将来自信号控制器120的源启动脉冲SSP施加给第I1(其中I1是小于N的整数)、第J1(其中J1是小于I1的整数)、第K1(其中K1是小于J1的整数)以及第L1(其中L1是小于K1的整数)移位寄存器SR中的任何一个。在这种情况下,I1为43,J1为25,K1为13,而L1为1。更具体地,当第一通道选择信号P1和第二通道选择信号P2的值为“00”时,通道选择器1030可以将源启动脉冲SSP施加给第43移位寄存器SR43。当第一通道选择信号P1和第二通道选择信号P2的值是“01”时,通道选择器1030可以将源启动脉冲SSP提供给第25移位寄存器SR25。当第一通道选择信号P1和第二通道选择信号P2的值是“10”时,通道选择器1030可以将源启动脉冲SSP施加给第13移位寄存器SR13。并且,当第一通道选择信号P1和第二通道选择信号P2的值是“11”时,通道选择器1030可以将源启动脉冲SSP施加给第1移位寄存器SR1。将第642移位寄存器SR642的输出信号CARRY提供给数据IC 1016的下一级的第1移位寄存器SR1。
数据IC 1016的移位寄存器部1034响应于源启动时钟SSC,对根据第一通道选择信号P1和第二通道选择信号P2施加给第1移位寄存器SR1、第13移位寄存器SR13、第25移位寄存器SR25以及第43移位寄存器SR43中的任何一个的源启动脉冲SSP进行移位,从而依次生成抽样信号。然后,数据IC 1016通过与根据本发明第一实施例的LCD中的数据IC相同的操作来生成像素数据,以通过根据由通道选择器1030选择的多个输出通道将其施加给数据线DL。
如上所述,根据本发明第三实施例的LCD根据如以上表1所示的液晶显示板102的分辨率以及基于施加给第一选项引脚OP1和第二选项引脚OP2的第一通道选择信号P1和第二通道选择信号P2,来设置数据IC1016的输出通道,从而仅使用一种类型的数据IC 1016来表示多种分辨率类型。因此,根据本发明第三实施例的LCD提高了LCD的工作效率并且降低了制造成本。
根据如上所述的本发明第一至第三实施例的LCD不限于本申请的附图中所示的情况,即响应于第一通道选择信号P1和第二通道选择信号P2而改变分别具有642个数据输出通道的数据IC 116、216和1016的输出通道,而可以应用于具有多于或者少于642个输出通道的数据IC。
此外,响应于第一通道选择信号P1和第二通道选择信号P2而设置的数据IC 116、216和1016的输出通道不限于第600个、第618个、第630个以及第642个数据输出通道,还可以应用于任何其它结构。换言之,可以基于液晶显示板102的分辨率类型、TCP的数量、TCP的宽度以及用于将像素数据施加给数据IC 116、216和1016的定时控制器108和数据IC 116、216和1016之间的数据传输线的数量中的任意一个,来确定响应于第一通道选择信号P1和第二通道选择信号P2而设置的数据IC 116、216和1016的输出通道。因此,响应于第一通道选择信号P1和第二通道选择信号P2而设置的数据IC 116、216和1016的输出通道的数量可以是600、618、624、630、642、645、684、696、702或者720等。
此外,可以使用其它通道选择方案或者机制来控制数据IC或者对其进行编程,以仅使根据本发明的所需数量的输出通道有效。
此外,用于设置数据IC 116、216和1016的输出通道的通道选择信号P1和P2也不限于2位二进制逻辑值,而可以是多于两位的二进制逻辑值。
另选地,以上述LCD显示板为例,可以将根据本发明第一至第三实施例的数据IC 116、216和1016用于其它平板显示装置。
根据本发明,可以借助于通道选择信号根据液晶显示板的所需分辨率来改变数据集成电路的通道数量。由此,可以使用特定的数据集成电路来驱动所有分辨率的显示板。此外,根据本发明,可以与液晶显示板的分辨率无关地可兼容地使用数据集成电路,以使得可以减少数据集成电路的数量。结果,根据本发明,提高了工作效率并且降低了制造成本。
对于本领域的技术人员来说,显然可以在不脱离本发明的精神和范围的情况下对本发明进行各种修改和变型。因此,如果这些修改和变型落入所附权利要求及其等同物的范围之内,则本发明将涵盖这些修改和变型。
本申请要求于2003年12月11日提交的韩国专利申请No.P2003-90301以及于2004年4月28目提交的韩国专利申请No.P2004-29610的优选权,在此通过引用并入其全部内容。
权利要求
1.一种与显示器的多条数据线相连的数据驱动集成电路,其包括多个输出通道;以及选择单元,用于从所述多个输出通道中选择N个数据输出通道,其中N为整数,所述N个数据输出通道根据所述显示器的所需分辨率,将像素数据提供给对应数量的多条数据线,其中没有向剩余的多个输出通道提供像素数据。
2.根据权利要求1所述的数据驱动集成电路,其中所述选择单元包括第一选项引脚和第二选项引脚,该第一选项引脚和第二选项引脚被设置用来生成通道选择信号,以确定所述N个数据输出通道。
3.根据权利要求2所述的数据驱动集成电路,其中所述选择单元根据所述通道选择信号来改变所述多个数据输出通道的数量N。
4.根据权利要求3所述的数据驱动集成电路,其中所述选择单元生成第一至第四逻辑值,以使得当逻辑值为所述第四逻辑值时,所述选择单元选择I个数据输出通道,其中I是小于N的正整数;当逻辑值为所述第三逻辑值时,所述选择单元选择J个数据输出通道,其中J是小于I的正整数;当逻辑值为所述第二逻辑值时,所述选择单元选择K个数据输出通道,其中K是小于J的正整数;以及当逻辑值为所述第一逻辑值时,所述选择单元选择M个数据输出通道,其中M是小于K的正整数。
5.根据权利要求4所述的数据驱动集成电路,其中所述I个数据输出通道包括642个数据通道,所述J个数据输出通道包括630个数据通道,所述K个数据输出通道包括618个数据通道,而所述M个数据输出通道包括600个数据通道。
6.根据权利要求4所述的数据驱动集成电路,其中所述第四逻辑值使所述多个输出通道中的从第643通道至第N通道的多个通道无效;所述第三逻辑值使所述多个输出通道中的从第631通道至第N通道的多个通道无效;所述第二逻辑值使所述多个输出通道中的从第619通道至第N通道的多个通道无效;并且所述第一逻辑值使所述多个输出通道中的从第601通道至第N通道的多个通道无效。
7.根据权利要求6所述的数据驱动集成电路,还包括移位寄存器部,用于依次施加多个抽样信号;锁存器部,用于响应于来自所述移位寄存器部的所述多个抽样信号对像素数据进行锁存;数模转换器,用于将来自所述锁存器部的所述像素数据转换为模拟像素数据;以及缓冲器装置,用于对来自所述数模转换器的所述像素数据进行缓冲,以将所述像素数据提供给与所述第I、第J、第K以及第M数据输出通道中的一个相对应的所述多条数据线。
8.根据权利要求7所述的数据驱动集成电路,还包括伽马电压单元,用于将正伽马电压和负伽马电压提供给所述数模转换器。
9.根据权利要求7所述的数据驱动集成电路,其中所述数模转换器包括正部分,用于将所述像素数据转换为正像素数据;负部分,用于将所述像素数据转换为负像素数据;以及多路复用器,用于选择来自所述正部分和所述负部分的多个输出信号。
10.根据权利要求1所述的数据驱动集成电路,其中所述数据输出通道的数量是可编程的。
11.根据权利要求3所述的数据驱动集成电路,其中所述选择单元生成第一逻辑值和第二逻辑值,以使得当逻辑值是所述第二逻辑值时,所述选择单元选择I个数据输出通道,其中I是小于N的正整数;并且当逻辑值是所述第一逻辑值时,所述选择单元选择J个数据输出通道,其中J是小于I的正整数。
12.一种用于向显示器的多条数据线提供像素数据的数据驱动集成电路,其包括N个输出通道,其中N是不小于所述多条数据线的整数,其中所述N个输出通道包括多个数据输出通道和多个哑输出通道;以及选择部,用于根据显示器的所需分辨率来选择所述多个数据输出通道以施加像素数据,其中没有将所述像素数据施加给所述多个哑输出通道。
13.根据权利要求12所述的数据驱动集成电路,还包括选择信号发生器,用于生成通道选择信号,以选择所述多个数据输出通道。
14.根据权利要求13所述的数据驱动集成电路,其中所述选择信号发生器包括连接到第一电压源和第二地电压源的第一选择端子和第二选择端子,所述第一选择端子和第二选择端子生成所述通道选择信号。
15.根据权利要求12所述的数据驱动集成电路,其中基于所述多条数据线的数量、显示器中所述数据集成电路的数量、安装到所述数据集成电路的带载封装的宽度、以及所述像素数据的输入线的数量中的至少一个来设置所述数据输出通道。
16.根据权利要求13所述的数据驱动集成电路,其中所述通道选择器响应于所述通道选择信号来选择I个输出通道或者J个输出通道,其中I是小于J的整数,J是小于所述输出通道数量的整数。
17.根据权利要求13所述的数据驱动集成电路,其中所述通道选择器响应于所述通道选择信号来选择I个、J个、K个或者N个输出通道,其中I是小于J的整数,J是小于K的整数,K是小于N的整数,而N是输出通道的数量。
18.根据权利要求17所述的数据驱动集成电路,其中所述通道选择器选择从第一输出通道至第I、第J、第K和第N输出通道中的任意一个的输出通道作为所述多个数据输出通道,并且剩余的多个输出通道是哑输出通道。
19.根据权利要求18所述的数据驱动集成电路,还包括多个移位寄存器,生成用于对所述像素数据进行移位的抽样信号,其中所述通道选择器将来自分别与第I、第J、第K和第N输出通道相对应的W、X、Y和Z个移位寄存器中的一组移位寄存器的输出信号施加给下一级数据驱动集成电路,其中W、X、Y和Z是整数。
20.根据权利要求17所述的数据驱动集成电路,其中所述通道选择器反向选择从第N输出通道至第I1、第J1、第K1和第N1输出通道中的任意一个的输出通道作为所述多个数据输出通道,并且剩余的多个输出通道是所述哑输出通道。
21.根据权利要求20所述的数据驱动集成电路,还包括多个移位寄存器,生成用于对所述像素数据进行移位的抽样信号,其中所述通道选择器将启动脉冲施加给与I1、J1、K1和N1个输出通道相对应的W、X、Y、Z个移位寄存器中的一组。
22.根据权利要求13所述的数据驱动集成电路,其中所述选择信号发生器包括用于生成所述通道选择信号的开关。
23.根据权利要求13所述的数据驱动集成电路,其中所述选择信号发生器包括用于生成所述通道选择信号的双列直插式开关。
24.根据权利要求12所述的数据驱动集成电路,其中所述多个哑输出通道是浮动的。
25.根据权利要求12所述的数据驱动集成电路,其中所述多个哑输出通道被设置为恒定电压。
26.根据权利要求12所述的数据驱动集成电路,其中所述数据输出通道的数量是可编程的。
27.一种数据驱动集成电路,其包括多个输出通道;以及通道选择器,用于将所述多个输出通道分成多个数据输出通道和多个哑输出通道,其中所述多个数据输出通道与多条数据线相连,而所述多个哑输出通道是浮动的,其中仅向所述多个数据输出通道提供像素数据,而不向所述多个哑输出通道提供像素数据。
28.根据权利要求27所述的数据驱动集成电路,其中所述多个数据输出通道是可编程的。
29.一种输出通道可编程数据驱动集成电路,其包括多条数据线,被分为可用数据输出通道和哑输出通道;以及通道选择器,用于对所述数据驱动集成电路进行编程,以选择要提供像素数据的可用数据输出通道,其中不向所述哑输出通道提供像素数据。
30.一种液晶显示器件,其包括液晶显示板,具有形成在多条数据线和多条选通线的多个交叉点处的多个液晶单元;数据集成电路,通过多个数据输出通道来提供像素数据;选通集成电路,用于驱动所述多条选通线;通道选择器,用于根据所述多条数据线的数量来选择所述数据集成电路的所述多个数据输出通道,其中对所选择的多个数据输出通道提供像素数据,而不向剩余的多个数据输出通道提供像素数据;以及定时控制器,用于控制所述数据集成电路和所述选通集成电路。
31.根据权利要求30所述的液晶显示器件,还包括选择信号发生器,用于生成并且施加通道选择信号,以选择所述多个数据输出通道。
32.根据权利要求31所述的液晶显示器件,其中所述通道选择器被嵌入在所述数据集成电路中,并且所述选择信号发生器包括与第一电压源和第二电压源相连的第一选择端子和第二选择端子,以生成通道选择信号,并且将该通道选择信号提供给所述嵌入通道选择器。
33.根据权利要求30所述的液晶显示器件,其中基于所述多条数据线的数量、所述数据集成电路的数量、安装到所述数据集成电路的带载封装的宽度、以及位于所述定时控制器和所述数据集成电路之间的传输线的数量中的至少一个来设置所述多个数据输出通道。
34.根据权利要求30所述的液晶显示器件,其中所述通道选择器选择I个或者J个数据输出通道,其中I小于J,而J小于所述多个数据输出通道的数量。
35.根据权利要求30所述的液晶显示器件,其中所述通道选择器选择I、J、K或者N个数据输出通道,其中I是小于J的整数,J是小于K的整数,K是小于N的整数,而N是数据输出通道的数量。
36.根据权利要求35所述的液晶显示器件,其中所述通道选择器选择从第1输出通道至第I、第J、第K和第N输出通道中的任意一个的输出通道作为所述数据输出通道,而剩余的多个输出通道为哑输出通道。
37.根据权利要求36所述的液晶显示器件,还包括多个移位寄存器,生成用于对所述像素数据进行移位的抽样信号,并且同时输入所述像素数据,其中所述通道选择器将来自分别与所述第I、第J、第K和第N数据输出通道相对应的W、X、Y和Z个移位寄存器中的一组移位寄存器的输出信号施加给下一级数据驱动集成电路的启动脉冲,其中W、X、Y和Z是整数。
38.根据权利要求35所述的液晶显示器件,其中所述通道选择器反向选择从第N输出通道至第I1、第J1、第K1和第N1输出通道中的任意一个的输出通道作为所述多个数据输出通道,而剩余的多个输出通道是哑输出通道,其中I1、J1、K1和N1是整数。
39.根据权利要求38所述的液晶显示器件,还包括多个移位寄存器,生成用于对所述像素数据进行移位的抽样信号,并且同时输入所述像素数据,其中所述通道选择器将启动脉冲施加给所述N个移位寄存器中的I1、J1、K1或者N1个移位寄存器。
40.根据权利要求31所述的液晶显示器件,其中所述选择信号发生器包括用于生成所述通道选择信号的开关。
41.根据权利要求31所述的液晶显示器件,其中所述选择信号发生器包括用于生成所述通道选择信号的双列直插式开关。
42.根据权利要求36所述的液晶显示器件,其中所述多个哑输出通道是浮动的。
43.一种用于驱动可编程数据驱动集成电路的方法,包括以下步骤确定显示器的所需分辨率;以及从与多条数据线相连的N个输出通道中选择与所述显示器的所需分辨率相对应的M个数据输出通道,M小于或等于N,其中对所述M个数据输出通道提供像素数据,而不向(N-M)个输出通道提供像素数据。
44.根据权利要求43所述的驱动数据驱动集成电路的方法,其中选择所述M个数据输出通道包括使用与所述数据驱动集成电路相连的选项引脚。
45.根据权利要求43所述的驱动数据驱动集成电路的方法,其中选择所述M个数据输出通道包括施加第一逻辑值至第四逻辑值。
46.根据权利要求43所述的驱动数据驱动集成电路的方法,还包括通过所述M个数据输出通道将像素数据提供给所述多条数据线。
47.根据权利要求43所述的驱动数据驱动集成电路的方法,还包括使所述多个输出通道中的剩余多个输出通道浮动,作为哑输出通道。
48.根据权利要求43所述的驱动数据驱动集成电路的方法,还包括将所述多个输出通道中的剩余多个输出通道设置为恒定电压。
49.根据权利要求43所述的方法,还包括生成通道选择器信号,用于选择所述M个数据输出通道。
50.根据权利要求43所述的方法,其中选择所述M个数据输出通道包括选择I、J、K或者N个数据输出通道,其中I是小于J的整数,J是小于K的整数,K是小于N的整数,而N是包括所述多个数据输出通道和(N-M)个输出通道的多个输出通道的总数。
51.根据权利要求43所述的方法,还包括以下步骤通过对启动脉冲信号进行移位来生成抽样信号;响应于所述抽样信号来锁存像素信号;以及将所锁存的像素数据转换为模拟像素数据。
52.根据权利要求50所述的方法,其中选择所述M个数据输出通道包括选择从第一输出通道至第I、第J、第K和第N数据输出通道中的一个的输出通道。
53.根据权利要求52所述的方法,其中选择所述多个数据输出通道包括将来自分别与第I、第J、第K和第N数据输出通道相对应的W、X、Y和Z个移位寄存器中的一组移位寄存器的输出信号提供给下一级数据驱动集成电路,其中W、X、Y和Z为整数。
54.根据权利要求52所述的方法,其中选择所述多个数据输出通道包括反向选择从第N输出通道至第I1、第J1、第K1和第N1输出通道中的任意一个的输出通道。
55.根据权利要求54所述的方法,其中选择所述多个数据输出通道包括将启动脉冲施加给与所述I1、J1、K1和N1个数据输出通道相对应的W、X、Y和Z个移位寄存器中的一组,其中W、X、Y和Z是整数。
56.一种用于驱动液晶显示器件的方法,包括以下步骤确定显示器的所需分辨率;从与数据驱动集成电路的多条数据线相连的多个输出通道中选择与所述显示器的所需分辨率相对应的数据输出通道集合;通过所述数据输出通道集合将像素数据提供给所述多条数据线,其中不向未选择的多个输出通道提供像素数据;使多条扫描线中的一条扫描线有效;以及将来自所述多条数据线的像素数据提供给与所述有效扫描线相对应的多个液晶单元。
57.根据权利要求56所述的方法,还包括使未选择的多个输出通道浮动,作为哑输出通道。
58.根据权利要求56所述的方法,还包括将未选择的多个输出通道设置为恒定电压。
59.根据权利要求56所述的方法,还包括生成用于选择所述多个数据输出通道的通道选择信号。
60.根据权利要求59所述的方法,还包括根据所述通道选择信号来改变所选择的多个数据输出通道的数量。
61.根据权利要求60所述的方法,其中改变所选择的多个数据输出通道的数量包括生成第一逻辑值至第四逻辑值,并且当所述逻辑值为第四逻辑值时,选择I个数据输出通道,其中I是正整数;当所述逻辑值为第三逻辑值时,选择J个数据输出通道,其中J是正整数;当所述逻辑值为第二逻辑值时,选择K个数据输出通道,其中K是正整数;并且当所述逻辑值为第一逻辑值时,选择M个数据输出通道,其中M是正整数。
62.根据权利要求60所述的方法,其中改变所选择的数据输出通道的数量包括生成第一逻辑值和第二逻辑值,以使得当所述逻辑值为第二逻辑值时,选择I个数据输出通道,其中I是正整数;当所述逻辑值为第一逻辑值时,选择J个数据输出通道,其中J是正整数。
全文摘要
液晶显示器及其驱动方法。一种用于提高LCD的工作效率并且降低制造成本的液晶显示(LCD)器件及其驱动方法。该液晶显示器件包括液晶显示板,具有位于多条数据线和多条选通线的多个交叉点处的多个液晶单元;数据集成电路,通过多个数据输出通道来提供像素数据;选通集成电路,驱动所述多条选通线;通道选择器,用于根据所述多条数据线的数量来选择数据集成电路的多个数据输出通道,其中仅有所选择的输出通道包含所述像素数据;以及定时控制器,用于控制所述数据集成电路以及选通集成电路。
文档编号G09F9/35GK1627143SQ200410100119
公开日2005年6月15日 申请日期2004年12月8日 优先权日2003年12月11日
发明者姜信浩, 宋鸿声, 洪镇铁, 安承国 申请人:Lg.菲利浦Lcd株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1